亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

主設(shè)備的時(shí)間補(bǔ)償裝置及方法、從設(shè)備的時(shí)間補(bǔ)償裝置及方法以及時(shí)間補(bǔ)償系統(tǒng)的制作方法

文檔序號:7790331閱讀:170來源:國知局
主設(shè)備的時(shí)間補(bǔ)償裝置及方法、從設(shè)備的時(shí)間補(bǔ)償裝置及方法以及時(shí)間補(bǔ)償系統(tǒng)的制作方法
【專利摘要】本發(fā)明公開了一種主設(shè)備的時(shí)間補(bǔ)償裝置及方法、從設(shè)備的時(shí)間補(bǔ)償裝置及方法以及時(shí)間補(bǔ)償系統(tǒng),該主設(shè)備的時(shí)間補(bǔ)償裝置包括:補(bǔ)償回路、時(shí)間補(bǔ)償模塊以及時(shí)間生成模塊,時(shí)間補(bǔ)償模塊通過補(bǔ)償信號輸出端向補(bǔ)償回路發(fā)送補(bǔ)償信號,從補(bǔ)償信號輸入端獲取補(bǔ)償信號,記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/n;時(shí)間生成模塊將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,以產(chǎn)生新的時(shí)間信號,并通過時(shí)間信號輸出端將新的時(shí)間信號發(fā)送至主設(shè)備器件的第一信號輸入端。通過以上公開內(nèi)容,本發(fā)明可在無需人工測試的前提下消除時(shí)間信號在傳輸路徑中產(chǎn)生的延時(shí),并且可以適應(yīng)不同的環(huán)境。
【專利說明】主設(shè)備的時(shí)間補(bǔ)償裝置及方法、從設(shè)備的時(shí)間補(bǔ)償裝置及方法以及時(shí)間補(bǔ)償系統(tǒng)
[0001]技術(shù)領(lǐng)網(wǎng)絡(luò)
[0002]本發(fā)明涉及電子【技術(shù)領(lǐng)域】,特別是涉及一種主設(shè)備的時(shí)間補(bǔ)償裝置及方法、從設(shè)備的時(shí)間補(bǔ)償裝置及方法以及時(shí)間補(bǔ)償系統(tǒng)。
【背景技術(shù)】
[0003]精確可靠的時(shí)間在衛(wèi)星,通信,航天等領(lǐng)域有廣泛的應(yīng)用,對于某些應(yīng)用來說,萬分之一秒的誤差也會造成嚴(yán)重影響。
[0004]時(shí)間同步應(yīng)用如下:時(shí)間源是全球衛(wèi)星定位系統(tǒng)(GPS),從時(shí)間源獲得作為標(biāo)準(zhǔn)時(shí)鐘的時(shí)間信息后,需要將時(shí)間信息通過局間/局內(nèi)時(shí)間分配鏈路發(fā)送到各種需要時(shí)間同步的設(shè)備上。目前常用的時(shí)間信息格式主要有:時(shí)間碼、網(wǎng)絡(luò)時(shí)間協(xié)議(NTP,Network TimeProtocol)、精確時(shí)間同步協(xié)議(PTP, Precision Time Synchronization Protocol)。時(shí)間碼有祀場時(shí)間組B型格式(IRIG-B, InterRange Instrumentation Group-B)、直流電平攜帶碼(DCLS,DC Level Shift)、串行口 ASCII (American Standard Code for InformationInterchange)字符串等。
[0005]串行口 ASCII字符串采用的是RS232/RS485串行通訊接口,通過此接口將時(shí)間信息以ASCII字符串方式進(jìn)行編碼,通過一定波特率發(fā)送給從設(shè)備,通常包含1PPS+T0D (I秒脈沖和日時(shí)間)信息,串行口已經(jīng)廣泛應(yīng)用在各種設(shè)備上,所以保證時(shí)間服務(wù)器時(shí)間輸出精度顯得尤為重要。
[0006]傳送設(shè)備時(shí)間輸出精度要求50ns,在時(shí)間傳輸過程中,接收線纜和發(fā)送線纜每米延遲約5ns,誤差I(lǐng)米就導(dǎo)致10%的精度偏差,因此現(xiàn)有技術(shù)中針對該精度偏差采用手工補(bǔ)償。但在時(shí)間信號的傳輸路徑上的主設(shè)備器件或從設(shè)備器件內(nèi)亦存在時(shí)間信號延遲,其會因?yàn)闇囟茸兓鴦討B(tài)變化,若僅采用靜態(tài)手工補(bǔ)償,則上述動態(tài)變化部分得不到補(bǔ)償,于是有可能造成指標(biāo)超標(biāo)。
[0007]圖1是現(xiàn)有技術(shù)中時(shí)間源和時(shí)間服務(wù)器的架構(gòu)示意圖,如圖1所示,主設(shè)備120包括主設(shè)備器件101,作為時(shí)鐘源的時(shí)間信號(B卩1PPS+T0D信號)輸入主設(shè)備器件101,從設(shè)備121包括從設(shè)備器件105,主設(shè)備器件101與從設(shè)備器件105均設(shè)置于時(shí)間信號的傳輸路徑。其中該傳輸路徑包括路徑106和路徑107。主設(shè)備器件101與從設(shè)備器件105之間設(shè)置有時(shí)間補(bǔ)償裝置100,其包括時(shí)間接收器102、延時(shí)控制器103以及時(shí)間生成器104,時(shí)間接收器102接收主設(shè)備器件101輸出的時(shí)間信號,并發(fā)送至?xí)r間生成器104,延時(shí)控制器103將延時(shí)時(shí)間輸入至?xí)r間生成器104,時(shí)間生成器104將延時(shí)時(shí)間加至?xí)r間信號對應(yīng)的時(shí)間,并生成新的時(shí)間信號發(fā)送至從設(shè)備器件105。其中,上述的延時(shí)時(shí)間是手工測算路徑106以及路徑107之后,根據(jù)二者的長度之和乘以5ns而獲得的。
[0008]從現(xiàn)有技術(shù)的這種架構(gòu)來看,存在以下問題:針對每個(gè)應(yīng)用場景均需要通過手工實(shí)際測試進(jìn)行補(bǔ)償,而手工測試易帶來誤差,另外環(huán)境適應(yīng)性差,不能避免因溫度變化導(dǎo)致的延時(shí),另外更不能克服設(shè)備器件之間差異性,因此無法實(shí)現(xiàn)自動動態(tài)補(bǔ)償。
【發(fā)明內(nèi)容】

[0009]有鑒于此,本發(fā)明實(shí)施例提供了一種主設(shè)備的時(shí)間補(bǔ)償裝置及方法、從設(shè)備的時(shí)間補(bǔ)償裝置及方法以及時(shí)間補(bǔ)償系統(tǒng),以在無需人工測試的前提下消除時(shí)間信號在傳輸路徑中產(chǎn)生的延時(shí),并且可以適應(yīng)不同的環(huán)境。
[0010]第一方面提供一種主設(shè)備的時(shí)間補(bǔ)償裝置,主設(shè)備包括主設(shè)備器件,時(shí)間補(bǔ)償裝置包括:時(shí)間生成模塊,設(shè)置有時(shí)間信號輸入端以及時(shí)間信號輸出端,通過時(shí)間信號輸入端接收時(shí)間信號;時(shí)間補(bǔ)償模塊,設(shè)置有補(bǔ)償信號輸出端以及補(bǔ)償信號輸入端;補(bǔ)償回路,設(shè)置于補(bǔ)償信號輸出端與補(bǔ)償信號輸入端之間,主設(shè)備器件連接于補(bǔ)償回路,主設(shè)備器件還通過第一信號輸入端以及第一信號輸出端連接于傳輸路徑,傳輸路徑為:時(shí)間信號輸出端與第一信號輸出端之間的路徑或時(shí)間信號輸出端與從設(shè)備之間的路徑,補(bǔ)償回路的線路長度設(shè)置為傳輸路徑的線路長度的η倍,η為正整數(shù);時(shí)間補(bǔ)償模塊,通過補(bǔ)償信號輸出端向補(bǔ)償回路發(fā)送補(bǔ)償信號,從補(bǔ)償信號輸入端獲取補(bǔ)償信號,記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/n,其中t為補(bǔ)償時(shí)間,T為所需時(shí)間,T、t為正數(shù);時(shí)間生成模塊,將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,以產(chǎn)生新的時(shí)間信號,并通過時(shí)間信號輸出端將新的時(shí)間信號發(fā)送至主設(shè)備器件的第一信號輸入端。
[0011]在第一方面的第一種可能的實(shí)現(xiàn)方式中,n=l,主設(shè)備器件通過第二信號輸入端以及第二信號輸出端連接于補(bǔ)償回路。
[0012]在第一方面的第二種可能的實(shí)現(xiàn)方式中,主設(shè)備器件分別通過第二信號輸入端以及第二信號輸出端、第三信號輸入端以及第三信號輸出端連接于補(bǔ)償回路。
[0013]結(jié)合第一方面的第二種可能的實(shí)現(xiàn)方式,在第三種可能的實(shí)現(xiàn)方式中,從設(shè)備器件通過第四信號輸入端以及第四信號輸出端連接于傳輸路徑,從設(shè)備器件分別通過第五信號輸入端以及第五信號輸出端、第六信號輸入端以及第六信號輸出端連接于補(bǔ)償回路。
[0014]結(jié)合第一方面、第一方面的第一至第三種可能的實(shí)現(xiàn)方式中的任一者,在第四種可能的實(shí)現(xiàn)方式中,時(shí)間信號包括I秒鐘PPS和日時(shí)間TOD信號。
[0015]第二方面提供一種從設(shè)備的時(shí)間補(bǔ)償裝置,從設(shè)備包括從設(shè)備器件,時(shí)間補(bǔ)償裝置包括:時(shí)間信號接收模塊,設(shè)置有時(shí)間信號輸入端;時(shí)間補(bǔ)償模塊,設(shè)置有補(bǔ)償信號輸出端以及補(bǔ)償信號輸入端;補(bǔ)償回路,設(shè)置于補(bǔ)償信號輸出端與補(bǔ)償信號輸入端之間,補(bǔ)償回路的線路長度設(shè)置為傳輸路徑的線路長度的η倍,η為正整數(shù),從設(shè)備器件通過第四信號輸入端以及第四信號輸出端連接于傳輸路徑,從設(shè)備器件還連接于補(bǔ)償回路,傳輸路徑為:時(shí)間信號輸入端與第四信號輸入端之間的路徑或時(shí)間信號輸入端與主設(shè)備之間的路徑;時(shí)間補(bǔ)償模塊,通過補(bǔ)償信號輸出端向補(bǔ)償回路發(fā)送補(bǔ)償信號,從補(bǔ)償信號輸入端獲取補(bǔ)償信號,記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/n,其中t為補(bǔ)償時(shí)間,T為所需時(shí)間,T、t為正數(shù);時(shí)間信號接收模塊,通過時(shí)間信號輸入端接收時(shí)間信號,并將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置。
[0016]在第二方面的第一種可能的實(shí)現(xiàn)方式中,n=l,從設(shè)備器件通過第五信號輸入端以及第五信號輸出端連接于補(bǔ)償回路。
[0017]在第二方面的第二種可能的實(shí)現(xiàn)方式中,n=2,從設(shè)備器件分別通過第五信號輸入端以及第五信號輸出端、第六信號輸入端以及第六信號輸出端連接于補(bǔ)償回路。
[0018]結(jié)合第二方面的第二種可能的實(shí)現(xiàn)方式,在第三種可能的實(shí)現(xiàn)方式中,主設(shè)備器件通過第一信號輸入端以及第一信號輸出端連接于傳輸路徑,主設(shè)備器件分別通過第二信號輸入端以及第二信號輸出端、第三信號輸入端以及第三信號輸出端連接于補(bǔ)償回路。
[0019]結(jié)合第二方面、第二方面的第一至第三種可能的實(shí)現(xiàn)方式中的任一者,在第四種可能的實(shí)現(xiàn)方式中,時(shí)間信號包括I秒鐘PPS和日時(shí)間TOD信號。
[0020]第三方面提供一種主設(shè)備的時(shí)間補(bǔ)償方法,設(shè)置補(bǔ)償信號輸出端、補(bǔ)償信號輸入端、時(shí)間信號輸出端、時(shí)間信號輸入端以及補(bǔ)償回路,補(bǔ)償回路設(shè)置于補(bǔ)償信號輸出端與補(bǔ)償信號輸入端之間,主設(shè)備包括主設(shè)備器件,主設(shè)備器件連接于補(bǔ)償回路,主設(shè)備器件還通過第一信號輸入端以及第一信號輸出端連接于傳輸路徑,傳輸路徑為:時(shí)間信號輸出端與第一信號輸出端之間的路徑或時(shí)間信號輸出端與從設(shè)備之間的路徑,補(bǔ)償回路的線路長度設(shè)置為傳輸路徑的線路長度的η倍,η為正整數(shù),方法包括:通過時(shí)間信號輸入端獲取時(shí)間信號;通過補(bǔ)償信號輸出端向補(bǔ)償回路發(fā)送補(bǔ)償信號,從補(bǔ)償信號輸入端獲取補(bǔ)償信號,記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/n,其中t為補(bǔ)償時(shí)間,T為所需時(shí)間,T、t為正數(shù);以補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,以產(chǎn)生新的時(shí)間信號,并通過時(shí)間信號輸出端將新的時(shí)間信號發(fā)送至主設(shè)備器件的第一信號輸入端。
[0021]在第三方面的第一種可能的實(shí)現(xiàn)方式中,n=l,主設(shè)備器件通過第二信號輸入端以及第二信號輸出端連接于補(bǔ)償回路。
[0022]在第三方面的第二種可能的實(shí)現(xiàn)方式中,n=2,主設(shè)備器件分別通過第二信號輸入端以及第二信號輸出端、第三信號輸入端以及第三信號輸出端連接于補(bǔ)償回路。
[0023]結(jié)合第三方面的第二種可能的實(shí)現(xiàn)方式,在第三種可能的實(shí)現(xiàn)方式中,從設(shè)備器件通過第四信號輸入端以及第四信號輸出端連接于傳輸路徑,從設(shè)備器件分別通過第五信號輸入端以及第五信號輸出端、第六信號輸入端以及第六信號輸出端連接于補(bǔ)償回路。
[0024]結(jié)合第三方面、第三方面的第一至第三種可能的實(shí)現(xiàn)方式中的任一者,在第四種可能的實(shí)現(xiàn)方式中,時(shí)間信號包括I秒鐘PPS和日時(shí)間TOD信號。
[0025]第四方面提供一種從設(shè)備的時(shí)間補(bǔ)償方法,設(shè)置補(bǔ)償信號輸出端、補(bǔ)償信號輸入端、時(shí)間信號輸入端以及補(bǔ)償回路,補(bǔ)償回路設(shè)置于補(bǔ)償信號輸出端與補(bǔ)償信號輸入端之間,從設(shè)備包括從設(shè)備器件,從設(shè)備器件通過第四信號輸入端以及第四信號輸出端連接于傳輸路徑,傳輸路徑為:時(shí)間信號輸入端與第四信號輸入端之間的路徑或時(shí)間信號輸入端與主設(shè)備之間的路徑;補(bǔ)償回路的線路長度設(shè)置為傳輸路徑的線路長度的η倍,η為正整數(shù),該方法包括:通過補(bǔ)償信號輸出端向補(bǔ)償回路發(fā)送補(bǔ)償信號,從補(bǔ)償信號輸入端獲取補(bǔ)償信號,記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/n,其中t為補(bǔ)償時(shí)間,T為所需時(shí)間,T、t為正數(shù);通過時(shí)間信號輸入端接收時(shí)間信號;將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置。
[0026]在第四方面的第一種可能的實(shí)現(xiàn)方式中,從設(shè)備器件通過第五信號輸入端以及第五信號輸出端連接于補(bǔ)償回路。
[0027]在第四方面的第二種可能的實(shí)現(xiàn)方式中,n=2,從設(shè)備器件分別通過第五信號輸入端以及第五信號輸出端、第六信號輸入端以及第六信號輸出端連接于補(bǔ)償回路。[0028]結(jié)合第四方面的第二種可能的實(shí)現(xiàn)方式,在第三種可能的實(shí)現(xiàn)方式中,主設(shè)備器件通過第一信號輸入端以及第一信號輸出端連接于傳輸路徑,主設(shè)備器件通過第二信號輸入端以及第二信號輸出端、第三信號輸入端以及第三信號輸出端連接于補(bǔ)償回路。
[0029]結(jié)合第四方面、第四方面的第一至第三種可能的實(shí)現(xiàn)方式中的任一者,在第四種可能的實(shí)現(xiàn)方式中,時(shí)間信號包括I秒鐘PPS和日時(shí)間TOD信號。
[0030]第五方面提供一種時(shí)間補(bǔ)償系統(tǒng),其包括第一方面、第一方面的第一至第四種可能的實(shí)現(xiàn)方式中所述的任一主設(shè)備的時(shí)間補(bǔ)償裝置以及第二方面、第二方面的第一至第四種可能的實(shí)現(xiàn)方式中所述的任一從設(shè)備的時(shí)間補(bǔ)償裝置。
[0031]有鑒于此,通過上述技術(shù)方案,本發(fā)明實(shí)施例通過設(shè)置補(bǔ)償回路來模擬傳輸回路,并向補(bǔ)償回路發(fā)送補(bǔ)償信號,獲取補(bǔ)償信號在補(bǔ)償回路所傳輸?shù)难a(bǔ)償時(shí)間,根據(jù)該補(bǔ)償時(shí)間對時(shí)間信號對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,以產(chǎn)生新的時(shí)間信號,從而,以在無需人工測試的前提下消除時(shí)間信號在傳輸路徑中產(chǎn)生的延時(shí),同時(shí)由于完全模擬了當(dāng)前環(huán)境,因此可以適應(yīng)不同的環(huán)境需求。
【專利附圖】

【附圖說明】
[0032]為了更清楚地說明本發(fā)明實(shí)施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對實(shí)施例或現(xiàn)有技術(shù)描述中所需要使用的附圖作一簡單地介紹,顯而易見地,下面描述中的附圖是本發(fā)明的一些實(shí)施例,對于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動性的前提下,還可以根據(jù)這些附圖獲得其他的附圖。
[0033]圖I是現(xiàn)有技術(shù)中時(shí)間源和時(shí)間服務(wù)器的架構(gòu)示意圖;
[0034]圖2是本發(fā)明實(shí)施例中的時(shí)間-延時(shí)坐標(biāo)示意圖;
[0035]圖3是本發(fā)明主設(shè)備的時(shí)間補(bǔ)償裝置第一實(shí)施例的裝置結(jié)構(gòu)示意圖;
[0036]圖4是本發(fā)明主設(shè)備的時(shí)間補(bǔ)償裝置第二實(shí)施例的裝置結(jié)構(gòu)示意圖;
[0037]圖5是本發(fā)明主設(shè)備的時(shí)間補(bǔ)充裝置第三實(shí)施例的裝置結(jié)構(gòu)示意圖;
[0038]圖6是本發(fā)明從設(shè)備的時(shí)間補(bǔ)償裝置第一實(shí)施例的裝置結(jié)構(gòu)示意圖;
[0039]圖7是本發(fā)明從設(shè)備的時(shí)間補(bǔ)償裝置第二實(shí)施例的裝置結(jié)構(gòu)示意圖;
[0040]圖8是本發(fā)明從設(shè)備的時(shí)間補(bǔ)償裝置第三實(shí)施例的裝置結(jié)構(gòu)示意圖;
[0041]圖9是本發(fā)明的時(shí)間補(bǔ)償系統(tǒng)第一實(shí)施例的系統(tǒng)結(jié)構(gòu)示意圖;
[0042]圖10是本發(fā)明主設(shè)備的時(shí)間補(bǔ)償方法第一實(shí)施例的流程圖;
[0043]圖11是本發(fā)明從設(shè)備的時(shí)間補(bǔ)償方法第一實(shí)施例的流程圖;
[0044]圖12是本發(fā)明主設(shè)備的時(shí)間補(bǔ)償裝置第四實(shí)施例的裝置結(jié)構(gòu)示意圖;
[0045]圖13是本發(fā)明主設(shè)備的時(shí)間補(bǔ)償裝置第二實(shí)施例的裝置結(jié)構(gòu)示意圖;
[0046]圖14是本發(fā)明主設(shè)備的時(shí)間補(bǔ)償裝置第六實(shí)施例的裝置結(jié)構(gòu)示意圖;
[0047]圖15是本發(fā)明從設(shè)備的時(shí)間補(bǔ)償裝置第四實(shí)施例的裝置結(jié)構(gòu)示意圖;
[0048]圖16是本發(fā)明從設(shè)備的時(shí)間補(bǔ)償裝置第五實(shí)施例的裝置結(jié)構(gòu)示意圖;
[0049]圖17是本發(fā)明從設(shè)備的時(shí)間補(bǔ)償裝置第六實(shí)施例的裝置結(jié)構(gòu)示意圖;
[0050]圖18是本發(fā)明的時(shí)間補(bǔ)償系統(tǒng)第二實(shí)施例的系統(tǒng)結(jié)構(gòu)示意圖。
【具體實(shí)施方式】[0051]為使本發(fā)明實(shí)施例的目的、技術(shù)方案和優(yōu)點(diǎn)更加清楚,下面將結(jié)合本發(fā)明實(shí)施例中的附圖,對本發(fā)明實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例是本發(fā)明一部分實(shí)施例,而不是全部的實(shí)施例?;诒景l(fā)明中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有作出創(chuàng)造性勞動前提下所獲得的所有其他實(shí)施例,都屬于本發(fā)明保護(hù)的范圍。
[0052]本發(fā)明實(shí)施例提供了一種主設(shè)備的時(shí)間補(bǔ)償裝置,主設(shè)備包括主設(shè)備器件,時(shí)間補(bǔ)償裝置包括:時(shí)間生成模塊,設(shè)置有時(shí)間信號輸入端以及時(shí)間信號輸出端,通過時(shí)間信號輸入端接收時(shí)間信號;時(shí)間補(bǔ)償模塊,設(shè)置有補(bǔ)償信號輸出端以及補(bǔ)償信號輸入端;補(bǔ)償回路,設(shè)置于補(bǔ)償信號輸出端與補(bǔ)償信號輸入端之間,主設(shè)備器件連接于補(bǔ)償回路,主設(shè)備器件還通過第一信號輸入端以及第一信號輸出端連接于傳輸路徑,傳輸路徑為:時(shí)間信號輸出端與第一信號輸出端之間的路徑或時(shí)間信號輸出端與從設(shè)備之間的路徑,補(bǔ)償回路的線路長度設(shè)置為傳輸路徑的線路長度的η倍,η為正整數(shù);時(shí)間補(bǔ)償模塊,通過補(bǔ)償信號輸出端向補(bǔ)償回路發(fā)送補(bǔ)償信號,從補(bǔ)償信號輸入端獲取補(bǔ)償信號,記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/n,其中t為補(bǔ)償時(shí)間,T為所需時(shí)間,T、t為正數(shù);時(shí)間生成模塊,將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,以產(chǎn)生新的時(shí)間信號,并通過時(shí)間信號輸出端將新的時(shí)間信號發(fā)送至主設(shè)備器件的第一信號輸入端。
[0053]本發(fā)明實(shí)施例提供了一種從設(shè)備的時(shí)間補(bǔ)償裝置,從設(shè)備包括從設(shè)備器件,時(shí)間補(bǔ)償裝置包括:時(shí)間信號接收模塊,設(shè)置有時(shí)間信號輸入端;時(shí)間補(bǔ)償模塊,設(shè)置有補(bǔ)償信號輸出端以及補(bǔ)償信號輸入端;補(bǔ)償回路,設(shè)置于補(bǔ)償信號輸出端與補(bǔ)償信號輸入端之間,補(bǔ)償回路的線路長度設(shè)置為傳輸路徑的線路長度的η倍,η為正整數(shù),從設(shè)備器件通過第四信號輸入端以及第四信號輸出端連接于傳輸路徑,從設(shè)備器件還連接于補(bǔ)償回路,傳輸路徑為:時(shí)間信號輸入端與第四信號輸入端之間的路徑或時(shí)間信號輸入端與主設(shè)備之間的路徑;時(shí)間補(bǔ)償模塊,通過補(bǔ)償信號輸出端向補(bǔ)償回路發(fā)送補(bǔ)償信號,從補(bǔ)償信號輸入端獲取補(bǔ)償信號,記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/n,其中t為補(bǔ)償時(shí)間,T為所需時(shí)間,T、t為正數(shù);時(shí)間信號接收模塊,通過時(shí)間信號輸入端接收時(shí)間信號,并將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置。
[0054]本發(fā)明實(shí)施例進(jìn)一步提供一種主設(shè)備的時(shí)間補(bǔ)償方法,設(shè)置補(bǔ)償信號輸出端、補(bǔ)償信號輸入端、時(shí)間信號輸出端、時(shí)間信號輸入端以及補(bǔ)償回路,補(bǔ)償回路設(shè)置于補(bǔ)償信號輸出端與補(bǔ)償信號輸入端之間,主設(shè)備包括主設(shè)備器件,主設(shè)備器件連接于補(bǔ)償回路,主設(shè)備器件還通過第一信號輸入端以及第一信號輸出端連接于傳輸路徑,傳輸路徑為:時(shí)間信號輸出端與第一信號輸出端之間的路徑或時(shí)間信號輸出端與從設(shè)備之間的路徑,補(bǔ)償回路的線路長度設(shè)置為傳輸路徑的線路長度的η倍,η為正整數(shù),該方法包括:通過時(shí)間信號輸入端獲取時(shí)間信號;通過補(bǔ)償信號輸出端向補(bǔ)償回路發(fā)送補(bǔ)償信號,從補(bǔ)償信號輸入端獲取補(bǔ)償信號,記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/n,其中t為補(bǔ)償時(shí)間,T為所需時(shí)間,T、t為正數(shù);以補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,以產(chǎn)生新的時(shí)間信號,并通過時(shí)間信號輸出端將新的時(shí)間信號發(fā)送至主設(shè)備器件的第一信號輸入端。
[0055]本發(fā)明實(shí)施例進(jìn)一步提供一種從設(shè)備的時(shí)間補(bǔ)償方法,設(shè)置補(bǔ)償信號輸出端、補(bǔ)償信號輸入端、時(shí)間信號輸入端以及補(bǔ)償回路,補(bǔ)償回路設(shè)置于補(bǔ)償信號輸出端與補(bǔ)償信號輸入端之間,從設(shè)備包括從設(shè)備器件,從設(shè)備器件通過第四信號輸入端以及第四信號輸出端連接于傳輸路徑,傳輸路徑為:時(shí)間信號輸入端與第四信號輸入端之間的路徑或時(shí)間信號輸入端與主設(shè)備之間的路徑;補(bǔ)償回路的線路長度設(shè)置為傳輸路徑的線路長度的η倍,η為正整數(shù),該方法包括:通過補(bǔ)償信號輸出端向補(bǔ)償回路發(fā)送補(bǔ)償信號,從補(bǔ)償信號輸入端獲取補(bǔ)償信號,記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/n,其中t為補(bǔ)償時(shí)間,T為所需時(shí)間,T、t為正數(shù);通過時(shí)間信號輸入端接收時(shí)間信號;將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置。
[0056]下面將結(jié)合具體實(shí)施例進(jìn)行具體描述。
[0057]首先參見圖2,圖2是本發(fā)明實(shí)施例中的時(shí)間-延時(shí)坐標(biāo)示意圖。如圖2所示,從時(shí)間基點(diǎn)往右的橫坐標(biāo)軸為時(shí)間軸,其一直向未來時(shí)間延伸,而縱坐標(biāo)軸為延時(shí)軸,表示每個(gè)時(shí)間點(diǎn)之間的延時(shí),Tl表示主設(shè)備時(shí)間,T2表示時(shí)間信號從主設(shè)備輸出的時(shí)間,T3表示時(shí)間信號輸入從設(shè)備時(shí)間,T4表示從設(shè)備時(shí)間。T1-T2之間的延時(shí)為:延時(shí)1+延時(shí)2 (即100納秒),T2-T3之間的延時(shí)為:延時(shí)3 (即200納秒),T3-T4之間的延時(shí)為:延時(shí)4+延時(shí)5(即300納秒)。具體而言,延時(shí)I、延時(shí)5為PCB走線造成的延時(shí),延時(shí)2為主設(shè)備器件的內(nèi)部延時(shí),延時(shí)3為纜線傳輸延時(shí),延時(shí)4為從設(shè)備器件的內(nèi)部延時(shí)。
[0058]本發(fā)明的以下實(shí)施例將會分別消除以上:延時(shí)1+延時(shí)2、延時(shí)1+延時(shí)2+延時(shí)3、延時(shí)4+延時(shí)5、延時(shí)4+延時(shí)5+延時(shí)3或延時(shí)1+延時(shí)2+延時(shí)3+延時(shí)4+延時(shí)5,從而實(shí)現(xiàn)在無需人工測試的前提下消除時(shí)間信號在傳輸路徑中產(chǎn)生的延時(shí),并且可以適應(yīng)不同的環(huán)境。
[0059]請參見圖3,圖3是本發(fā)明主設(shè)備的時(shí)間補(bǔ)償裝置第一實(shí)施例的裝置結(jié)構(gòu)示意圖,如圖3所示,主設(shè)備20包括主設(shè)備器件203,主設(shè)備20的時(shí)間補(bǔ)償裝置200包括時(shí)間生成模塊201、補(bǔ)償回路以及時(shí)間補(bǔ)償模塊202。
[0060]時(shí)間生成模塊201,設(shè)置有時(shí)間信號輸入端11以及時(shí)間信號輸出端12,通過時(shí)間信號輸入端11接收時(shí)間信號。
[0061]時(shí)間補(bǔ)償模塊202,設(shè)置有補(bǔ)償信號輸出端14以及補(bǔ)償信號輸入端13 ;
[0062]補(bǔ)償回路,設(shè)置于補(bǔ)償信號輸出端14與補(bǔ)償信號輸入端13之間,主設(shè)備器件203通過第二信號輸入端2以及第二信號輸出端2’連接于連接于補(bǔ)償回路,主設(shè)備器件203還通過第一信號輸入端I以及第一信號輸出端I’連接于傳輸路徑,在本實(shí)施例中,傳輸路徑為:時(shí)間信號輸出端12與從設(shè)備(具體而言為從設(shè)備中的從設(shè)備器件的第四信號輸入端,于下文將會詳細(xì)介紹)之間的路徑,其具體包括線路111、線路112以及通路1-1’。
[0063]補(bǔ)償回路包括線路311、線路312以及通路2_2’。補(bǔ)償回路的線路長度設(shè)置為傳輸路徑的線路長度的I倍,即:
[0064]線路311+線路312=線路111+線路112。
[0065]由上式可得:
[0066]線路111+線路 112=(線路 311+線路 312) +1
[0067]由于信號在上述線路的傳輸速度是相同的,設(shè)傳輸速度為V,可得:
[0068](線路111+線路 112) +v=[(線路 311+線路 312) +v] +1
[0069]BP :[0070]t=T/l,其中t為補(bǔ)償時(shí)間,T為從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,T、t為正數(shù)。
[0071]時(shí)間生成模塊201,將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,以產(chǎn)生新的時(shí)間信號,并通過時(shí)間信號輸出端12將新的時(shí)間信號發(fā)送至主設(shè)備器件203的第一信號輸入端1,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/l,其中t為補(bǔ)償時(shí)間,T為所需時(shí)間,T、t為正數(shù),I為補(bǔ)償回路的線路長度與傳輸路徑的線路長度的倍數(shù)關(guān)系。
[0072]時(shí)間生成模塊201將時(shí)間信號所對應(yīng)的時(shí)間減去該補(bǔ)償時(shí)間以形成新的時(shí)間信號,并將新的時(shí)間信號發(fā)送至主設(shè)備器件203的第一輸入端I。從而消除圖2中所示的延時(shí)
1、延時(shí)2以及延時(shí)3。
[0073]在本實(shí)施例中,由于補(bǔ)償信號在補(bǔ)償回路中的傳輸路徑為:線路311-通路2-2’-線路312,而線路311+線路312=線路111+線路112,且由于在同一器件中,通路2-2’的物理特性與通路1-1’的物理特性一致,補(bǔ)償信號相當(dāng)于通過線路111-通路1-1’ -線路112,通過記錄補(bǔ)償信號通過補(bǔ)償回路的所需時(shí)間,即可模擬出時(shí)間信號通過傳輸路徑的所需時(shí)間,在本實(shí)施例中,將所需時(shí)間作為補(bǔ)償時(shí)間。因此,時(shí)間生成模塊201將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,相當(dāng)于時(shí)間生成模塊201將時(shí)間信號通過傳輸路徑的所需時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,從而抵消新的時(shí)間信號在通過線路111、通路1-1’以及線路112之后產(chǎn)生的延時(shí)1、延時(shí)2以及延時(shí)3。
[0074]值得注意的是,作為本實(shí)施例的一種變形,亦可將傳輸路徑限定為具體包括線路111以及通路1-1’,即時(shí)間信號輸出端12與第一信號輸出端I’之間的路徑。補(bǔ)償回路的線路長度設(shè)置為是傳輸路徑的線路長度的I倍,即:線路311+線路312=線路111。而其他設(shè)置與上述一致,從而可消除圖2中所示的延時(shí)I以及延時(shí)2。
[0075]以下請參見圖4,圖4是本發(fā)明主設(shè)備的時(shí)間補(bǔ)償裝置第二實(shí)施例的裝置結(jié)構(gòu)示意圖,如圖4所示,主設(shè)備20包括主設(shè)備器件203,主設(shè)備20的時(shí)間補(bǔ)償裝置200包括時(shí)間生成模塊201、補(bǔ)償回路以及時(shí)間補(bǔ)償模塊202。
[0076]時(shí)間生成模塊201,設(shè)置有時(shí)間信號輸入端11以及時(shí)間信號輸出端12,通過時(shí)間信號輸入端11接收時(shí)間信號。
[0077]時(shí)間補(bǔ)償模塊202,設(shè)置有補(bǔ)償信號輸出端14以及補(bǔ)償信號輸入端13 ;
[0078]補(bǔ)償回路,設(shè)置于補(bǔ)償信號輸出端14與補(bǔ)償信號輸入端13之間,主設(shè)備器件203通過第二信號輸入端2以及第二信號輸出端2’連接于連接于補(bǔ)償回路,主設(shè)備器件203還通過第一信號輸入端I以及第一信號輸出端I’連接于傳輸路徑,傳輸路徑為:時(shí)間信號輸出端12與從設(shè)備(具體而言為從設(shè)備中的從設(shè)備器件的第四信號輸入端,于下文將會詳細(xì)介紹這里所述的從設(shè)備)之間的路徑,其具體包括線路111、線路112以及通路1-1’。
[0079]主設(shè)備器件203通過第二信號輸入端2以及第二信號輸出端2’、第三信號輸入端3以及第三信號輸出端3’連接于補(bǔ)償回路,補(bǔ)償回路包括線路311、線路312、通路2-2’以及通路3-3’。補(bǔ)償回路的線路長度設(shè)置為是傳輸路徑的線路長度的2倍,即:
[0080]線路311+線路313+線路314=(線路111+線路112) X2。
[0081]由上式可得:
[0082]線路111+線路112=(線路311+線路313+線路314) +2
[0083]由于信號在上述線路的傳輸速度是相同的,設(shè)傳輸速度為V,可得:[0084](線路111+ 線路 112) +v=[(線路 311+ 線路 313+ 線路 314) +2] +v
[0085]即:
[0086]t=T/2,其中t為補(bǔ)償時(shí)間,T為從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,T、t為正數(shù)。
[0087]時(shí)間補(bǔ)償模塊202,通過補(bǔ)償信號輸出端14向補(bǔ)償回路發(fā)送補(bǔ)償信號,從補(bǔ)償信號輸入端13獲取補(bǔ)償信號,記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/2,其中t為補(bǔ)償時(shí)間,T為所需時(shí)間,T、t為正數(shù),2為補(bǔ)償回路的線路長度與傳輸路徑的線路長度的倍數(shù)關(guān)系。
[0088]時(shí)間生成模塊201,將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,以產(chǎn)生新的時(shí)間信號,并通過時(shí)間信號輸出端12將新的時(shí)間信號發(fā)送至主設(shè)備器件203的第一信號輸入端1,從而消除圖2中所示的延時(shí)I、延時(shí)2以及延時(shí)3。
[0089]在本實(shí)施例中,由于補(bǔ)償信號在補(bǔ)償回路中的傳輸路徑為:線路311-通路2-2’ -線路313-通路3-3’ -線路314,而線路311+線路313+線路314=線路111+線路112,且通路2-2’以及通路3-3’的物理特性與通路1-1’的物理特性一致,因此,補(bǔ)償信號相當(dāng)于通過具體為線路111-通路1-1’-線路112的傳輸路徑兩次,通過記錄補(bǔ)償信號通過補(bǔ)償回路的所需時(shí)間,即可模擬出時(shí)間信號通過兩倍傳輸路徑的所需時(shí)間,而將該所需時(shí)間除以2即可得出補(bǔ)償時(shí)間。因此,時(shí)間生成模塊201將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,相當(dāng)于時(shí)間生成模塊201將時(shí)間信號通過傳輸路徑的所需時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,從而抵消新的時(shí)間信號在通過線路
111、通路1-1’以及線路112之后產(chǎn)生的延時(shí)I、延時(shí)2以及延時(shí)3。
[0090]作為本實(shí)施例的一種變形,亦可將傳輸路徑限定為具體包括線路111以及通路
1-1’,即時(shí)間信號輸出端12與第一信號輸出端I’之間的路徑。補(bǔ)償回路的線路長度設(shè)置為是傳輸路徑的線路長度的2倍,S卩:線路311+線路313+線路314=線路111X2。而其他設(shè)置與上述一致,從而消除圖2中所示的延時(shí)I以及延時(shí)2。
[0091]以下請參見圖5,圖5是本發(fā)明主設(shè)備的時(shí)間補(bǔ)充裝置第三實(shí)施例的裝置結(jié)構(gòu)示意圖,如圖5所示,主設(shè)備20的時(shí)間補(bǔ)償裝置200包括時(shí)間生成模塊201、補(bǔ)償回路以及時(shí)間補(bǔ)償模塊202,從設(shè)備40包括從設(shè)備器件403以及時(shí)間接收模塊401。
[0092]主設(shè)備20包括主設(shè)備器件203,主設(shè)備器件203位于時(shí)間信號的傳輸路徑中,在本實(shí)施例中,主設(shè)備器件203通過第一信號輸入端I以及第一信號輸出端I’連接于時(shí)間信號的傳輸路徑,從設(shè)備器件403通過第四輸入端4以及第四輸出端4’連接于時(shí)間信號的傳輸路徑,因此,時(shí)間信號的傳輸路徑為時(shí)間信號輸出端12與從設(shè)備40中的時(shí)間接收模塊401的時(shí)間信號輸入端21之間的路徑,其具體包括線路111、通路1-1’、線路112、通路4-4’以及線路113。
[0093]時(shí)間生成模塊201通過時(shí)間信號輸入端11獲取時(shí)間信號,主設(shè)備器件203通過第二信號輸入端2以及第二信號輸出端2’、第三信號輸入端3以及第三信號輸出端3’連接于補(bǔ)償回路,從設(shè)備器件403通過第五信號輸入端5以及第五信號輸出端5’、第六信號輸入端6以及第六信號輸出端6’連接于補(bǔ)償回路,補(bǔ)償回路包括線路311、通路2-2’、線路315、通路5-5’、線路316、通路6-6’、線路317、通路3_3’以及線路314。補(bǔ)償回路的線路長度設(shè)置為是傳輸路徑的線路長度的2倍,即:[0094]線路311+線路315+線路316+線路317+線路314=(線路111+線路112+線路113) X2。
[0095]由上式可得:
[0096]線路111+線路112+線路113=(線路311+線路315+線路316+線路317+線路314) +2
[0097]由于信號在上述線路的傳輸速度是相同的,設(shè)傳輸速度為V,可得:
[0098](線路111+線路112+線路113)+ v=[(線路311+線路315+線路316+線路317+線路 314) +v]+2
[0099]BP:
[0100]t=T/2,其中t為補(bǔ)償時(shí)間,T為從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,T、t為正數(shù)。
[0101]時(shí)間補(bǔ)償模塊202通過補(bǔ)償信號輸出端14向補(bǔ)償回路發(fā)送補(bǔ)償信號,從補(bǔ)償信號輸入端13獲取補(bǔ)償信號,記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/2,其中t為補(bǔ)償時(shí)間,T為所需時(shí)間,T、t為正數(shù),2為補(bǔ)償回路的線路長度與傳輸路徑的線路長度的倍數(shù)關(guān)系。
[0102]時(shí)間生成模塊201將該補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,以形成新的時(shí)間信號,并將新的時(shí)間信號發(fā)送至主設(shè)備器件的第一輸入端I。從而消除圖2中所示的延時(shí)1、延時(shí)2、延時(shí)3、延時(shí)4以及延時(shí)5。
[0103]在本實(shí)施例中,由于補(bǔ)償信號在補(bǔ)償回路中的傳輸路徑為:線路311、通路2-2’、線路315、通路5-5’、線路316、通路6_6’、線路317、通路3_3’以及線路314,且通路2_2’以及通路3-3’的物理特性與通路1-1’的物理特性一致,而通路5-5’以及通路6-6’的物理特性與通路4-4’的物理特性一致,因此,補(bǔ)償信號相當(dāng)于通過具體為線路111-通路1-1’-線路112-通路4-4’ -線路113-的傳輸路徑兩次,通過記錄補(bǔ)償信號通過補(bǔ)償回路的所需時(shí)間,即可模擬出時(shí)間信號通過兩倍傳輸路徑的所需時(shí)間,而將該所需時(shí)間除以2即可得出補(bǔ)償時(shí)間。因此,時(shí)間生成模塊201將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,相當(dāng)于時(shí)間生成模塊201將時(shí)間信號通過傳輸路徑的所需時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,從而抵消新的時(shí)間信號在通過線路111、通路1-1’、線路112、通路4-4’以及線路113之后產(chǎn)生的延時(shí)1、延時(shí)2、延時(shí)3、延時(shí)4以及延時(shí)5。
[0104]值得注意的是,在上述所揭示的實(shí)施例中,分別將補(bǔ)償回路的線路長度設(shè)置為是傳輸路徑的線路長度的I倍或2倍,而在本發(fā)明的擴(kuò)展實(shí)施例中,更可將補(bǔ)償回路的線路長度設(shè)置為是傳輸路徑的線路長度的η倍,η為正整數(shù),并令時(shí)間補(bǔ)償模塊向補(bǔ)償回路發(fā)送補(bǔ)償信號,并記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/n,通過上述設(shè)置,可模擬出時(shí)間信號在傳輸路徑上的延時(shí),并將該延時(shí)作為補(bǔ)償時(shí)間對時(shí)間信號對應(yīng)的時(shí)間進(jìn)行提前調(diào)整,從而消除時(shí)間信號在傳輸路徑上的延時(shí)。
[0105]并且,在以上關(guān)于主設(shè)備的時(shí)間補(bǔ)償裝置的實(shí)施例中,時(shí)間信號輸入端12與從設(shè)備40之間的路徑具體可包括時(shí)間信號輸出端12與從設(shè)備40中的從設(shè)備器件403的第四信號輸入端4之間的路徑以及時(shí)間信號輸出端12與從設(shè)備40中的時(shí)間接收模塊401的時(shí)間信號輸入端21之間的路徑,當(dāng)然,本領(lǐng)域技術(shù)人員也可以根據(jù)實(shí)際需要進(jìn)行擴(kuò)展,本發(fā)明對此不作具體限定。[0106]請參見圖6,圖6是本發(fā)明從設(shè)備的時(shí)間補(bǔ)償裝置第一實(shí)施例的裝置結(jié)構(gòu)示意圖,如圖6所示,從設(shè)備40包括從設(shè)備器件403,從設(shè)備40的時(shí)間補(bǔ)償裝置400包括時(shí)間信號接收模塊401、補(bǔ)償回路以及時(shí)間補(bǔ)償模塊402。
[0107]時(shí)間信號接收模塊401,設(shè)置有時(shí)間信號輸入端21。
[0108]時(shí)間補(bǔ)償模塊402,設(shè)置有補(bǔ)償信號輸出端24以及補(bǔ)償信號輸入端23。
[0109]補(bǔ)償回路,設(shè)置于補(bǔ)償信號輸出端24與補(bǔ)償信號輸入端23之間,從設(shè)備器件通過第五信號輸入端5以及第五信號輸出端5’連接于補(bǔ)償回路,從設(shè)備器件403還通過第四信號輸入端4以及第四信號輸出端4’連接于傳輸路徑,傳輸路徑為:時(shí)間信號輸入端21與主設(shè)備(具體為主設(shè)備中的主設(shè)備器件的第一信號輸出端)之間的路徑,具體如圖5所示)。因此,在本實(shí)施例中,時(shí)間信號的傳輸路徑為時(shí)間信號輸入端21與主設(shè)備中的主設(shè)備器件的第一信號輸出端之間的路徑,其具體包括線路112、通路4-4’以及線路113。
[0110]補(bǔ)償回路包括線路501、通路5-5’以及線路502。在本實(shí)施例中,補(bǔ)償回路的線路長度設(shè)置為是傳輸路徑的線路長度的I倍,即:
[0111]線路501+線路 502=(線路 112+線路 113) XI。
[0112]由上式可得:
[0113]線路112+線路 113=(線路 501+線路 502) +1
[0114]由于信號在上述線路的傳輸速度是相同的,設(shè)傳輸速度為V,可得:
[0115](線路112+線路 113)+v=[(線路 501+線路 503+線路 504)+v] +1
[0116]即:
[0117]t=T/l,其中t為補(bǔ)償時(shí)間,T為從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,T、t為正數(shù)。
[0118]時(shí)間補(bǔ)償模塊402,通過補(bǔ)償信號輸出端24向補(bǔ)償回路發(fā)送補(bǔ)償信號,從補(bǔ)償信號輸入端23獲取補(bǔ)償信號,記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/l,其中t為補(bǔ)償時(shí)間,T為所需時(shí)間,T、t為正數(shù);1為補(bǔ)償回路的線路長度與傳輸路徑的線路長度的倍數(shù)關(guān)系。
[0119]時(shí)間信號接收模塊401,通過時(shí)間信號輸入端21接收時(shí)間信號,并將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,從而消除圖2中所示的延時(shí)3、延時(shí)4以及延時(shí)5。
[0120]在本實(shí)施例中,由于補(bǔ)償信號在補(bǔ)償回路中的傳輸路徑為:線路501-通路
5-5’ -線路502,而線路501+線路502=線路112+線路113,且通路5_5’的物理特性與通路4-4’的物理特性一致,因此,補(bǔ)償信號相當(dāng)于通過線路112-通路4-4’ -線路113,通過記錄補(bǔ)償信號通過補(bǔ)償回路的所需時(shí)間,即可模擬出時(shí)間信號通過傳輸路徑的所需時(shí)間,在本實(shí)施例中,將所需時(shí)間作為補(bǔ)償時(shí)間。因此,時(shí)間接收模塊401將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,相當(dāng)于時(shí)間接收模塊401將時(shí)間信號通過傳輸路徑的所需時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,從而抵消時(shí)間信號在通過線路112、通路4-4’以及線路113之后產(chǎn)生的延時(shí)3、延時(shí)4以及延時(shí)5。
[0121]值得注意的是,作為本實(shí)施例的一種變形,亦可將傳輸路徑限定為時(shí)間信號輸入端21與第四信號輸入端4之間的路徑,其具體包括通路4-4’以及線路113。補(bǔ)償回路的線路長度設(shè)置為是傳輸路徑的線路長度的I倍,即:線路501+線路502=線路113。而其他設(shè)置與上述一致,以消除圖2中所示的延時(shí)4以及延時(shí)5。
[0122]請參見圖7,圖7是本發(fā)明從設(shè)備的時(shí)間補(bǔ)償裝置第二實(shí)施例的裝置結(jié)構(gòu)示意圖,如圖7所示,從設(shè)備40包括從設(shè)備器件403,從設(shè)備40的時(shí)間補(bǔ)償裝置400包括時(shí)間信號接收模塊401、補(bǔ)償回路以及時(shí)間補(bǔ)償模塊402。
[0123]時(shí)間信號接收模塊401,設(shè)置有時(shí)間信號輸入端21。
[0124]時(shí)間補(bǔ)償模塊402,設(shè)置有補(bǔ)償信號輸出端24以及補(bǔ)償信號輸入端23。
[0125]補(bǔ)償回路,設(shè)置于補(bǔ)償信號輸出端24與補(bǔ)償信號輸入端23之間,從設(shè)備器件分別通過第五信號輸入端5和第五信號輸出端5’、第六信號輸入端6和第六信號輸出端6’連接于補(bǔ)償回路,從設(shè)備器件403還通過第四信號輸入端4以及第四信號輸出端4’連接于傳輸路徑,其中,傳輸路徑為:時(shí)間信號輸入端21與主設(shè)備(具體為主設(shè)備中的主設(shè)備器件的第一信號輸出端,如圖5所示)之間的路徑。
[0126]時(shí)間信號的傳輸路徑為時(shí)間信號輸入端21與主設(shè)備中的主設(shè)備器件的第一信號輸出端之間的路徑,具體包括線路112、通路4-4’以及線路113。
[0127]補(bǔ)償回路包括線路501、通路5-5’、線路503、通路6-6’以及線路504。在本實(shí)施例中,補(bǔ)償回路的線路長度設(shè)置為是傳輸路徑的線路長度的2倍,即:
[0128]線路501+線路503+線路504=(線路112+線路113) X2。
[0129]由上式可得:
[0130]線路112+線路113=(線路501+線路503+線路504) +2
[0131]由于時(shí)間信號在上述線路的傳輸速度是相同的,設(shè)傳輸速度為V,可得:
[0132](線路112+ 線路 113) +v=[(線路 501+ 線路 503+ 線路 504) +v] +2
[0133]即:
[0134]t=T/2,其中t為補(bǔ)償時(shí)間,T為從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,T、t為正數(shù)。
[0135]時(shí)間補(bǔ)償模塊402,通過補(bǔ)償信號輸出端24向補(bǔ)償回路發(fā)送補(bǔ)償信號,從補(bǔ)償信號輸入端23獲取補(bǔ)償信號,記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/2,其中t為補(bǔ)償時(shí)間,T為所需時(shí)間,T、t為正數(shù),2為補(bǔ)償回路的線路長度與傳輸路徑的線路長度的倍數(shù)關(guān)系。
[0136]時(shí)間信號接收模塊401,通過時(shí)間信號輸入端21接收時(shí)間信號,并將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,從而消除圖2中所示的延時(shí)3、延時(shí)4以及延時(shí)5。
[0137]在本實(shí)施例中,由于補(bǔ)償信號在補(bǔ)償回路中的傳輸路徑為:線路501、通路5-5’、線路503、通路6-6’以及線路504,而線路501+線路503+線路504=線路112+線路113,且通路5-5’、通路6-6’的物理特性與通路4-4’的物理特性一致,因此,補(bǔ)償信號相當(dāng)于通過線路112-通路4-4’ -線路113,通過記錄補(bǔ)償信號通過補(bǔ)償回路的所需時(shí)間,即可模擬出時(shí)間信號通過傳輸路徑的所需時(shí)間,在本實(shí)施例中,將時(shí)間信號通過傳輸路徑的所需時(shí)間作為補(bǔ)償時(shí)間。因此,時(shí)間接收模塊401將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,相當(dāng)于時(shí)間接收模塊401將時(shí)間信號通過傳輸路徑的所需時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,從而抵消時(shí)間信號在通過線路112、通路4-4’以及線路113之后產(chǎn)生的延時(shí)3、延時(shí)4以及延時(shí)5。[0138]值得注意的是,作為本實(shí)施例的一種變形,亦可將傳輸路徑限定為時(shí)間信號輸入端21與第四信號輸入端4之間的路徑,其具體包括通路4-4’以及線路113。補(bǔ)償回路的線路長度設(shè)置為是傳輸路徑的線路長度的2倍,即:線路501+線路502=線路113X2。而其他設(shè)置與上述一致,以消除圖2中所示的延時(shí)4以及延時(shí)5。
[0139]請參見圖8,圖8是本發(fā)明從設(shè)備的時(shí)間補(bǔ)償裝置第三實(shí)施例的裝置結(jié)構(gòu)示意圖,如圖8所示,從設(shè)備40的時(shí)間補(bǔ)償裝置400包括時(shí)間信號接收模塊401、補(bǔ)償回路以及時(shí)間補(bǔ)償模塊402,時(shí)間接收模塊401設(shè)置有時(shí)間信號輸入端21,時(shí)間補(bǔ)償模塊402設(shè)置有補(bǔ)償信號發(fā)送端24和補(bǔ)償信號輸入端23。
[0140]主設(shè)備20包括時(shí)間生成模塊201以及主設(shè)備器件203,時(shí)間生成模塊設(shè)置有時(shí)間信號輸入端11和時(shí)間信號輸出端12。
[0141]從設(shè)備40包括從設(shè)備器件403,從設(shè)備器件403通過第四信號輸入端4以及第四信號輸出端4’連接于時(shí)間信號的傳輸路徑,主設(shè)備器件203通過第一信號輸入端I以及第一信號輸出端I’連接于時(shí)間信號的傳輸路徑。
[0142]因此,時(shí)間信號的傳輸路徑為時(shí)間信號輸入端21與主設(shè)備20中的時(shí)間生成模塊201的時(shí)間信號輸出端12之間的路徑,其具體包括線路111、通路1-1’、線路112、通路4-4’以及線路113。
[0143]從設(shè)備器件403以及主設(shè)備器件203進(jìn)一步設(shè)置于補(bǔ)償回路,在本實(shí)施例中,從設(shè)備器件403分別通過第五信號輸入端5以及第五信號輸出端5’、第六信號輸入端6以及第六信號輸出端6’連接于補(bǔ)償回路;并且,主設(shè)備器件203分別通過第二信號輸入端2以及第二信號輸出端2’、第三信號輸入端3以及第三信號輸出端3’連接于補(bǔ)償回路。因此,補(bǔ)償回路包括線路501、通路5-5’、線路505、通路2-2’、線路506、通路3_3’、線路507、通路6-6’以及線路504。補(bǔ)償回路的線路長度設(shè)置為是傳輸路徑的線路長度的2倍,SP :
[0144]線路501+線路505+線路506+線路507+線路504=(線路111+線路112+線路113) X2。
[0145]由上式可得:
[0146]線路111+線路112+線路113=(線路501+線路505+線路506+線路507+線路504) +2
[0147]由于信號在上述線路的傳輸速度是相同的,設(shè)傳輸速度為V,可得:
[0148](線路111+線路112+線路113)+ v=[(線路501+線路505+線路506+線路507+線路 50) +v]+2
[0149]即:
[0150]t=T/2,其中t為補(bǔ)償時(shí)間,T為從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,T、t為正數(shù)。
[0151]因此,時(shí)間補(bǔ)償模塊402通過補(bǔ)償信號輸出端24向補(bǔ)償回路發(fā)送補(bǔ)償信號,從補(bǔ)償信號輸入端23獲取補(bǔ)償信號,記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/2,2為補(bǔ)償回路的線路長度與傳輸路徑的線路長度的倍數(shù)關(guān)系O
[0152]時(shí)間接收模塊401通過時(shí)間信號輸入端21接收時(shí)間信號,并將該補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置。從而消除圖2中所示的延時(shí)I、延時(shí)2、延時(shí)3、延時(shí)4以及延時(shí)5。
[0153]在本實(shí)施例中,由于補(bǔ)償信號在補(bǔ)償回路中的傳輸路徑為:線路501、通路5-5’、線路505、通路2-2’、線路506、通路3-3’、線路507、通路6-6’以及線路504,而線路111+線路112+線路113=(線路501+線路505+線路506+線路507+線路504)+2,且通路5-5’、通路6-6’的物理特性與通路4-4’的物理特性一致,通路1-1’、通路2-2’的物理特性與通路3-3’的物理特性一致,因此,補(bǔ)償信號相當(dāng)于兩次通過線路111-通路1-1’-線路112-通路4-4’ -線路113,通過記錄補(bǔ)償信號通過補(bǔ)償回路的所需時(shí)間,即可模擬出時(shí)間信號通過傳輸路徑的所需時(shí)間,在本實(shí)施例中,將時(shí)間信號通過傳輸路徑的所需時(shí)間作為補(bǔ)償時(shí)間。因此,時(shí)間接收模塊401將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,相當(dāng)于時(shí)間接收模塊401將時(shí)間信號通過傳輸路徑的所需時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,從而抵消時(shí)間信號在通過線路111、通路1-1’、線路112、通路
4-4’以及線路113之后產(chǎn)生的延時(shí)1、延時(shí)2、延時(shí)3、延時(shí)4以及延時(shí)5。
[0154]值得注意的是,在上述所揭示的實(shí)施例中,分別將補(bǔ)償回路的線路長度設(shè)置為是傳輸路徑的線路長度的I倍或2倍,而在本發(fā)明的擴(kuò)展實(shí)施例中,更可將補(bǔ)償回路的線路長度設(shè)置為是傳輸路徑的線路長度的η倍,η為正整數(shù),并令時(shí)間補(bǔ)償模塊向補(bǔ)償回路發(fā)送補(bǔ)償信號,并記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/n,通過上述設(shè)置,可模擬出時(shí)間信號在傳輸路徑上的延時(shí),并將該延時(shí)作為補(bǔ)償時(shí)間對時(shí)間信號對應(yīng)的時(shí)間進(jìn)行提前調(diào)整,從而消除時(shí)間信號在傳輸路徑上的延時(shí)。
[0155]并且,在以上關(guān)于從設(shè)備的時(shí)間補(bǔ)償裝置的實(shí)施例中,時(shí)間信號輸入端21與主設(shè)備20之間的路徑具體可包括時(shí)間信號輸入端21與主設(shè)備20中的主設(shè)備器件203的第一信號輸出端I’之間的路徑以及時(shí)間信號輸入端21與主設(shè)備20中的時(shí)間生成模塊201的時(shí)間信號輸出端12之間的路徑,當(dāng)然,本領(lǐng)域技術(shù)人員也可以根據(jù)實(shí)際需要進(jìn)行擴(kuò)展,本發(fā)明對此不作具體限定。
[0156]以下請參見圖9,圖9是本發(fā)明的時(shí)間補(bǔ)償系統(tǒng)第一實(shí)施例的系統(tǒng)結(jié)構(gòu)示意圖,如圖9所示,本發(fā)明的時(shí)間補(bǔ)償系統(tǒng)包括主設(shè)備20以及從設(shè)備40。
[0157]主設(shè)備20包括主設(shè)備器件203,主設(shè)備器件203位于時(shí)間信號的傳輸路徑中,在本實(shí)施例中,主設(shè)備器件203通過第一信號輸入端I以及第一信號輸出端I’連接于時(shí)間信號的傳輸路徑。對于主設(shè)備20而言,限定時(shí)間信號在主設(shè)備20的傳輸路徑為:線路111+通路1-1’ +線路112。
[0158]從設(shè)備40包括從設(shè)備器件403,從設(shè)備器件403位于時(shí)間信號的傳輸路徑中,在本實(shí)施例中,從設(shè)備器件403通過第四信號輸入端4以及第四信號輸出端4’連接于時(shí)間信號的傳輸路徑。對于從設(shè)備40而言,限定時(shí)間信號在從設(shè)備40的傳輸路徑為:通路4-4’ +線路113。
[0159]時(shí)間生成模塊201通過時(shí)間信號輸入端11獲取時(shí)間信號,主設(shè)備器件203通過第二信號輸入端2以及第二信號輸出端2’、第三信號輸入端3以及第三信號輸出端3’連接于主設(shè)備20中的補(bǔ)償回路,主設(shè)備20中的補(bǔ)償回路包括線路311、線路312、通路2-2’以及通路3-3’。主設(shè)備20中的補(bǔ)償回路的線路長度設(shè)置為與主設(shè)備20的傳輸路徑的線路長度的2倍,即:
[0160]線路311+線路313+線路314=(線路111+線路112) X2。[0161]由上式可得:
[0162]線路111+線路112=(線路311+線路313+線路314) +2
[0163]由于信號在上述線路的傳輸速度是相同的,設(shè)傳輸速度為V,可得:
[0164](線路111+ 線路 112) +v=[(線路 311+ 線路 313+ 線路 314) +v] +2
[0165]即:
[0166]t=T/2,其中t為補(bǔ)償時(shí)間,T為從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,T、t為正數(shù)。
[0167]時(shí)間補(bǔ)償模塊202向通過補(bǔ)償信號輸出端14補(bǔ)償回路發(fā)送補(bǔ)償信號,從補(bǔ)償信號輸入端13獲取補(bǔ)償信號,并記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/2,其中t為補(bǔ)償時(shí)間,T為所需時(shí)間,T、t為正數(shù),2為補(bǔ)償回路的線路長度與傳輸路徑的線路長度的倍數(shù)關(guān)系。時(shí)間生成模塊201將時(shí)間信號所對應(yīng)的時(shí)間減去該補(bǔ)償時(shí)間以形成新的時(shí)間信號,并將新的時(shí)間信號通過時(shí)間信號輸出端12發(fā)送至主設(shè)備器件203的第一輸入端I。從而消除圖2中所示的在線路111產(chǎn)生的延時(shí)I、在通路
1-1’產(chǎn)生的延時(shí)2以及在線路112產(chǎn)生的延時(shí)3。
[0168]在本實(shí)施例中,由于補(bǔ)償信號在補(bǔ)償回路中的傳輸路徑為:線路311-通路
2-2’-線路313-通路3-3’ -線路314,而線路311+線路313+線路314,且通路2-2’以及通路3-3’的物理特性與通路1-1’的物理特性一致,因此,補(bǔ)償信號相當(dāng)于通過具體為線路111-通路1-1’ -線路112的傳輸路徑兩次,通過記錄補(bǔ)償信號通過補(bǔ)償回路的所需時(shí)間,即可模擬出時(shí)間信號通過兩倍傳輸路徑的所需時(shí)間,而將該所需時(shí)間除以2即可得出補(bǔ)償時(shí)間。因此,時(shí)間生成模塊201將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,相當(dāng)于時(shí)間生成模塊201將時(shí)間信號通過傳輸路徑的所需時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,從而抵消新的時(shí)間信號在通過線路111、通路1-1’以及線路112之后產(chǎn)生的延時(shí)I、延時(shí)2以及延時(shí)3。
[0169]在本實(shí)施例中,從設(shè)備器件403分別通過第五信號輸入端5以及第五信號輸出端5’、第六信號輸入端6以及第六信號輸出端6’連接于從設(shè)備40中的補(bǔ)償回路,因此,從設(shè)備40中的補(bǔ)償回路包括線路501、通路5-5’、線路503、通路6_6’以及線路504。補(bǔ)償回路的線路長度設(shè)置為與從設(shè)備40中的傳輸路徑的線路長度的2倍,即:
[0170]線路501+線路503+線路504=線路113X2。
[0171]由上式可得:
[0172]線路113=(線路 501+線路 503+線路 504)+2
[0173]由于信號在上述線路的傳輸速度是相同的,設(shè)傳輸速度為V,可得:
[0174]線路113 + v=[(線路 501+線路 503+線路 504)+V]+2
[0175]即:
[0176]t=T/2,其中t為補(bǔ)償時(shí)間,T為從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,T、t為正數(shù)。
[0177]因此,時(shí)間補(bǔ)償模塊402通過補(bǔ)償信號輸出端24向補(bǔ)償回路發(fā)送補(bǔ)償信號,從補(bǔ)償信號輸入端23獲取補(bǔ)償信號,記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/2,2為補(bǔ)償回路的線路長度與傳輸路徑的線路長度的倍數(shù)關(guān)系。時(shí)間接收模塊401接收時(shí)間信號,并將該補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置。從而消除圖2中所示的由通路4-4’產(chǎn)生的延時(shí)4以及線路113產(chǎn)生的延時(shí)5。
[0178]在本實(shí)施例中,由于補(bǔ)償信號在補(bǔ)償回路中的傳輸路徑為:線路501、通路5-5’、線路503、通路6-6’以及線路504,而線路501+線路503+線路504=線路線路113,且通路5-5’、通路6-6’的物理特性與通路4-4’的物理特性一致,因此,補(bǔ)償信號相當(dāng)于通過線路112-通路4-4’-線路113,通過記錄補(bǔ)償信號通過補(bǔ)償回路的所需時(shí)間,即可模擬出時(shí)間信號通過傳輸路徑的所需時(shí)間,在本實(shí)施例中,將時(shí)間信號通過傳輸路徑的所需時(shí)間作為補(bǔ)償時(shí)間。因此,時(shí)間接收模塊401將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,相當(dāng)于時(shí)間接收模塊401將時(shí)間信號通過傳輸路徑的所需時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,從而抵消時(shí)間信號在通過通路4-4’以及線路113之后產(chǎn)生的延時(shí)4以及延時(shí)5。
[0179]因此,在本實(shí)施例中,延時(shí)1、延時(shí)2、延時(shí)3被時(shí)間補(bǔ)償裝置200消除,延時(shí)4以及延時(shí)5被時(shí)間補(bǔ)償裝置400消除,從而使得從設(shè)備400的時(shí)間接收模塊401獲取到已消除延時(shí)的、精確的時(shí)間信號。
[0180]因此,本發(fā)明更提供一種時(shí)間補(bǔ)償系統(tǒng),其包括主設(shè)備的時(shí)間補(bǔ)償裝置以及從設(shè)備的時(shí)間補(bǔ)償裝置,其具體結(jié)構(gòu)如圖5、8、9及其對應(yīng)描述所述,該時(shí)間補(bǔ)償系統(tǒng)可消除圖2所述的延時(shí)1、延時(shí)2、延時(shí)3、延時(shí)4以及延時(shí)5。由于上文中已對圖5、8、9作出詳細(xì)介紹,于此不作贅述。
[0181]以下請參見圖10,圖10是本發(fā)明主設(shè)備的時(shí)間補(bǔ)償方法第一實(shí)施例的流程圖,在本發(fā)明主設(shè)備的時(shí)間補(bǔ)償方法第一實(shí)施例中,首先作出如下的預(yù)先配置:
[0182]在主設(shè)備中,設(shè)置補(bǔ)償信號輸出端、補(bǔ)償信號輸入端、時(shí)間信號輸出端、時(shí)間信號輸入端以及補(bǔ)償回路,補(bǔ)償回路設(shè)置于補(bǔ)償信號輸出端與補(bǔ)償信號輸入端之間,主設(shè)備包括主設(shè)備器件,主設(shè)備器件連接于補(bǔ)償回路,主設(shè)備器件還通過第一信號輸入端以及第一信號輸出端連接于傳輸路徑,傳輸路徑為:時(shí)間信號輸出端與第一信號輸出端之間的路徑、時(shí)間信號輸出端與從設(shè)備中的從設(shè)備器件的第四信號輸入端之間的路徑或時(shí)間信號輸出端與從設(shè)備中的時(shí)間接收模塊的時(shí)間信號輸入端之間的路徑,補(bǔ)償回路的線路長度設(shè)置為傳輸路徑的線路長度的η倍,η為正整數(shù),
[0183]本發(fā)明主設(shè)備的時(shí)間補(bǔ)償方法包括以下步驟:
[0184]步驟701:通過時(shí)間信號輸入端獲取時(shí)間信號。
[0185]步驟702:通過補(bǔ)償信號輸出端向補(bǔ)償回路發(fā)送補(bǔ)償信號,從補(bǔ)償信號輸入端獲取補(bǔ)償信號,記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間。
[0186]步驟703:根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/n,其中t為補(bǔ)償時(shí)間,T為所需時(shí)間,T、t為正數(shù);
[0187]步驟704:以補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,以產(chǎn)生新的時(shí)間信號,并通過時(shí)間信號輸出端將新的時(shí)間信號發(fā)送至主設(shè)備器件的第一信號輸入端。
[0188]可選地,n=l,主設(shè)備器件通過第二信號輸入端以及第二信號輸出端連接于補(bǔ)償回路。
[0189]可選地,n=2,主設(shè)備器件分別通過第二信號輸入端以及第二信號輸出端、第三信號輸入端以及第三信號輸出端連接于補(bǔ)償回路。
[0190]可選地,n=2,主設(shè)備器件分別通過第二信號輸入端以及第二信號輸出端、第三信號輸入端以及第三信號輸出端連接于補(bǔ)償回路,從設(shè)備器件通過第四信號輸入端以及第四信號輸出端連接于傳輸路徑,從設(shè)備器件分別通過第五信號輸入端以及第五信號輸出端、第六信號輸入端以及第六信號輸出端連接于補(bǔ)償回路。
[0191]以下請參見圖11,圖11是本發(fā)明從設(shè)備的時(shí)間補(bǔ)償方法第一實(shí)施例的流程圖,在本發(fā)明從設(shè)備的時(shí)間補(bǔ)償方法第一實(shí)施例中,首先作出如下的預(yù)先配置:
[0192]在從設(shè)備中,設(shè)置補(bǔ)償信號輸出端、補(bǔ)償信號輸入端、時(shí)間信號輸入端以及補(bǔ)償回路,補(bǔ)償回路設(shè)置于補(bǔ)償信號輸出端與補(bǔ)償信號輸入端之間,從設(shè)備包括從設(shè)備器件,從設(shè)備器件通過第四信號輸入端以及第四信號輸出端連接于傳輸路徑,傳輸路徑為:時(shí)間信號輸入端與第四信號輸入端之間的路徑、時(shí)間信號輸入端與主設(shè)備中的主設(shè)備器件的第一信號輸出端之間的路徑或時(shí)間信號輸入端與主設(shè)備中的時(shí)間生成模塊的第一信號輸入端之間的路徑;補(bǔ)償回路的線路長度設(shè)置為傳輸路徑的線路長度的η倍,η為正整數(shù)。
[0193]本發(fā)明從設(shè)備的時(shí)間補(bǔ)償方法包括以下步驟:
[0194]步驟711 :過補(bǔ)償信號輸出端向補(bǔ)償回路發(fā)送補(bǔ)償信號,從補(bǔ)償信號輸入端獲取補(bǔ)償信號,記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間。
[0195]步驟712 :根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/n,其中t為補(bǔ)償時(shí)間,T為所需時(shí)間,T、t為正數(shù)。
[0196]步驟713 :通過時(shí)間信號輸入端接收時(shí)間信號;
[0197]步驟714 :將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置。
[0198]可選地,n=l,從設(shè)備器件通過第五信號輸入端以及第五信號輸出端連接于補(bǔ)償回路。
[0199]可選地,n=2,從設(shè)備器件分別通過第五信號輸入端以及第五信號輸出端、第六信號輸入端以及第六信號輸出端連接于補(bǔ)償回路。
[0200]可選地,n=2,主設(shè)備器件通過第一信號輸入端以及第一信號輸出端連接于傳輸路徑,主設(shè)備器件通過第二信號輸入端以及第二信號輸出端、第三信號輸入端以及第三信號輸出端連接于補(bǔ)償回路。
[0201]請參見圖12,圖12是本發(fā)明主設(shè)備的時(shí)間補(bǔ)償裝置第四實(shí)施例的裝置結(jié)構(gòu)示意圖,如圖12所示,主設(shè)備20’的時(shí)間補(bǔ)償裝置包括信號處理芯片200’以及補(bǔ)償回路。信號處理芯片200’設(shè)置有時(shí)間信號輸入端907、時(shí)間信號輸出端903、補(bǔ)償信號輸出端902、補(bǔ)償信號輸入端901。
[0202]補(bǔ)償回路,設(shè)置于補(bǔ)償信號輸出端902與補(bǔ)償信號輸入端901之間,主設(shè)備器件203’通過第二信號輸入端02以及第二信號輸出端02’連接于補(bǔ)償回路,主設(shè)備器件203’還通過第一信號輸入端01以及第一信號輸出端01’連接于傳輸路徑,傳輸路徑為:時(shí)間信號輸出端903與從設(shè)備中的從設(shè)備器件的第四信號輸入端(下文將會詳細(xì)介紹)之間的路徑,具體包括線路111’、線路112’以及通路01-01’。補(bǔ)償回路包括線路311’、線路312’以及通路02-02’。
[0203]補(bǔ)償回路的線路長度設(shè)置為傳輸路徑的線路長度的I倍,即:
[0204]線路311,+ 線路 312’ =線路 111,+ 線路 112,。[0205]由上式可得:
[0206]線路111,+ 線路 112,=(線路 311’ + 線路 312,)+1
[0207]由于信號在上述線路的傳輸速度是相同的,設(shè)傳輸速度為V,可得:
[0208](線路111’ + 線路 112,)+v=[(線路 311’ + 線路 312’)+v] +1
[0209]即:
[0210]t=T/l,其中t為補(bǔ)償時(shí)間,T為從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,T、t為正數(shù)。
[0211]信號處理芯片200’通過補(bǔ)償信號輸出端902向補(bǔ)償回路發(fā)送補(bǔ)償信號,通過補(bǔ)償信號輸入端901獲取補(bǔ)償信號,信號處理芯片200’記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/l,其中t為補(bǔ)償時(shí)間,T為所需時(shí)間,T、t為正數(shù),I為補(bǔ)償回路的線路長度與傳輸路徑的線路長度的倍數(shù)關(guān)系。
[0212]信號處理芯片200’通過時(shí)間信號輸入端907獲取時(shí)間信號,將時(shí)間信號所對應(yīng)的時(shí)間減去該補(bǔ)償時(shí)間以形成新的時(shí)間信號,并將新的時(shí)間信號通過時(shí)間信號輸出端903發(fā)送至主設(shè)備器件203’的第一輸入端01。從而消除圖2中所示的延時(shí)1、延時(shí)2以及延時(shí)3。
[0213]在本實(shí)施例中,由于補(bǔ)償信號在補(bǔ)償回路中的傳輸路徑為:線路311’ -通路02-02,-線路312,,而線路311,+線路312,=線路111,+線路112,,且通路02-02,的物理特性與通路01-01’的物理特性一致,因此,補(bǔ)償信號相當(dāng)于通過線路111’-通路01-01’-線路112’,通過記錄補(bǔ)償信號通過補(bǔ)償回路的所需時(shí)間,即可模擬出時(shí)間信號通過傳輸路徑的所需時(shí)間,在本實(shí)施例中,將所需時(shí)間作為補(bǔ)償時(shí)間。因此,’將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,相當(dāng)于’將時(shí)間信號通過傳輸路徑的所需時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,從而抵消新的時(shí)間信號在通過線路111’、通路01-01’以及線路112’之后產(chǎn)生的延時(shí)1、延時(shí)2以及延時(shí)3。
[0214]值得注意的是,作為本實(shí)施例的一種變形,亦可將傳輸路徑限定為時(shí)間信號輸出端903與第一信號輸出端01’之間的路徑,其具體包括線路111’以及通路01-01’。補(bǔ)償回路的線路長度設(shè)置為是傳輸路徑的線路長度的I倍,即:線路311’+線路312’=線路111’。而其他設(shè)置與上述一致,從而可消除圖2中所示的延時(shí)I以及延時(shí)2。
[0215]以下請參見圖13,圖13是本發(fā)明主設(shè)備的時(shí)間補(bǔ)償裝置第二實(shí)施例的裝置結(jié)構(gòu)示意圖,如圖13所示,信號處理芯片200’設(shè)置有時(shí)間信號輸入端907、時(shí)間信號輸出端903、補(bǔ)償信號輸出端902、補(bǔ)償信號輸入端901。
[0216]補(bǔ)償回路,設(shè)置于補(bǔ)償信號輸出端902與補(bǔ)償信號輸入端901之間,主設(shè)備器件203’通過第二信號輸入端02以及第二信號輸出端02’、第三信號輸入端03以及第三信號輸出端03’連接于補(bǔ)償回路,主設(shè)備器件203’還通過第一信號輸入端01以及第一信號輸出端01’連接于傳輸路徑,傳輸路徑為:時(shí)間信號輸出端903與從設(shè)備中的從設(shè)備器件的第四信號輸入端(下文將會詳細(xì)介紹)之間的路徑,具體包括線路111’、線路112’以及通路01-01,。補(bǔ)償回路包括線路311,、通路02-02’、線路313’、通路03-03,以及線路314,。
[0217]補(bǔ)償回路的線路長度設(shè)置為是傳輸路徑的線路長度的2倍,即:
[0218]線路311’ + 線路 313’ + 線路 314’ =(線路 111’ + 線路 112’)X2。
[0219]由上式可得:
[0220]線路111’ + 線路 112’ =(線路 311’ + 線路 313’ + 線路 314’)+2[0221]由于信號在上述線路的傳輸速度是相同的,設(shè)傳輸速度為V,可得:
[0222](線路111’ + 線路 112’)+v=[(線路 311’ + 線路 313’ + 線路 314’)+2]+v
[0223]即:
[0224]t=T/2,其中t為補(bǔ)償時(shí)間,T為從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,T、t為正數(shù)。
[0225]信號處理芯片200’通過補(bǔ)償信號輸出端902向補(bǔ)償回路發(fā)送補(bǔ)償信號,通過補(bǔ)償信號輸入端901獲取補(bǔ)償信號,并記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/2,其中t為補(bǔ)償時(shí)間,T為所需時(shí)間,T、t為正數(shù),2為補(bǔ)償回路的線路長度與傳輸路徑的線路長度的倍數(shù)關(guān)系。
[0226]信號處理芯片200’將時(shí)間信號所對應(yīng)的時(shí)間減去該補(bǔ)償時(shí)間以形成新的時(shí)間信號,并通過時(shí)間信號輸出端903將新的時(shí)間信號發(fā)送至主設(shè)備器件203’的第一輸入端01。從而消除圖2中所示的延時(shí)I、延時(shí)2以及延時(shí)3。
[0227]在本實(shí)施例中,由于補(bǔ)償信號在補(bǔ)償回路中的傳輸路徑為:線路311’ -通路
02-02,-線路313’ -通路03-03’ -線路314’,而線路311’ +線路313’ +線路314’ =(線路111’ +線路112’)X2,且通路02-02’以及通路03-03’的物理特性與通路01-01’的物理特性一致,因此,補(bǔ)償信號相當(dāng)于通過具體為線路111’-通路01-01’-線路112’的傳輸路徑兩次,通過記錄補(bǔ)償信號通過補(bǔ)償回路的所需時(shí)間,即可模擬出時(shí)間信號通過兩倍傳輸路徑的所需時(shí)間,而將該所需時(shí)間除以2即可得出補(bǔ)償時(shí)間。因此,將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,將時(shí)間信號通過傳輸路徑的所需時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,從而抵消新的時(shí)間信號在通過線路111’、通路01-01’以及線路112’之后產(chǎn)生的延時(shí)I、延時(shí)2以及延時(shí)3。
[0228]值得注意的是,作為本實(shí)施例的一種變形,亦可將傳輸路徑限定為時(shí)間信號輸出端903與第一信號輸出端01’之間的路徑,其具體包括線路111’以及通路01-01’。補(bǔ)償回路的線路長度設(shè)置為傳輸路徑的線路長度的2倍,S卩:線路311’ +線路313’ +線路314’ =線路111’ X2。而其他設(shè)置與上述一致,從而消除圖2中所示的延時(shí)I以及延時(shí)2。
[0229]以下請參見圖14,圖14是本發(fā)明主設(shè)備的時(shí)間補(bǔ)償裝置第六實(shí)施例的裝置結(jié)構(gòu)示意圖,如圖14所示,主設(shè)備20’的時(shí)間補(bǔ)償裝置包括信號處理芯片200’以及補(bǔ)償回路,從設(shè)備40包括從設(shè)備器件403以及時(shí)間接收t旲塊401。
[0230]主設(shè)備20’進(jìn)一步包括主設(shè)備器件203’,主設(shè)備器件203’位于時(shí)間信號的傳輸路徑中,在本實(shí)施例中,主設(shè)備器件203’通過第一信號輸入端01以及第一信號輸出端01’連接于時(shí)間信號的傳輸路徑,從設(shè)備器件403’通過第四輸入端04以及第四輸出端04’連接于時(shí)間信號的傳輸路徑,因此,時(shí)間信號的傳輸路徑為時(shí)間信號輸出端903與從設(shè)備40’中的時(shí)間接收模塊401’的時(shí)間信號輸入端113’之間的路徑,其具體包括線路111’、通路
01-01’、線路112’、通路04-04’以及線路113,。
[0231 ] 在本實(shí)施例中,主設(shè)備器件203通過第二信號輸入端02以及第二信號輸出端02’、第三信號輸入端03以及第三信號輸出端03’連接于補(bǔ)償回路,從設(shè)備器件403’通過第五信號輸入端05以及第五信號輸出端05’、第六信號輸入端06以及第六信號輸出端06’連接于補(bǔ)償回路,補(bǔ)償回路包括線路311’、通路02-02’、線路315’、通路05-05’、線路316’、通路
06-06’、線路317’、通路03-03’以及線路314’。補(bǔ)償回路的線路長度設(shè)置為是傳輸路徑的線路長度的2倍,即:
[0232]線路311’ +線路315’ +線路316’ +線路317’ +線路314’ =(線路111’ +線路112’ + 線路 113,)X2。
[0233]由上式可得:
[0234]線路111’ +線路112’ +線路113’ =(線路311’ +線路315’ +線路316’ +線路317’ + 線路 314,)+2
[0235]由于信號在上述線路的傳輸速度是相同的,設(shè)傳輸速度為V,可得:
[0236](線路111’ + 線路 112’ + 線路 113’)+v=[(線路 311’ + 線路 315’ + 線路 316’ +線路 317’ + 線路 314’ ) +V] +2
[0237]即:
[0238]t=T/2,其中t為補(bǔ)償時(shí)間,T為從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,T、t為正數(shù)。
[0239]信號處理芯片200’通過補(bǔ)償信號輸出端902向補(bǔ)償回路發(fā)送補(bǔ)償信號,通過補(bǔ)償信號輸入端901從補(bǔ)償回路接收補(bǔ)償信號,記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/2,其中t為補(bǔ)償時(shí)間,T為所需時(shí)間,T、t為正數(shù),2為補(bǔ)償回路的線路長度與傳輸路徑的線路長度的倍數(shù)關(guān)系。
[0240]信號處理芯片200’將該補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,以形成新的時(shí)間信號,并將新的時(shí)間信號發(fā)送至主設(shè)備器件203’的第一輸入端01。從而消除圖2中所示的延時(shí)I、延時(shí)2、延時(shí)3、延時(shí)4以及延時(shí)5。
[0241]在本實(shí)施例中,由于補(bǔ)償信號在補(bǔ)償回路中的傳輸路徑為:線路311’、通路
02-02’、線路315’、通路05-05’、線路316’、通路06-06’、線路317’、通路03-03,以及線路314’,且通路02-02’以及通路03-03’的物理特性與通路01-01’的物理特性一致,而通路05-05’以及通路06-06’的物理特性與通路04-04’的物理特性一致,因此,補(bǔ)償信號相當(dāng)于通過具體為線路111’ -通路01-01’ -線路112’ -通路04-04’ -線路113’ -的傳輸路徑兩次,通過記錄補(bǔ)償信號通過補(bǔ)償回路的所需時(shí)間,即可模擬出時(shí)間信號通過兩倍傳輸路徑的所需時(shí)間,而將該所需時(shí)間除以2即可得出補(bǔ)償時(shí)間。因此,將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,相當(dāng)將時(shí)間信號通過傳輸路徑的所需時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,從而抵消新的時(shí)間信號在通過線路111’、通路01-01’、線路112’、通路04-04’以及線路113’之后產(chǎn)生的延時(shí)I、延時(shí)2、延時(shí)3、延時(shí)4以及延時(shí)5。
[0242]值得注意的是,在上述所揭示的實(shí)施例中,分別將補(bǔ)償回路的線路長度設(shè)置為是傳輸路徑的線路長度的I倍或2倍,而在本發(fā)明的擴(kuò)展實(shí)施例中,更可將補(bǔ)償回路的線路長度設(shè)置為是傳輸路徑的線路長度的η倍,η為正整數(shù),并令時(shí)間補(bǔ)償模塊向補(bǔ)償回路發(fā)送補(bǔ)償信號,并記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/n,通過上述設(shè)置,可模擬出時(shí)間信號在傳輸路徑上的延時(shí),并將該延時(shí)作為補(bǔ)償時(shí)間對時(shí)間信號對應(yīng)的時(shí)間進(jìn)行提前調(diào)整,從而消除時(shí)間信號在傳輸路徑上的延時(shí)。
[0243]請參見圖15,圖15是本發(fā)明從設(shè)備的時(shí)間補(bǔ)償裝置第四實(shí)施例的裝置結(jié)構(gòu)示意圖,如圖15所示:
[0244]信號處理芯片400’設(shè)置有時(shí)間信號輸入端906、補(bǔ)償信號輸出端905、補(bǔ)償信號輸入立而904。
[0245]補(bǔ)償回路,設(shè)置于補(bǔ)償信號輸出端905與補(bǔ)償信號輸入端904之間,主設(shè)備器件403’通過第五信號輸入端05以及第五信號輸出端05’連接于補(bǔ)償回路,主設(shè)備器件403’還通過第四信號輸入端04以及第四信號輸出端04’連接于傳輸路徑,在本實(shí)施例中,傳輸路徑為:時(shí)間信號輸入端906與主設(shè)備中的主設(shè)備器件的第四信號輸入端(下文將會詳細(xì)介紹)之間的路徑,具體包括線路112’、線路113’以及通路04-04’。補(bǔ)償回路包括線路501’、線路502’以及通路05-05’。
[0246]補(bǔ)償回路的線路長度設(shè)置為是傳輸路徑的線路長度的I倍,即:
[0247]線路501’ + 線路 502’ =(線路 112’ + 線路 113,)XI。
[0248]由上式可得:
[0249]線路112’ + 線路 113’ =(線路 501’ + 線路 502,)+1
[0250]由于信號在上述線路的傳輸速度是相同的,設(shè)傳輸速度為V,可得:
[0251](線路112’ + 線路 113,)+v=[(線路 501’ + 線路 503’ + 線路 504’)+v] +1
[0252]即:
[0253]t=T/l,其中t為補(bǔ)償時(shí)間,T為從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,T、t為正數(shù)。
[0254]信號處理芯片400’通過補(bǔ)償信號輸出端905向補(bǔ)償回路發(fā)送補(bǔ)償信號,通過補(bǔ)償信號輸入端從補(bǔ)償回路接收補(bǔ)償信號,并記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/l,其中t為補(bǔ)償時(shí)間,T為所需時(shí)間,T、t為正數(shù),I為補(bǔ)償回路的線路長度與傳輸路徑的線路長度的倍數(shù)關(guān)系。
[0255]信號處理芯片400’通過時(shí)間信號輸入端906接收時(shí)間信號,并將補(bǔ)償時(shí)間作為提前量對該時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置。從而消除圖2中所示的延時(shí)3、延時(shí)4以及延時(shí)5。
[0256]在本實(shí)施例中,由于補(bǔ)償信號在補(bǔ)償回路中的傳輸路徑為:線路501’ -通路05-05,-線路502,,而線路501,+線路502,=線路112,+線路113,,且通路05-05,的物理特性與通路04-04’的物理特性一致,因此,補(bǔ)償信號相當(dāng)于通過線路112’-通路04-04’-線路113’,通過記錄補(bǔ)償信號通過補(bǔ)償回路的所需時(shí)間,即可模擬出時(shí)間信號通過傳輸路徑的所需時(shí)間,在本實(shí)施例中,將所需時(shí)間作為補(bǔ)償時(shí)間。因此,將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,相當(dāng)于將時(shí)間信號通過傳輸路徑的所需時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,從而抵消時(shí)間信號在通過線路112’、通路04-04’以及線路113’之后產(chǎn)生的延時(shí)3、延時(shí)4以及延時(shí)5。
[0257]值得注意的是,作為本實(shí)施例的一種變形,亦可將傳輸路徑限定為時(shí)間信號輸入端906與第四信號輸入端04之間的路徑,其具體包括通路04-04’以及線路113’。補(bǔ)償回路的線路長度設(shè)置為是傳輸路徑的線路長度的I倍,即:線路501’+線路502’=線路113’。而其他設(shè)置與上述一致,以消除圖2中所示的延時(shí)4以及延時(shí)5。
[0258]請參見圖16,圖16是本發(fā)明從設(shè)備的時(shí)間補(bǔ)償裝置第五實(shí)施例的裝置結(jié)構(gòu)示意圖,如圖16所示,信號處理芯片400’設(shè)置有時(shí)間信號輸入端906、補(bǔ)償信號輸出端905、補(bǔ)償信號輸入端904。
[0259]補(bǔ)償回路,設(shè)置于補(bǔ)償信號輸出端905與補(bǔ)償信號輸入端904之間,主設(shè)備器件403’通過第五信號輸入端05以及第五信號輸出端05’、第六信號輸入端06以及第六信號輸出端06’連接于補(bǔ)償回路,主設(shè)備器件403’還通過第四信號輸入端04以及第四信號輸出端04’連接于傳輸路徑,在本實(shí)施例中,傳輸路徑為:時(shí)間信號輸入端906與主設(shè)備中的主設(shè)備器件的第四信號輸入端(下文將會詳細(xì)介紹)之間的路徑,具體包括線路112’、線路113,以及通路04-04’。補(bǔ)償回路包括線路501’、線路502’以及通路05-05’。
[0260]補(bǔ)償回路的線路長度設(shè)置為傳輸路徑的線路長度的2倍,即:
[0261]線路501’ + 線路 503’ + 線路 504’ =(線路 112’ + 線路 113,)X2。
[0262]由上式可得:
[0263]線路112’ + 線路 113’ =(線路 501’ + 線路 503’ + 線路 504,)+2
[0264]由于信號在上述線路的傳輸速度是相同的,設(shè)傳輸速度為V,可得:
[0265](線路112’ + 線路 113,)+v=[(線路 501’ + 線路 503’ + 線路 504’)+2]+v
[0266]即:
[0267]t=T/2,其中t為補(bǔ)償時(shí)間,T為從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,T、t為正數(shù)。
[0268]因此,信號處理芯片400’通過補(bǔ)償信號輸出端905向補(bǔ)償回路發(fā)送補(bǔ)償信號,通過補(bǔ)償信號輸入端904從補(bǔ)償回路獲取補(bǔ)償信號,并記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/2,2為補(bǔ)償回路的線路長度與傳輸路徑的線路長度的倍數(shù)關(guān)系。
[0269]信號處理芯片400’通過時(shí)間信號輸入端906接收時(shí)間信號,并將該補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置。從而消除圖2中所示的延時(shí)3、延時(shí)4以及延時(shí)5。
[0270]在本實(shí)施例中,由于補(bǔ)償信號在補(bǔ)償回路中的傳輸路徑為:線路501’、通路05-05’、線路503’、通路06-06,以及線路504,,而線路501,+線路503,+線路504,=線路112’ +線路113’,且通路05-05’、通路06-06’的物理特性與通路04-04’的物理特性一致,因此,補(bǔ)償信號相當(dāng)于通過線路112’ -通路04-04’ -線路113’,通過記錄補(bǔ)償信號通過補(bǔ)償回路的所需時(shí)間,即可模擬出時(shí)間信號通過傳輸路徑的所需時(shí)間,在本實(shí)施例中,將時(shí)間信號通過傳輸路徑的所需時(shí)間作為補(bǔ)償時(shí)間。因此,將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,相當(dāng)于將時(shí)間信號通過傳輸路徑的所需時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,從而抵消時(shí)間信號在通過線路112’、通路04-04’以及線路113’之后產(chǎn)生的延時(shí)3、延時(shí)4以及延時(shí)5。
[0271]值得注意的是,作為本實(shí)施例的一種變形,亦可將傳輸路徑限定為時(shí)間信號輸入端906與第四信號輸入端04之間的路徑,其具體包括通路04-04’以及線路113’。補(bǔ)償回路的線路長度設(shè)置為是傳輸路徑的線路長度的I倍,即:線路501’+線路502’=線路113’。而其他設(shè)置與上述一致,以消除圖2中所示的延時(shí)4以及延時(shí)5。
[0272]請參見圖17,圖17是本發(fā)明從設(shè)備的時(shí)間補(bǔ)償裝置第六實(shí)施例的裝置結(jié)構(gòu)示意圖,如圖17所示,從設(shè)備40的時(shí)間補(bǔ)償裝置包括信號處理芯片400’以及補(bǔ)償回路。主設(shè)備20’包括時(shí)間生成模塊201’以及主設(shè)備器件203’。
[0273]從設(shè)備40’包括從設(shè)備器件403’,從設(shè)備器件403’位于時(shí)間信號的傳輸路徑中,在本實(shí)施例中,從設(shè)備器件403’通過第四信號輸入端04以及第四信號輸出端04’連接于時(shí)間信號的傳輸路徑,主設(shè)備器件203’通過第一信號輸入端01以及第一信號輸出端01’連接于時(shí)間信號的傳輸路徑,因此,時(shí)間信號的傳輸路徑為時(shí)間信號輸出端906與主設(shè)備20’中的時(shí)間生成模塊401’的時(shí)間信號輸出端12’之間的路徑,其具體包括線路111’、通路01-01’、線路112’、通路04-04’以及線路113,。
[0274]從設(shè)備器件403進(jìn)一步設(shè)置于補(bǔ)償回路,在本實(shí)施例中,從設(shè)備器件403’分別通過第五信號輸入端05以及第五信號輸出端05’、第六信號輸入端06以及第六信號輸出端06’連接于補(bǔ)償回路;并且,主設(shè)備器件203’也分別通過第二信號輸入端02以及第二信號輸出端02’、第三信號輸入端03以及第三信號輸出端03’連接于補(bǔ)償回路。因此,補(bǔ)償回路包括線路501’、通路05-05’、線路505’、通路02-02’、線路506’、通路03-03’、線路507,、通路06-06’以及線路504’。補(bǔ)償回路的線路長度設(shè)置為是傳輸路徑的線路長度的2倍,SP:
[0275]線路501’ +線路505’ +線路506’ +線路507’ +線路504’ =(線路111’ +線路112’ + 線路 113,)X2。
[0276]由上式可得:
[0277]線路111’ +線路112’ +線路113’ =(線路501’ +線路505’ +線路506’ +線路507,+ 線路 504,)+2
[0278]由于信號在上述線路的傳輸速度是相同的,設(shè)傳輸速度為V,可得:
[0279](線路111’ + 線路 112’ + 線路 113,)+v=[(線路 501’ + 線路 505’ + 線路 506’ +線路 507’ + 線路 504’ ) +V] +2
[0280]即:
[0281]t=T/2,其中t為補(bǔ)償時(shí)間,T為從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,T、t為正數(shù)。
[0282]因此,信號處理芯片400’通過補(bǔ)償信號輸出端905向補(bǔ)償回路發(fā)送補(bǔ)償信號,并通過補(bǔ)償信號輸入端905從補(bǔ)償回路獲取補(bǔ)償信號,記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/2,2為補(bǔ)償回路的線路長度與傳輸路徑的線路長度的倍數(shù)關(guān)系。
[0283]信號處理芯片400’通過時(shí)間信號輸入端906接收時(shí)間信號,并將該補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置。從而消除圖2中所示的延時(shí)1、延時(shí)2、延時(shí)3、延時(shí)4以及延時(shí)5。
[0284]在本實(shí)施例中,由于補(bǔ)償信號在補(bǔ)償回路中的傳輸路徑為:線路501’、通路
05-05’、線路505’、通路02-02’、線路506’、通路03-03’、線路507’、通路06-06,以及線路504’,而線路111’ +線路112’ +線路113’ =(線路501’ +線路505’ +線路506’ +線路507’ +線路504,)+2,且通路05-05’、通路06-06’的物理特性與通路04-04’的物理特性一致,通路01-01’、通路02-02’的物理特性與通路03-03’的物理特性一致,因此,補(bǔ)償信號相當(dāng)于兩次通過線路111’ -通路01-01’ -線路112’ -通路04-04’ -線路113’,通過記錄補(bǔ)償信號通過補(bǔ)償回路的所需時(shí)間,即可模擬出時(shí)間信號通過傳輸路徑的所需時(shí)間,在本實(shí)施例中,將時(shí)間信號通過傳輸路徑的所需時(shí)間作為補(bǔ)償時(shí)間。因此,將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,相當(dāng)于將時(shí)間信號通過傳輸路徑的所需時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,從而抵消時(shí)間信號在通過線路111’、通路01-01’、線路112’、通路04-04’以及線路113’之后產(chǎn)生的延時(shí)1、延時(shí)2、延時(shí)3、延時(shí)4以及延時(shí)5。
[0285]值得注意的是,在上述所揭示的實(shí)施例中,分別將補(bǔ)償回路的線路長度設(shè)置為是傳輸路徑的線路長度的I倍或2倍,而在本發(fā)明的擴(kuò)展實(shí)施例中,更可將補(bǔ)償回路的線路長度設(shè)置為是傳輸路徑的線路長度的η倍,η為正整數(shù),并令時(shí)間補(bǔ)償模塊向補(bǔ)償回路發(fā)送補(bǔ)償信號,并記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/n,通過上述設(shè)置,可模擬出時(shí)間信號在傳輸路徑上的延時(shí),并將該延時(shí)作為補(bǔ)償時(shí)間對時(shí)間信號對應(yīng)的時(shí)間進(jìn)行提前調(diào)整,從而消除時(shí)間信號在傳輸路徑上的延時(shí)。
[0286]以下請參見圖18,圖18是本發(fā)明的時(shí)間補(bǔ)償系統(tǒng)第二實(shí)施例的系統(tǒng)結(jié)構(gòu)示意圖,如圖18所示,本發(fā)明的時(shí)間補(bǔ)償系統(tǒng)包括主設(shè)備20’以及從設(shè)備40’。
[0287]主設(shè)備20’包括主設(shè)備器件203’,主設(shè)備器件203’位于時(shí)間信號的傳輸路徑中,在本實(shí)施例中,主設(shè)備器件203’通過第一信號輸入端01以及第一信號輸出端01’連接于時(shí)間信號的傳輸路徑。對于主設(shè)備20而言,限定時(shí)間信號在主設(shè)備20的傳輸路徑為:線路111,+ 通路 01-01’ + 線路 112,。
[0288]從設(shè)備40’包括從設(shè)備器件403’,從設(shè)備器件403’位于時(shí)間信號的傳輸路徑中,在本實(shí)施例中,從設(shè)備器件403’通過第四信號輸入端04以及第四信號輸出端04’連接于時(shí)間信號的傳輸路徑,因此,時(shí)間信號的傳輸路徑具體包括線路111’、通路01-01’、線路112’、通路04-04’以及線路113’。對于從設(shè)備40而言,限定時(shí)間信號在從設(shè)備40的傳輸路徑為:通路4-4’ +線路113’。
[0289]信號處理芯片200’通過時(shí)間信號輸入端907獲取時(shí)間信號,在本實(shí)施例中,主設(shè)備器件203通過第二信號輸入端02以及第二信號輸出端02’、第三信號輸入端03以及第三信號輸出端03’連接于主設(shè)備20’內(nèi)的補(bǔ)償回路,主設(shè)備20’內(nèi)的補(bǔ)償回路包括線路311’、通路02-02’、線路313’、通路03-03’以及線路314’。補(bǔ)償回路的線路長度設(shè)置為主設(shè)備20’的傳輸路徑(即線路111’ +通路01-01’ +線路112’)的線路長度的2倍,SP:
[0290]線路311’ + 線路 313’ + 線路 314’ =(線路 111,+ 線路 112,) X2。
[0291]由上式可得:
[0292]線路111,+ 線路 112,=(線路 311’ + 線路 313’ + 線路 314’) +2
[0293]由于信號在上述線路的傳輸速度是相同的,設(shè)傳輸速度為V,可得:
[0294](線路111’ + 線路 112,)+v=[(線路 311’ + 線路 313’ + 線路 314’)+v]+2
[0295]即:
[0296]t=T/2,其中t為補(bǔ)償時(shí)間,T為從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,T、t為正數(shù)。
[0297]信號處理芯片200’通過補(bǔ)償信號輸出端902向補(bǔ)償回路發(fā)送補(bǔ)償信號,記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/2,其中t為補(bǔ)償時(shí)間,T為所需時(shí)間,T、t為正數(shù)。
[0298]信號處理芯片200’將時(shí)間信號所對應(yīng)的時(shí)間減去該補(bǔ)償時(shí)間以形成新的時(shí)間信號,并將新的時(shí)間信號發(fā)送至主設(shè)備器件203’的第一輸入端01。從而消除圖2中所示的延時(shí)1、延時(shí)2以及延時(shí)3。
[0299]從設(shè)備器件403’分別通過第五信號輸入端05以及第五信號輸出端05’、第六信號輸入端06以及第六信號輸出端06’連接于從設(shè)備40’內(nèi)設(shè)置的補(bǔ)償回路,該補(bǔ)償回路包括線路501’、通路05-05’、線路503’、通路06-06’以及線路504’。補(bǔ)償回路的線路長度設(shè)置為與從設(shè)備40’的傳輸路徑(即通路04-04’ +線路113’ )的線路長度的2倍,即:
[0300]線路501’ + 線路 503’ + 線路 504’ =線路 113’ X2。
[0301]由上式可得:
[0302]線路113’=(線路 501’ + 線路 503’ + 線路 504,)+2
[0303]由于信號在上述線路的傳輸速度是相同的,設(shè)傳輸速度為V,可得:
[0304]線路113’ +v=[(線路 501’ + 線路 503’ + 線路 504,)+V]+2
[0305]即:
[0306]t=T/2,其中t為補(bǔ)償時(shí)間,T為從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,T、t為正數(shù)。
[0307]因此,信號處理芯片400’通過補(bǔ)償信號輸出端905’向補(bǔ)償回路發(fā)送補(bǔ)償信號,并通過補(bǔ)償信號輸入端904’從補(bǔ)償回路接收補(bǔ)償信號,記錄從發(fā)送補(bǔ)償信號至獲取補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/2,2為補(bǔ)償回路的線路長度與傳輸路徑的線路長度的倍數(shù)關(guān)系。信號處理芯片400’通過時(shí)間信號輸入端906’接收時(shí)間信號,并將該補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置。從而消除圖2中所示的延時(shí)4以及延時(shí)5。
[0308]由于補(bǔ)償信號在補(bǔ)償回路中的傳輸路徑為:線路501’、通路05-05’、線路503’、通路06-06’以及線路504’,而線路501’ +線路503’ +線路504’ =線路線路113’,且通路05-05’、通路06-06’的物理特性與通路04-04’的物理特性一致,因此,補(bǔ)償信號相當(dāng)于通過通路04-04’ -線路113’,通過記錄補(bǔ)償信號通過補(bǔ)償回路的所需時(shí)間,即可模擬出時(shí)間信號通過傳輸路徑的所需時(shí)間,在本實(shí)施例中,將時(shí)間信號通過傳輸路徑的所需時(shí)間作為補(bǔ)償時(shí)間。因此,將補(bǔ)償時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,相當(dāng)于將時(shí)間信號通過傳輸路徑的所需時(shí)間作為提前量對時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,從而抵消時(shí)間信號在通過通路04-04’以及線路113’之后產(chǎn)生的延時(shí)4以及延時(shí)5。
[0309]因此,在本實(shí)施例中,延時(shí)I、延時(shí)2、延時(shí)3被信號處理芯片200’所消除,延時(shí)4以及延時(shí)5被信號處理芯片400’消除,從而使得信號處理芯片400’獲取到精確的時(shí)間信號。
[0310]值得注意的是,在上述實(shí)施例中,時(shí)間/[目號可為I秒鐘PPS和日時(shí)間TOD彳目號。補(bǔ)償信號具體可為脈沖信號或具有固定頻率的信號。
[0311]因此,本發(fā)明更提供一種時(shí)間補(bǔ)償系統(tǒng),其包括主設(shè)備的時(shí)間補(bǔ)償裝置以及從設(shè)備的時(shí)間補(bǔ)償裝置,其具體結(jié)構(gòu)如圖14、17、18及其對應(yīng)描述所述,該時(shí)間補(bǔ)償系統(tǒng)可消除圖2所述的延時(shí)I、延時(shí)2、延時(shí)3、延時(shí)4以及延時(shí)5。由于上文中已對圖14、17、18作出詳細(xì)介紹,于此不作贅述。
[0312]并且,上述的補(bǔ)償回路與傳輸路徑可采用相同材料的線材,其物理特性完全相同,以保證電信號在補(bǔ)償回路以及傳輸路徑中的傳輸速度一致。
[0313]因此,本發(fā)明通過設(shè)置補(bǔ)償回路來模擬傳輸回路,并向補(bǔ)償回路發(fā)送補(bǔ)償信號,獲取補(bǔ)償信號在補(bǔ)償回路所傳輸?shù)难a(bǔ)償時(shí)間,根據(jù)該補(bǔ)償時(shí)間對時(shí)間信號對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,以產(chǎn)生新的時(shí)間信號,從而,以在無需人工測試的前提下消除時(shí)間信號在傳輸路徑中產(chǎn)生的延時(shí),同時(shí)由于完全模擬了當(dāng)前環(huán)境,因此更可以適應(yīng)不同的環(huán)境需求。[0314] 以上所述僅為本發(fā)明的實(shí)施例,并非因此限制本發(fā)明的專利范圍,凡是利用本發(fā)明說明書及附圖內(nèi)容所作的等效結(jié)構(gòu)或等效流程變換,或直接或間接運(yùn)用在其他相關(guān)的【技術(shù)領(lǐng)域】,均同理包括在本發(fā)明的專利保護(hù)范圍內(nèi)。
【權(quán)利要求】
1.一種主設(shè)備的時(shí)間補(bǔ)償裝置,其特征在于,所述主設(shè)備包括主設(shè)備器件,所述時(shí)間補(bǔ)償裝置包括: 時(shí)間生成模塊,設(shè)置有時(shí)間信號輸入端以及時(shí)間信號輸出端,通過所述時(shí)間信號輸入端接收時(shí)間信號; 時(shí)間補(bǔ)償模塊,設(shè)置有補(bǔ)償信號輸出端以及補(bǔ)償信號輸入端; 補(bǔ)償回路,設(shè)置于所述補(bǔ)償信號輸出端與所述補(bǔ)償信號輸入端之間,所述主設(shè)備器件連接于所述補(bǔ)償回路,所述主設(shè)備器件還通過第一信號輸入端以及第一信號輸出端連接于傳輸路徑,所述傳輸路徑為:所述時(shí)間信號輸出端與所述第一信號輸出端之間的路徑或所述時(shí)間信號輸出端與從設(shè)備之間的路徑,所述補(bǔ)償回路的線路長度設(shè)置為傳輸路徑的線路長度的η倍,所述η為正整數(shù); 所述時(shí)間補(bǔ)償模塊,通過所述補(bǔ)償信號輸出端向所述補(bǔ)償回路發(fā)送補(bǔ)償信號,從所述補(bǔ)償信號輸入端獲取所述補(bǔ)償信號,記錄從發(fā)送所述補(bǔ)償信號至獲取所述補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取所述補(bǔ)償時(shí)間:t=T/n,其中所述t為所述補(bǔ)償時(shí)間,所述T為所述所需時(shí)間,所述T 、所述t為正數(shù); 所述時(shí)間生成模塊,將所述補(bǔ)償時(shí)間作為提前量對所述時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,以產(chǎn)生新的時(shí)間信號,并通過所述時(shí)間信號輸出端將所述新的時(shí)間信號發(fā)送至所述主設(shè)備器件的所述第一信號輸入端。
2.根據(jù)權(quán)利要求1所述的裝置,其特征在于,所述n=l,所述主設(shè)備器件通過第二信號輸入端以及第二信號輸出端連接于所述補(bǔ)償回路。
3.根據(jù)權(quán)利要求1所述的裝置,其特征在于,所述n=2,所述主設(shè)備器件分別通過第二信號輸入端以及第二信號輸出端、第三信號輸入端以及第三信號輸出端連接于所述補(bǔ)償回路。
4.根據(jù)權(quán)利要求2所述的裝置,其特征在于,所述從設(shè)備器件通過第四信號輸入端以及第四信號輸出端連接于所述傳輸路徑,所述從設(shè)備器件分別通過第五信號輸入端以及第五信號輸出端、第六信號輸入端以及第六信號輸出端連接于所述補(bǔ)償回路。
5.根據(jù)權(quán)利要求1至4任一項(xiàng)所述的裝置,其特征在于,所述時(shí)間信號包括I秒鐘PPS和日時(shí)間TOD信號。
6.一種從設(shè)備的時(shí)間補(bǔ)償裝置,其特征在于,所述從設(shè)備包括從設(shè)備器件,所述時(shí)間補(bǔ)償裝置包括: 時(shí)間信號接收模塊,設(shè)置有時(shí)間信號輸入端; 時(shí)間補(bǔ)償模塊,設(shè)置有補(bǔ)償信號輸出端以及補(bǔ)償信號輸入端; 補(bǔ)償回路,設(shè)置于所述補(bǔ)償信號輸出端與所述補(bǔ)償信號輸入端之間,所述從設(shè)備器件連接于所述補(bǔ)償回路,所述從設(shè)備器件還通過第四信號輸入端以及第四信號輸出端還連接于所述傳輸路徑,所述傳輸路徑為:所述時(shí)間信號輸入端與所述第四信號輸入端之間的路徑或所述時(shí)間信號輸入端與主設(shè)備之間的路徑,所述補(bǔ)償回路的線路長度設(shè)置為傳輸路徑的線路長度的η倍,所述η為正整數(shù); 所述時(shí)間補(bǔ)償模塊,通過補(bǔ)償信號輸出端向所述補(bǔ)償回路發(fā)送補(bǔ)償信號,從所述補(bǔ)償信號輸入端獲取所述補(bǔ)償信號,記錄從發(fā)送所述補(bǔ)償信號至獲取所述補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取所述補(bǔ)償時(shí)間:t=T/n,其中所述t為所述補(bǔ)償時(shí)間,所述T為所述所需時(shí)間,所述T、所述t為正數(shù); 所述時(shí)間信號接收模塊,通過所述時(shí)間信號輸入端接收時(shí)間信號,并將所述補(bǔ)償時(shí)間作為提前量對所述時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置。
7.根據(jù)權(quán)利要求6所述的裝置,其特征在于,所述n=l,所述從設(shè)備器件通過第五信號輸入端以及第五信號輸出端連接于所述補(bǔ)償回路。
8.根據(jù)權(quán)利要求6所述的裝置,其特征在于,所述n=2,所述從設(shè)備器件分別通過第五信號輸入端以及第五信號輸出端、第六信號輸入端以及第六信號輸出端連接于所述補(bǔ)償回路。
9.根據(jù)權(quán)利要求8所述的裝置,其特征在于,所述主設(shè)備器件通過第一信號輸入端以及第一信號輸出端連接于所述傳輸路徑,所述主設(shè)備器件分別通過第二信號輸入端以及第二信號輸出端、第三信號輸入端以及第三信號輸出端連接于所述補(bǔ)償回路。
10.根據(jù)權(quán)利要求6至9任一項(xiàng)所述的裝置,其特征在于,所述時(shí)間信號包括I秒鐘PPS和日時(shí)間TOD信號。
11.一種主設(shè)備的時(shí)間補(bǔ)償方法,其特征在于,設(shè)置補(bǔ)償信號輸出端、補(bǔ)償信號輸入端、時(shí)間信號輸出端、時(shí)間信號輸入端以及補(bǔ)償回路,所述補(bǔ)償回路設(shè)置于所述補(bǔ)償信號輸出端與所述補(bǔ)償信號輸入端之間,所述主設(shè)備包括主設(shè)備器件,所述主設(shè)備器件連接于所述補(bǔ)償回路,所述主設(shè)備器件還通過第一信號輸入端以及第一信號輸出端連接于傳輸路徑,所述傳輸路徑為:所述時(shí)間信號輸出端與所述第一信號輸出端之間的路徑或所述時(shí)間信號輸出端與從設(shè)備之間的路徑,所述補(bǔ)償回路的線路長度設(shè)置為傳輸路徑的線路長度的η倍,所述η為正整數(shù),所述方法包括: 通過所述時(shí)間信號輸入端獲取時(shí)間信號; 通過所述補(bǔ)償信號輸出端向所述補(bǔ)償回路發(fā)送補(bǔ)償信號,從所述補(bǔ)償信號輸入端獲取所述補(bǔ)償信號,記錄從發(fā)送所述補(bǔ)償信號至獲取所述補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取所述補(bǔ)償時(shí)間:t=T/n,其中所述t為所述補(bǔ)償時(shí)間,所述T為所述所需時(shí)間,所述T、所述t為正數(shù); 以所述補(bǔ)償時(shí)間作為提前量對所述時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置,以產(chǎn)生新的時(shí)間信號,并通過所述時(shí)間信號輸出端將所述新的時(shí)間信號發(fā)送至所述主設(shè)備器件的所述第一信號輸入端。
12.根據(jù)權(quán)利要求11所述的方法,其特征在于,所述n=l,所述主設(shè)備器件通過第二信號輸入端以及第二信號輸出端連接于所述補(bǔ)償回路。
13.根據(jù)權(quán)利要求11所述的方法,其特征在于,所述n=2,所述主設(shè)備器件分別通過第二信號輸入端以及第二信號輸出端、第三信號輸入端以及第三信號輸出端連接于所述補(bǔ)償回路。
14.根據(jù)權(quán)利要求12所述的方法,其特征在于,所述從設(shè)備器件通過第四信號輸入端以及第四信號輸出端連接于所述傳輸路徑,所述從設(shè)備器件分別通過第五信號輸入端以及第五信號輸出端、第六信號輸入端以及第六信號輸出端連接于所述補(bǔ)償回路。
15.根據(jù)權(quán)利要求11至14任一項(xiàng)所述的方法,其特征在于,所述時(shí)間信號包括I秒鐘PPS和日時(shí)間TOD信號。
16.一種從設(shè)備的時(shí)間補(bǔ)償方法,其特征在于,設(shè)置補(bǔ)償信號輸出端、所述補(bǔ)償信號輸入端、時(shí)間信號輸入端以及補(bǔ)償回路,所述補(bǔ)償回路設(shè)置于所述補(bǔ)償信號輸出端與所述補(bǔ)償信號輸入端之間,所述從設(shè)備包括從設(shè)備器件,所述從設(shè)備器件通過第四信號輸入端以及第四信號輸出端連接于傳輸路徑,所述傳輸路徑為:所述時(shí)間信號輸入端與所述第四信號輸入端之間的路徑或所述時(shí)間信號輸入端與主設(shè)備之間的路徑;所述補(bǔ)償回路的線路長度設(shè)置為傳輸路徑的線路長度的η倍,所述η為正整數(shù),所述方法包括: 通過所述補(bǔ)償信號輸出端向所述補(bǔ)償回路發(fā)送補(bǔ)償信號,從所述補(bǔ)償信號輸入端獲取所述補(bǔ)償信號,記錄從發(fā)送所述補(bǔ)償信號至獲取所述補(bǔ)償信號的所需時(shí)間,并根據(jù)以下等式獲取補(bǔ)償時(shí)間:t=T/n,其中所述t為所述補(bǔ)償時(shí)間,所述T為所述所需時(shí)間,所述Τ、所述t為正數(shù); 通過所述時(shí)間信號輸入端接收時(shí)間信號; 將所述補(bǔ)償時(shí)間作為提前量對所述時(shí)間信號所對應(yīng)的時(shí)間進(jìn)行提前設(shè)置。
17.根據(jù)權(quán)利要求16所述的方法,其特征在于,所述n=l,所述從設(shè)備器件通過第五信號輸入端以及第五信號輸出端連接于所述補(bǔ)償回路。
18.根據(jù)權(quán)利要求16所述的方法,其特征在于,所述n=2,所述從設(shè)備器件分別通過第五信號輸入端以及第五信號輸出端、第六信號輸入端以及第六信號輸出端連接于所述補(bǔ)償回路。
19.根據(jù)權(quán)利要求16所述的方法,其特征在于,所述主設(shè)備器件通過第一信號輸入端以及第一信號輸出端連接于所述傳輸路徑,所述主設(shè)備器件通過第二信號輸入端以及第二信號輸出端、第三信號輸入端以及第三信號輸出端連接于所述補(bǔ)償回路。
20.根據(jù)權(quán)利要求16至19任一項(xiàng)所述的方法,其特征在于,所述時(shí)間信號包括I秒鐘PPS和日時(shí)間TOD信號 。
21.—種時(shí)間補(bǔ)償系統(tǒng),其特征在于,包括權(quán)利要求1至5任一項(xiàng)所述的主設(shè)備的時(shí)間補(bǔ)償裝置以及權(quán)利要求6至10任一項(xiàng)所述的從設(shè)備的時(shí)間補(bǔ)償裝置。
【文檔編號】H04L7/00GK103718499SQ201380000439
【公開日】2014年4月9日 申請日期:2013年3月20日 優(yōu)先權(quán)日:2013年3月20日
【發(fā)明者】魯志勇, 鄭奶平, 王六平, 李成, 姜濤 申請人:華為技術(shù)有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
1