專利名稱:一種時(shí)序控制電路及電視機(jī)的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型屬于電源電路技術(shù)領(lǐng)域,具體地說(shuō),是涉及一種對(duì)電源電路產(chǎn)生的各路工作電壓輸出至負(fù)載的時(shí)序進(jìn)行控制的時(shí)序控制電路以及采用所述時(shí)序控制電路設(shè)計(jì)的電視機(jī)。
背景技術(shù):
在現(xiàn)有的電視機(jī)系統(tǒng)中一般都包括電源板、信號(hào)板、邏輯板和顯示屏等部分。其中,電源板上的供電電源系統(tǒng)擔(dān)負(fù)著對(duì)機(jī)內(nèi)所有電路和顯示器的供電任務(wù),通常需要輸出多種類型的供電電源,以滿足信號(hào)板、邏輯板和顯示屏的不同供電要求,因此,其技術(shù)含量高,功能復(fù)雜,需要進(jìn)行精心的設(shè)計(jì)和嚴(yán)格的測(cè)試。隨著數(shù)字電視產(chǎn)品的快速發(fā)展和迅速普及,目前的數(shù)字電視產(chǎn)品除了具有傳統(tǒng)的電視節(jié)目播放功能外,還被賦予了上網(wǎng)、數(shù)字點(diǎn)播、城市信息等多種附加功能。伴隨著電視產(chǎn)品附加功能的日益增多以及系統(tǒng)運(yùn)行可靠性要求的日益加強(qiáng),需要在電視機(jī)的信號(hào)板上配置處理能力更加強(qiáng)大的主芯片來(lái)滿足整個(gè)系統(tǒng)的軟硬件控制需求。這就要求主芯片生產(chǎn)廠商必須在主芯片中集成更多的功能模塊,提供更多的接口資源,由此達(dá)到在支持各項(xiàng)附加功能的同時(shí),通過(guò)簡(jiǎn)化外圍電路設(shè)計(jì)來(lái)提高系統(tǒng)可靠性的目的。由于在主芯片中集成了諸多的功能模塊,不同的功能模塊可能需要不同的工作電壓,而且不同的功能模塊對(duì)于工作電壓的上電時(shí)序往往也有不同的要求,因此,不僅需要電源板上的供電電源系統(tǒng)向主芯片提供多種幅值的供電電源,而且對(duì)于各路供電電源的上電時(shí)序也必須滿足主芯片中各個(gè)功能模塊的上電要求。對(duì)于目前的電視機(jī)系統(tǒng)來(lái)說(shuō),一般都是采用在電源板上設(shè)置單片機(jī),通過(guò)單片機(jī)來(lái)對(duì)供電電源系統(tǒng)產(chǎn)生的各路供電電源的輸出時(shí)序進(jìn)行控制,以滿足主芯片以及其他用電負(fù)載的上電時(shí)序要求。這種通過(guò)單片機(jī)控制電源上電時(shí)序的設(shè)計(jì)方式不僅成本高,可靠性不能得到有效保證外,調(diào)試電源的時(shí)候還需要調(diào)試單片機(jī)的內(nèi)部程序,因此,增加了電視系統(tǒng)調(diào)試以及生產(chǎn)時(shí)的難度。
發(fā)明內(nèi)容本實(shí)用新型為了解決現(xiàn)有時(shí)序控制電路采用單片機(jī)對(duì)電源時(shí)序進(jìn)行控制所帶來(lái)的成本高、調(diào)試難度大的問(wèn)題,提供了一種采用分立元器件搭建硬件電路來(lái)代替單片機(jī)對(duì)電源的時(shí)序進(jìn)行控制的技術(shù),從而降低了電源電路的成本,簡(jiǎn)化了電源調(diào)試的難度。為解決上述技術(shù)問(wèn)題,本實(shí)用新型采用以下技術(shù)方案予以實(shí)現(xiàn)一種時(shí)序控制電路,用于對(duì)N路供電電源的輸出時(shí)序進(jìn)行控制,包括N-I個(gè)充電延時(shí)電路和N-I個(gè)開(kāi)關(guān)電路,所述N為大于I的自然數(shù);其中,第i個(gè)充電延時(shí)電路連接第i路供電電源,并產(chǎn)生用于控制第i個(gè)開(kāi)關(guān)電路動(dòng)作的驅(qū)動(dòng)電壓輸出至第i個(gè)開(kāi)關(guān)電路的控制端,第i個(gè)開(kāi)關(guān)電路的開(kāi)關(guān)通路連接在第i+Ι路供電電源與第i+Ι路供電電源輸出端之間;I彡i彡N-I0進(jìn)一步的,在所述的第i個(gè)充電延時(shí)電路中包含有一個(gè)電阻和一個(gè)電容,所述電容的一端接地,另一端一方面連接所述第i個(gè)開(kāi)關(guān)電路的控制端,另一方面通過(guò)所述電阻連接第i路供電電源或者通過(guò)所述電阻連接第i路供電電源輸出端;其中,第一路供電電源直接連接到第一路供電電源輸出端上。又進(jìn)一步的,在所述的第i個(gè)開(kāi)關(guān)電路中包含有兩個(gè)NPN型三極管和一個(gè)NMOS管;其中,第一 NPN型三極管的基極連接第i個(gè)充電延時(shí)電路中的電容,發(fā)射極接地,集電極連接第二 NPN型三極管的基極,并通過(guò)限流電阻連接直流電源;所述第二 NPN型三極管的發(fā)射極接地,集電極分別與所述的直流電源和NMOS管的柵極對(duì)應(yīng)連接;所述NMOS管的漏極連接第i+Ι路供電電源,源極連接第i+Ι路供電電源輸出端。優(yōu)選的,在所述NMOS管的漏極與第i+Ι路供電電源的連接線路中和/或NMOS管的源極與第i+Ι路供電電源輸出端的連接線路中可以進(jìn)一步串聯(lián)濾波電感。為了保證時(shí)序控制電路在系統(tǒng)開(kāi)機(jī)后能夠立即進(jìn)入工作狀態(tài),以滿足各路供電電 源的時(shí)序控制要求,所述直流電源優(yōu)選采用系統(tǒng)中的待機(jī)電源進(jìn)行開(kāi)關(guān)電路的設(shè)計(jì)?;谏鲜鰰r(shí)序控制電路結(jié)構(gòu),本實(shí)用新型還提供了一種采用所述時(shí)序控制電路設(shè)計(jì)的電視機(jī),包括用于產(chǎn)生N路供電電源的電源電路以及時(shí)序控制電路;所述時(shí)序控制電路用于對(duì)N路供電電源的輸出時(shí)序進(jìn)行控制,包括N-I個(gè)充電延時(shí)電路和N-I個(gè)開(kāi)關(guān)電路,所述N為大于I的自然數(shù);其中,第i個(gè)充電延時(shí)電路連接第i路供電電源,并產(chǎn)生用于控制第i個(gè)開(kāi)關(guān)電路動(dòng)作的驅(qū)動(dòng)電壓輸出至第i個(gè)開(kāi)關(guān)電路的控制端,第i個(gè)開(kāi)關(guān)電路的開(kāi)關(guān)通路連接在第i+Ι路供電電源與第i+Ι路供電電源輸出端之間;1彡i彡N-I0由于第i+Ι路供電電源的輸出受控于第i路供電電源,因此可以保證第i+Ι路供電電源的輸出時(shí)序晚于第i路供電電源,由此產(chǎn)生N路時(shí)序不同的供電電源,滿足不同負(fù)載的供電需求。進(jìn)一步的,將所述時(shí)序控制電路的各路供電電源輸出端連接電視機(jī)信號(hào)板,輸出不同時(shí)序的供電電源至信號(hào)板上的主芯片,以滿足主芯片對(duì)不同供電電源的上電時(shí)序要求。當(dāng)然,利用所述時(shí)序控制電路也可以產(chǎn)生用于控制電視機(jī)中信號(hào)板、邏輯板和顯示屏順序上電的供電電源,即將所述時(shí)序控制電路的各路供電電源輸出端對(duì)應(yīng)連接到電視機(jī)的信號(hào)板、邏輯板和顯示屏上,進(jìn)而滿足信號(hào)板、邏輯板和顯示屏的不同上電時(shí)序要求。與現(xiàn)有技術(shù)相比,本實(shí)用新型的優(yōu)點(diǎn)和積極效果是本實(shí)用新型的時(shí)序控制電路采用分立元器件搭建電路的形式來(lái)代替單片機(jī)完成對(duì)多路電源時(shí)序的有效控制,不僅電路結(jié)構(gòu)簡(jiǎn)單、成本低,使得電源調(diào)試的難度得以降低,而且克服了現(xiàn)有軟件編程方法易受干擾、可靠性低的缺陷,確保了后端系統(tǒng)不會(huì)因誤動(dòng)作而損壞,顯著提高了整機(jī)運(yùn)行的穩(wěn)定性和可靠性,尤其適合應(yīng)用在電視機(jī)等需要多路不同時(shí)序供電電源的電器設(shè)備設(shè)計(jì)中。結(jié)合附圖閱讀本實(shí)用新型實(shí)施方式的詳細(xì)描述后,本實(shí)用新型的其他特點(diǎn)和優(yōu)點(diǎn)將變得更加清楚。
圖I是本實(shí)用新型所提出的時(shí)序控制電路的一種實(shí)施例的電路原理框圖;圖2是圖I所示時(shí)序控制電路的一種實(shí)施例的部分電路原理圖;圖3是圖I所示時(shí)序控制電路的一種實(shí)施例的另外一部分電路原理圖。
具體實(shí)施方式
以下結(jié)合附圖對(duì)本實(shí)用新型的具體實(shí)施方式
作進(jìn)一步詳細(xì)地說(shuō)明。實(shí)施例一、本實(shí)施例摒棄現(xiàn)有采用在單片機(jī)中編寫(xiě)軟件程序來(lái)控制供電電源系統(tǒng)所產(chǎn)生的各路供電電源的輸出時(shí)序的設(shè)計(jì)方式,而采用硬件電路設(shè)計(jì)方法利用分立元器件來(lái)搭建時(shí)序控制電路,實(shí)現(xiàn)對(duì)各路供電電源的輸出控制,進(jìn)而滿足系統(tǒng)中不同模塊電路的上電時(shí)序要求,由此可以從根本上避免軟件編程方法易受干擾失效而對(duì)系統(tǒng)模塊電路造成的不利影響,有利于提升系統(tǒng)運(yùn)行的穩(wěn)定性和可靠性。為了對(duì)供電電源系統(tǒng)輸出的多路供電電源進(jìn)行輸出時(shí)序的有效控制,在本實(shí)施例的時(shí)序控制電路中需要設(shè)置多個(gè)充電延時(shí)電路和多個(gè)開(kāi)關(guān)電路。具體來(lái)講,若需要對(duì)N路供電電源進(jìn)行輸出時(shí)序的控制,則需要設(shè)置N-I個(gè)充電延時(shí)電路和N-I個(gè)開(kāi)關(guān)電路,其中,N為大于I的自然數(shù),具體數(shù)值可以根據(jù)系統(tǒng)中模塊電路的上電時(shí)序要求具體確定。本實(shí)施例的時(shí)序控制電路的設(shè)計(jì)思路是利用輸出時(shí)序早的一路供電電源為充電延時(shí)電路充電,在充電延時(shí)電路充滿電時(shí),通過(guò)控制開(kāi)關(guān)電路動(dòng)作,進(jìn)而控制輸出時(shí)序晚的一路供電電源輸出;通過(guò)采用逐級(jí)延時(shí)控制的方式,實(shí)現(xiàn)N路供電電源的順序輸出,以滿足后級(jí)模塊電路的上電時(shí)序要求。具體來(lái)講,可以將第i個(gè)充電延時(shí)電路連接到第i路供電電源上,利用第i路供電電源為第i個(gè)充電延時(shí)電路,進(jìn)而通過(guò)第i個(gè)充電延時(shí)電路產(chǎn)生用于控制第i個(gè)開(kāi)關(guān)電路動(dòng)作的驅(qū)動(dòng)信號(hào),輸出至第i個(gè)開(kāi)關(guān)電路的控制端;將第i個(gè)開(kāi)關(guān)電路的開(kāi)關(guān)通路連接在第i+Ι路供電電源與第i+Ι路供電電源輸出端之間,當(dāng)?shù)趇個(gè)開(kāi)關(guān)電路受控導(dǎo)通時(shí),即可輸出第i+Ι路供電電源;其中,所述i的取值范圍為N-1,參見(jiàn)圖I所示。由于第i+1路供電電源是在第i路供電電源的控制作用下輸出的,因而可以保證第i+Ι路供電電源的輸出時(shí)序晚于第i路供電電源。下面以數(shù)字電視系統(tǒng)中主芯片所需的三路上電時(shí)序不同的直流供電電源I. 2V、
2.5V和3. 3V分別作為第一路、第二路和第三路供電電源為例,即N=3,具體闡述所述時(shí)序控制電路的組建結(jié)構(gòu)。參見(jiàn)圖2、圖3所示,假設(shè)主芯片所需的三路供電電源的上電時(shí)序依次為1.2V早于2. 5V,2. 5V早于3. 3V,則可以利用I. 2V供電電源控制2. 5V供電電源的輸出,然后利用輸出的2. 5V供電電源控制3. 3V供電電源的輸出,由此便可以滿足三路供電電源的輸出時(shí)序要求。在本實(shí)施例的充電延時(shí)電路設(shè)計(jì)中,均可以采用一個(gè)電阻和一個(gè)電容組建形成,如圖2所示,電阻Rl和電容Cl即構(gòu)成第一個(gè)充電延時(shí)電路。將電容Cl的一端接地,另一端連接開(kāi)關(guān)電路的控制端,并通過(guò)所述電阻Rl連接I. 2V供電電源。在電視系統(tǒng)開(kāi)機(jī)后,通過(guò)電源板上的供電電源系統(tǒng)分別輸出1.2V、2. 5V和3. 3V供電電源,利用I. 2V供電電源通過(guò)電阻Rl為電容Cl充電。當(dāng)電容Cl充滿電時(shí)或者電容Cl上的電壓達(dá)到足以控制開(kāi)關(guān)電路動(dòng)作的驅(qū)動(dòng)電壓時(shí),輸出驅(qū)動(dòng)電壓至開(kāi)關(guān)電路的控制端,通過(guò)驅(qū)動(dòng)開(kāi)關(guān)電路動(dòng)作來(lái)控制
2.5V供電電源的輸出。對(duì)于2. 5V供電電源的延時(shí)輸出時(shí)間可以通過(guò)改變電阻Rl和電容Cl的參數(shù)值進(jìn)行調(diào)節(jié),RC越大,充電時(shí)間越長(zhǎng);RC越小,充電時(shí)間越短,具體參數(shù)值可以根據(jù)主芯片對(duì)兩路供電電源I. 2V、2. 5V的具體上電時(shí)序要求進(jìn)行確定。[0029]作為所述開(kāi)關(guān)電路的一種優(yōu)選設(shè)計(jì)方案,本實(shí)施例采用兩個(gè)NPN型三極管Ql、Q2和一個(gè)增強(qiáng)型NMOS管Q3組建實(shí)現(xiàn)。如圖2所示,將第一 NPN型三極管Ql的基極作為整個(gè)開(kāi)關(guān)電路的控制端連接所述的電容Cl,接收電容Cl輸出的驅(qū)動(dòng)電壓;將NPN型三極管Ql的發(fā)射極接地,集電極一方面通過(guò)限流電阻R2連接一直流電源,例如+12V直流電源,另一方面連接第二 NPN型三極管Q2的基極。所述第二 NPN型三極管Q2的發(fā)射極接地,集電極通過(guò)限流電阻R3連接所述的+12V直流電源,并與所述NMOS管Q3的柵極相連接。將所述NMOS管Q3的漏極連接2. 5V供電電源2. 5V_P,源極連接2. 5V供電電源輸出端,在NMOS管Q3受控導(dǎo)通時(shí),通過(guò)所述2. 5V供電電源輸出端向主芯片輸出其所需的2. 5V供電電源。為了確保上述開(kāi)關(guān)電路在系統(tǒng)開(kāi)機(jī)后即可進(jìn)入正常工作狀態(tài),避免發(fā)生上電時(shí)序錯(cuò)誤的問(wèn)題,連接所述開(kāi)關(guān)電路的直流電源(也就是圖2中的+12V直流電源)最好采用系統(tǒng)中的待機(jī)電源。當(dāng)然,也可以采用上電時(shí)序早于I. 2V供電電源的直流電源,本實(shí)施例并不僅限于以上舉例。上述開(kāi)關(guān)電路的工作原理是當(dāng)電視系統(tǒng)剛開(kāi)機(jī)時(shí),由于I. 2V供電電源剛產(chǎn)生,此時(shí)電容Cl上還沒(méi)有儲(chǔ)存電荷,NPN型三極管Ql由于其基極電位為低而處于截止?fàn)顟B(tài)。由于三極管Ql截止,+12V待機(jī)電源通過(guò)限流電阻R2作用于NPN型三極管Q2的基極,進(jìn)而控制三極管Q2飽和導(dǎo)通,拉低NMOS管Q3的柵極電位,使NMOS管Q3截止,阻斷2. 5V供電電源的輸出。此時(shí),可以將I. 2V供電電源直接連接到I. 2V供電電源輸出端,首先輸出1.2V供電電源為主芯片供電。當(dāng)電容Cl充滿電時(shí)或者電容Cl上的電壓達(dá)到足以控制所述NPN型三極管Ql飽和導(dǎo)通的驅(qū)動(dòng)電壓時(shí),NPN型三極管Ql受控導(dǎo)通,拉低三極管Q2的基極電位,使三極管Q2進(jìn)入截止?fàn)顟B(tài)。此時(shí),+12V待機(jī)電源通過(guò)限流電阻R3作用于NMOS管Q3的柵極,控制NMOS管Q3飽和導(dǎo)通,進(jìn)而將2. 5V直流電源2. 5V_P通過(guò)2. 5V供電電源輸出端輸出至主芯片,滿足主芯片的上電時(shí)序要求。若主芯片只需兩路上電時(shí)序不同的供電電源,則只采用圖2所示的充電延時(shí)電路和開(kāi)關(guān)電路即可組成所述的時(shí)序控制電路,滿足主芯片的上電要求。為了使輸出至主芯片的2. 5V供電電源穩(wěn)定,本實(shí)施例優(yōu)選在所述NMOS管Q3的漏極與2. 5V供電電源2. 5V_P的連接線路中進(jìn)一步串聯(lián)濾波電感LI,在NMOS管Q3的源極與
2.5V供電電源輸出端之間的連接線路中進(jìn)一步串聯(lián)濾波電感L2,如圖2所示。當(dāng)然,也可以選擇在其中的一條線路中串聯(lián)所述的濾波電感LI或者L2,以濾除線路中的干擾信號(hào),保持供電電源的純凈,確保主芯片的用電安全。對(duì)于輸出時(shí)序要求晚于2. 5V供電電源的第三路供電電源——3. 3V供電電源來(lái)說(shuō),可以利用通過(guò)2. 5V供電電源輸出端輸出的2. 5V供電電源進(jìn)行控制輸出,參見(jiàn)圖3所示。采用電阻R4和電容C2構(gòu)建第二個(gè)充電延時(shí)電路,連接2. 5V供電電源輸出端,利用該路輸出端輸出的2. 5V供電電源為電容C2充電,進(jìn)而產(chǎn)生用于控制第二個(gè)開(kāi)關(guān)電路動(dòng)作的驅(qū)動(dòng)電壓,輸出至第二個(gè)開(kāi)關(guān)電路的控制端。所述第二個(gè)開(kāi)關(guān)電路同樣可以采用兩個(gè)NPN型三極管Q4、Q5和一個(gè)增強(qiáng)型NMOS管Q6配合限流電阻R5、R6組建實(shí)現(xiàn),其連接方式如同圖2中的開(kāi)關(guān)電路連接方式,本實(shí)施例在此不做重復(fù)說(shuō)明。將所述NMOS管Q6的漏極連接到
3.3V供電電源D3. 3V_P0WER上,源極連接3. 3V供電電源輸出端,通過(guò)延時(shí)控制NMOS管Q6導(dǎo)通,進(jìn)而控制3. 3V供電電源在主芯片中的2. 5V用電模塊上電后,再輸出至主芯片,控制、主芯片中的3. 3V用電模塊上電。由此,便滿足了主芯片中不同模塊電路的順序上電要求。對(duì)于3. 3V供電電源的延時(shí)輸出時(shí)間可以通過(guò)改變電阻R4和電容C2的參數(shù)值進(jìn)行調(diào)節(jié),具體參數(shù)值可以根據(jù)主芯片對(duì)兩路供電電源2. 5V、3. 3V的具體上電時(shí)序要求加以確定。當(dāng)然,也可以直接采用電源板上供電電源系統(tǒng)輸出的2. 5V供電電源2. 5V_P直接為第二個(gè)充電延時(shí)電路中的電容C2充電,參見(jiàn)圖3所示,即將電容C2通過(guò)限流電阻R7直接連接2. 5V供電電源2. 5V_P。只要調(diào)節(jié)電阻R7和電容C2的參數(shù)值,使其充電時(shí)間大于電阻Rl和電容Cl所構(gòu)成的第一個(gè)充電延時(shí)電路的充電時(shí)間,即可保證3. 3V供電電源的輸出時(shí)序晚于2. 5V供電電源的輸出時(shí)序,由此,同樣可以滿足主芯片對(duì)三路供電電源的上電時(shí)序要求。對(duì)于需要更多路上電時(shí)序不同的供電電源的主芯片來(lái)說(shuō),可以仿照?qǐng)D3所示的電路組建及連接形式進(jìn)行多路擴(kuò)展,以滿足各種類型主芯片的不同上電時(shí)序要求,本實(shí)施例在此不再一一展開(kāi)說(shuō)明。
·[0039]當(dāng)然,對(duì)于本實(shí)施例中充電延時(shí)電路和開(kāi)關(guān)電路的具體組建方式,本領(lǐng)域技術(shù)人員還可以聯(lián)想到多種形式,例如改用不同類型的開(kāi)關(guān)元件或者集成開(kāi)關(guān)芯片搭建所述開(kāi)關(guān)電路等,但是無(wú)論替換成何種電路連接方式,只要設(shè)計(jì)原理與本實(shí)施例相同,都應(yīng)落入本實(shí)施例的保護(hù)范圍之內(nèi)。采用本實(shí)施例的時(shí)序控制電路也可以對(duì)輸出至電視機(jī)系統(tǒng)中的信號(hào)板、邏輯板和顯示屏的供電電源進(jìn)行上電時(shí)序的準(zhǔn)確控制,只需按照信號(hào)板、邏輯板和顯示屏的上電時(shí)序要求,選擇時(shí)序控制電路的不同供電電源輸出端連接到所述的信號(hào)板、邏輯板和顯示屏上即可,本實(shí)施例并不僅限于以上舉例。當(dāng)然,本實(shí)施例的時(shí)序控制電路同樣可以應(yīng)用于除電視機(jī)以外的其他要求時(shí)序控制的電器設(shè)備中,本實(shí)用新型對(duì)此不進(jìn)行具體限制。應(yīng)該指出的是,上述說(shuō)明并非是對(duì)本實(shí)用新型的限制,本實(shí)用新型也并不僅限于上述舉例,本技術(shù)領(lǐng)域的普通技術(shù)人員在本實(shí)用新型的實(shí)質(zhì)范圍內(nèi)所做出的變化、改型、添加或替換,也應(yīng)屬于本實(shí)用新型的保護(hù)范圍。
權(quán)利要求1.一種時(shí)序控制電路,用于對(duì)N路供電電源的輸出時(shí)序進(jìn)行控制,其特征在于包括N-I個(gè)充電延時(shí)電路和N-I個(gè)開(kāi)關(guān)電路,所述N為大于I的自然數(shù);其中,第i個(gè)充電延時(shí)電路連接第i路供電電源,并產(chǎn)生用于控制第i個(gè)開(kāi)關(guān)電路動(dòng)作的驅(qū)動(dòng)電壓輸出至第i個(gè)開(kāi)關(guān)電路的控制端,第i個(gè)開(kāi)關(guān)電路的開(kāi)關(guān)通路連接在第i+Ι路供電電源與第i+Ι路供電電源輸出端之間;1彡i彡N-1。
2.根據(jù)權(quán)利要求I所述的時(shí)序控制電路,其特征在于在所述的第i個(gè)充電延時(shí)電路中包含有一個(gè)電阻和一個(gè)電容,所述電容的一端接地,另一端連接所述第i個(gè)開(kāi)關(guān)電路的控制端,并通過(guò)所述電阻連接第i路供電電源。
3.根據(jù)權(quán)利要求I所述的時(shí)序控制電路,其特征在于第一路所述的供電電源直接連接第一路供電電源輸出端;在所述的第i個(gè)充電延時(shí)電路中包含有一個(gè)電阻和一個(gè)電容,所述電容的一端接地,另一端一方面連接所述第i個(gè)開(kāi)關(guān)電路的控制端,另一方面通過(guò)所述電阻連接第i路供電電源輸出端。
4.根據(jù)權(quán)利要求2或3所述的時(shí)序控制電路,其特征在于在所述的第i個(gè)開(kāi)關(guān)電路中包含有兩個(gè)NPN型三極管和一個(gè)NMOS管;其中,第一 NPN型三極管的基極連接第i個(gè)充電延時(shí)電路中的電容,發(fā)射極接地,集電極連接第二 NPN型三極管的基極,并通過(guò)限流電阻連接直流電源;所述第二 NPN型三極管的發(fā)射極接地,集電極分別與所述的直流電源和NMOS管的柵極對(duì)應(yīng)連接;所述NMOS管的漏極連接第i+Ι路供電電源,源極連接第i+Ι路供電電源輸出端。
5.根據(jù)權(quán)利要求4所述的時(shí)序控制電路,其特征在于在所述NMOS管的漏極與第i+1路供電電源的連接線路中串聯(lián)有濾波電感。
6.根據(jù)權(quán)利要求4所述的時(shí)序控制電路,其特征在于在所述NMOS管的源極與第i+1路供電電源輸出端的連接線路中串聯(lián)有濾波電感。
7.根據(jù)權(quán)利要求4所述的時(shí)序控制電路,其特征在于所述直流電源為待機(jī)電源。
8.—種電視機(jī),其特征在于包括用于產(chǎn)生N路供電電源的電源電路以及如權(quán)利要求I至7中任一項(xiàng)權(quán)利要求所述的時(shí)序控制電路。
9.根據(jù)權(quán)利要求8所述的電視機(jī),其特征在于所述時(shí)序控制電路的各路供電電源輸出端連接電視機(jī)信號(hào)板,輸出不同時(shí)序的供電電源至信號(hào)板上的主芯片。
10.根據(jù)權(quán)利要求8所述的電視機(jī),其特征在于所述時(shí)序控制電路的各路供電電源輸出端對(duì)應(yīng)連接到電視機(jī)的信號(hào)板、邏輯板和顯示屏。
專利摘要本實(shí)用新型公開(kāi)了一種時(shí)序控制電路及電視機(jī),用于對(duì)N路供電電源的輸出時(shí)序進(jìn)行控制,包括N-1個(gè)充電延時(shí)電路和N-1個(gè)開(kāi)關(guān)電路;其中,第i個(gè)充電延時(shí)電路連接第i路供電電源,并產(chǎn)生用于控制第i個(gè)開(kāi)關(guān)電路動(dòng)作的驅(qū)動(dòng)電壓輸出至第i個(gè)開(kāi)關(guān)電路的控制端,第i個(gè)開(kāi)關(guān)電路的開(kāi)關(guān)通路連接在第i+1路供電電源與第i+1路供電電源輸出端之間。本實(shí)用新型采用分立元器件搭建電路搭建時(shí)序控制電路,不僅電路結(jié)構(gòu)簡(jiǎn)單、成本低,降低了電源調(diào)試難度,而且克服了現(xiàn)有軟件編程方法易受干擾、可靠性低的缺陷,確保了后端系統(tǒng)不會(huì)因誤動(dòng)作而損壞,顯著提高了整機(jī)運(yùn)行的穩(wěn)定性和可靠性,尤其適合應(yīng)用在電視機(jī)等需要多路不同時(shí)序供電電源的電器設(shè)備中。
文檔編號(hào)H04N5/63GK202455452SQ20122005445
公開(kāi)日2012年9月26日 申請(qǐng)日期2012年2月20日 優(yōu)先權(quán)日2012年2月20日
發(fā)明者孫愛(ài)杰 申請(qǐng)人:青島海信電器股份有限公司