專利名稱:Cmmb接收機(jī)硬件開發(fā)裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及數(shù)字通信中的CMMB(中國(guó)移動(dòng)多媒體廣播電視)無(wú)線接收機(jī)領(lǐng)域,尤其是涉及一種CMMB接收機(jī)硬件開發(fā)裝置。
背景技術(shù):
中國(guó)移動(dòng)多媒體廣播電視(CMMB)標(biāo)準(zhǔn)是中國(guó)國(guó)家廣電總局于2006年10月頒布的中國(guó)移動(dòng)多媒體廣播行業(yè)標(biāo)準(zhǔn),該標(biāo)準(zhǔn)于2006年11月I日起正式實(shí)施。CMMB標(biāo)準(zhǔn)充分考慮到移動(dòng)多媒體廣播業(yè)務(wù)的特點(diǎn),針對(duì)手持設(shè)備接收靈敏度要求高,移動(dòng)性和電池供電的特點(diǎn),采用最先進(jìn)的信道糾錯(cuò)編碼和正交頻分復(fù)用(OFDM)調(diào)制技術(shù),提高了抗干擾能力和對(duì)移動(dòng)性的支持,采用最先進(jìn)的低密度奇偶校驗(yàn)碼(LDPC)信道糾錯(cuò)編碼,提高了抗干擾能力和對(duì)移動(dòng)性的支持,采用時(shí)隙節(jié)電技術(shù)來(lái)降低終端功耗,提高終端續(xù)航能力。
在CMMB的系統(tǒng)構(gòu)成中,CMMB信號(hào)主要由S波段衛(wèi)星覆蓋網(wǎng)絡(luò)和U波段地面覆蓋網(wǎng)絡(luò)實(shí)現(xiàn)信號(hào)覆蓋。S波段衛(wèi)星覆蓋網(wǎng)絡(luò)廣播信道用于直接接收,Ku波段上行,S波段下行;分發(fā)信道用于地面增補(bǔ)轉(zhuǎn)發(fā)接收,Ku波段上行,Ku波段下行,由地面增補(bǔ)網(wǎng)絡(luò)轉(zhuǎn)發(fā)器轉(zhuǎn)為S波段發(fā)送到CMMB終端。為實(shí)現(xiàn)城市人口密集區(qū)域移動(dòng)多媒體廣播電視信號(hào)的有效覆蓋,采用U波段地面無(wú)線發(fā)射構(gòu)建城市U波段地面覆蓋網(wǎng)絡(luò)。發(fā)明內(nèi)容
本發(fā)明要解決的技術(shù)問(wèn)題是提供一種CMMB接收機(jī)硬件開發(fā)裝置,可以實(shí)現(xiàn)對(duì)CMMB接收機(jī)系統(tǒng)的全面驗(yàn)證、測(cè)試功能。
為解決上述技術(shù)問(wèn)題,本發(fā)明的CMMB接收機(jī)硬件開發(fā)裝置,包括:
測(cè)試擴(kuò)展板,為測(cè)試儀器提供關(guān)鍵測(cè)試信號(hào)的硬件測(cè)試接口 ;
射頻接收機(jī)板,與所述測(cè)試擴(kuò)展板相連接,用于接收射頻或中頻信號(hào),并將其數(shù)字化;
基帶接收機(jī)FPGA (現(xiàn)場(chǎng)可編程門陣列)板,與所述射頻接收機(jī)板相連接,用于執(zhí)行編寫好的基帶接收機(jī)HDL (硬件描述語(yǔ)言)代碼;
CPU控制板,與所述射頻接收機(jī)板、基帶接收機(jī)FPGA板和測(cè)試擴(kuò)展板相連接,接受PC機(jī)的控制指令,對(duì)所述射頻接收機(jī)板、基帶接收機(jī)FPGA板和測(cè)試擴(kuò)展板進(jìn)行控制,并向PC機(jī)傳送CMMB基帶解調(diào)后的數(shù)據(jù)。
本發(fā)明的CMMB接收機(jī)硬件開發(fā)裝置可以實(shí)現(xiàn)CMMB接收機(jī)系統(tǒng)的全面驗(yàn)證和測(cè)試功能。
驗(yàn)證功能包括:
對(duì)算法模型的驗(yàn)證,通過(guò)CMMB接收機(jī)硬件開發(fā)裝置可以獲取CMMB接收機(jī)各個(gè)環(huán)節(jié)的關(guān)鍵信號(hào),為算法模型提供各關(guān)鍵位置的數(shù)據(jù)信息,用于算法模型的驗(yàn)證。
對(duì)基帶接收機(jī)HDL(硬件描述語(yǔ)言)代碼的驗(yàn)證,通過(guò)選擇CMMB接收機(jī)硬件開發(fā)裝置的輸入信號(hào)源為CMMB測(cè)試信號(hào),可以對(duì)基帶接收機(jī)HDL代碼功能進(jìn)行驗(yàn)證。
對(duì)射頻接收機(jī)芯片的功能進(jìn)行驗(yàn)證,其支持中頻輸出和基帶輸出工作方式。
測(cè)試功能包括:對(duì)基帶接收機(jī)HDL代碼性能的測(cè)試;對(duì)各種射頻接收機(jī)芯片性能的測(cè)試;對(duì)整個(gè)接收機(jī)性能的測(cè)試
本發(fā)明采用疊摞插接的硬件結(jié)構(gòu),可以支持中頻和射頻信號(hào)輸入,支持多種型號(hào)的射頻接收芯片,具有兼容性強(qiáng)、擴(kuò)展性強(qiáng)、便于升級(jí)的特點(diǎn)。
下面結(jié)合附圖與具體實(shí)施方式
對(duì)本發(fā)明作進(jìn)一步詳細(xì)的說(shuō)明:
圖1是所述CMMB接收機(jī)硬件開發(fā)裝置結(jié)構(gòu)及與外圍設(shè)備關(guān)系圖2是所述CMMB接收機(jī)硬件開發(fā)裝置的連接結(jié)構(gòu)示意圖3是圖1中射頻接收機(jī)板結(jié)構(gòu)圖。
具體實(shí)施方式
參見圖1所示,在一實(shí)施例中,所述CMMB接收機(jī)硬件開發(fā)裝置包括:射頻接收機(jī)板、基帶接收機(jī)FPGA板、CPU控制板以及測(cè)試擴(kuò)展板。
所述射頻接收機(jī)板主要功能是通過(guò)接收天線接收射頻信號(hào)(如圖1中由CMMB信號(hào)源通過(guò)發(fā)射天線發(fā)射的“CMMB信號(hào)源射頻信號(hào)”)或中頻信號(hào),并將其數(shù)字化。
結(jié)合圖3所示,所述射頻接收機(jī)板包括一塊射頻接收機(jī)子板,和與該射頻接收機(jī)子板相連接的第一模數(shù)轉(zhuǎn)換器及第二模數(shù)轉(zhuǎn)換器。所述射頻接收機(jī)子板通過(guò)連接器與射頻接收機(jī)板相連接。這樣做的優(yōu)點(diǎn)就是可以兼容各種不同型號(hào)的射頻接收機(jī)芯片。不同的射頻接收機(jī)芯片只要按照連接器的管腳定義制作一塊子電路板(即“射頻接收機(jī)子板”),然后插入射頻接收機(jī)板,就可以進(jìn)行測(cè)試。這一設(shè)計(jì)極大提高了 CMMB接收機(jī)硬件開發(fā)裝置的兼容性和擴(kuò)展性。
所述射頻接收機(jī)板支持中頻信號(hào)和射頻信號(hào)輸入。當(dāng)輸入是中頻信號(hào)時(shí),中頻信號(hào)直接送入第二模數(shù)轉(zhuǎn)換器轉(zhuǎn)化為數(shù)字信號(hào)。當(dāng)輸入為射頻信號(hào)時(shí),射頻接收機(jī)子板有兩種工作模式;在中頻輸出模式下,射頻信號(hào)經(jīng)過(guò)下變頻轉(zhuǎn)化為中頻信號(hào),然后經(jīng)過(guò)第二模數(shù)轉(zhuǎn)換器轉(zhuǎn)化為數(shù)字信號(hào);基帶輸出模式下,射頻信號(hào)經(jīng)過(guò)下變頻轉(zhuǎn)化為兩路正交的基帶信號(hào),然后兩路基帶信號(hào)再分別經(jīng)過(guò)第一模數(shù)轉(zhuǎn)換器和第二模數(shù)轉(zhuǎn)換器轉(zhuǎn)化為數(shù)字信號(hào)。結(jié)合圖1所示,所述中頻信號(hào)可以由CMMB信號(hào)源產(chǎn)生。
所述基帶接收機(jī)FPGA板主要功能是執(zhí)行編寫好的基帶接收機(jī)HDL代碼。在工作站編寫好并已經(jīng)通過(guò)仿真的HDL代碼,再經(jīng)過(guò)FPGA軟件的綜合、映射和布局布線,形成可下載的比特(bit)文件后,下載到基帶接收機(jī)FPGA板中。通過(guò)基帶接收機(jī)FPGA板上提供的JTAG(聯(lián)合測(cè)試工作組)接口可以對(duì)基帶接收機(jī)FPGA板中運(yùn)行的代碼進(jìn)行實(shí)時(shí)調(diào)試。
所述CPU控制板主要功能是接受PC機(jī)的控制指令,控制射頻接收機(jī)板、基帶接收機(jī)FPGA板和測(cè)試擴(kuò)展板,并向PC機(jī)傳送CMMB基帶解調(diào)后的數(shù)據(jù)。CPU控制板對(duì)外提供以太網(wǎng)、USB (通用串行總線)等控制、數(shù)據(jù)傳送接口。
所述測(cè)試擴(kuò)展板主要功能是為測(cè)試儀器提供關(guān)鍵測(cè)試信號(hào)的硬件測(cè)試接口。該測(cè)試擴(kuò)展板連接了所述射頻接收機(jī)板、基帶接收機(jī)FPGA板和CPU控制板的關(guān)鍵信號(hào),為邏輯分析儀探頭提供了可以直接插入的物理連接器,可以實(shí)現(xiàn)對(duì)整個(gè)CMMB接收機(jī)硬件開發(fā)裝置關(guān)鍵信號(hào)方便、快捷的測(cè)試。
參見圖2所示,CMMB接收機(jī)硬件開發(fā)裝置的射頻接收機(jī)板、基帶接收機(jī)FPGA板、CPU控制板和測(cè)試擴(kuò)展板采用疊摞插接的方式連接。所述射頻接收機(jī)板、基帶接收機(jī)FPGA板、CPU控制板和測(cè)試擴(kuò)展板分別獨(dú)立制作,然后再通過(guò)雙向連接器疊摞插接,每塊板子可以根據(jù)需要升級(jí)、替換。這種疊摞插接的方式,即節(jié)省了硬件系統(tǒng)的體積、增強(qiáng)了系統(tǒng)擴(kuò)展性,還有利于系統(tǒng)關(guān)鍵信號(hào)的測(cè)試。
CMMB接收機(jī)硬件開發(fā)裝置中的數(shù)據(jù)流如下:CMMB接收機(jī)硬件開發(fā)裝置提供射頻CMMB信號(hào)和中頻CMMB信號(hào)兩個(gè)輸入端口供選擇。兩種信號(hào)都送入射頻接收機(jī)板。中頻信號(hào)直接送入模數(shù)轉(zhuǎn)換器轉(zhuǎn)化為數(shù)字信號(hào)。射頻接收機(jī)子板有兩種工作模式。在中頻輸出模式下,射頻信號(hào)經(jīng)過(guò)下變頻轉(zhuǎn)化為中頻信號(hào),然后經(jīng)過(guò)模數(shù)轉(zhuǎn)換器轉(zhuǎn)化為數(shù)字信號(hào)。在基帶輸出模式下,射頻信號(hào)經(jīng)過(guò)下變頻轉(zhuǎn)化為兩路正交的基帶信號(hào),然后兩路信號(hào)分別再經(jīng)過(guò)模數(shù)轉(zhuǎn)換器轉(zhuǎn)化為數(shù)字信號(hào)。數(shù)字化后的中頻信號(hào)或者兩路正交的基帶信號(hào)送入基帶接收機(jī)FPGA板?;鶐Ы邮諜C(jī)FPGA板的核心是可配置的FPGA器件,其可以加載預(yù)先編制好的HDL程序文件,并執(zhí)行相應(yīng)基帶處理功能。最終基帶輸出的數(shù)據(jù)通過(guò)CPU控制板傳輸?shù)絇C機(jī)上供視頻數(shù)據(jù)處理。
以上通過(guò)具體實(shí)施方式
和實(shí)施例對(duì)本發(fā)明進(jìn)行了詳細(xì)的說(shuō)明,但這些并非構(gòu)成對(duì)本發(fā)明的限制。在不脫離本發(fā)明原理的情況下,本領(lǐng)域的技術(shù)人員還可做出許多變形和改進(jìn),這些也應(yīng)視為本發(fā)明的保護(hù)范圍。
權(quán)利要求
1.一種中國(guó)移動(dòng)多媒體廣播電視CMMB接收機(jī)硬件開發(fā)裝置,其特征在于,包括: 測(cè)試擴(kuò)展板,為測(cè)試儀器提供關(guān)鍵測(cè)試信號(hào)的硬件測(cè)試接口 ; 射頻接收機(jī)板,與所述測(cè)試擴(kuò)展板相連接,用于接收射頻或中頻信號(hào),并將其數(shù)字化; 基帶接收機(jī)現(xiàn)場(chǎng)可編程門陣列FPGA板,與所述射頻接收機(jī)板相連接,用于執(zhí)行編寫好的基帶接收機(jī)硬件描述語(yǔ)言HDL代碼; CPU控制板,與所述射頻接收機(jī)板、基帶接收機(jī)現(xiàn)場(chǎng)可編程門陣列FPGA板和測(cè)試擴(kuò)展板相連接,接受PC機(jī)的控制指令,對(duì)所述射頻接收機(jī)板、基帶接收機(jī)現(xiàn)場(chǎng)可編程門陣列FPGA板和測(cè)試擴(kuò)展板進(jìn)行控制,并向PC機(jī)傳送中國(guó)移動(dòng)多媒體廣播電視CMMB基帶解調(diào)后的數(shù)據(jù)。
2.如權(quán)利要求1所述的CMMB接收機(jī)硬件開發(fā)裝置,其特征在于:所述測(cè)試擴(kuò)展板,射頻接收機(jī)板,基帶接收機(jī)現(xiàn)場(chǎng)可編程門陣列FPGA板,CPU控制板分別獨(dú)立制作,通過(guò)雙向連接器疊摞插接,每塊板根據(jù)需要升級(jí)和/或替換。
3.如權(quán)利要求1所述的CMMB接收機(jī)硬件開發(fā)裝置,所述射頻接收機(jī)板包括一射頻接收機(jī)子板,該射頻接收機(jī)子板通過(guò)連接器與射頻接收機(jī)板相連接,兼容各種不同型號(hào)的射頻接收機(jī)芯片。
4.如權(quán)利要求3所述的CMMB接收機(jī)硬件開發(fā)裝置,其特征在于:所述射頻接收機(jī)板支持中頻信號(hào)和射頻信號(hào)輸入;當(dāng)輸入是中頻信號(hào)時(shí),則將該中頻信號(hào)直接送入模數(shù)轉(zhuǎn)換器轉(zhuǎn)化為數(shù)字信號(hào);當(dāng)輸入為射頻信號(hào)時(shí),射頻接收機(jī)子板有兩種工作模式,在中頻輸出模式下,射頻信號(hào)經(jīng)過(guò)下變頻轉(zhuǎn)化為中頻信號(hào),然后經(jīng)過(guò)模數(shù)轉(zhuǎn)換器轉(zhuǎn)化為數(shù)字信號(hào);在基帶輸出模式下,射頻信號(hào)經(jīng)過(guò)下變頻轉(zhuǎn)化為兩路正交的基帶信號(hào),然后兩路正交的基帶信號(hào)分別再分別經(jīng)過(guò)兩個(gè)模數(shù)轉(zhuǎn)換器轉(zhuǎn)化為數(shù)字信號(hào)。
5.如權(quán)利I所述的CMMB接收機(jī)硬件開發(fā)裝置,其特征在于,所述測(cè)試擴(kuò)展板與射頻接收機(jī)板,基帶接收機(jī)現(xiàn)場(chǎng)可編程門陣列FPGA板,CPU控制板的關(guān)鍵信號(hào)端子相連接,為邏輯分析儀探頭提供可以直接插入的物理連接器。
6.如權(quán)利I所述的CMMB接收機(jī)硬件開發(fā)裝置,其特征在于:所述CPU控制板對(duì)外提供以太網(wǎng)和/或通用串行總線USB接口。
全文摘要
本發(fā)明公開了一種CMMB接收機(jī)硬件開發(fā)裝置,包括測(cè)試擴(kuò)展板,為測(cè)試儀器提供關(guān)鍵測(cè)試信號(hào)的硬件測(cè)試接口;射頻接收機(jī)板,與所述測(cè)試擴(kuò)展板相連接,用于接收射頻或中頻信號(hào),并將其數(shù)字化;基帶接收機(jī)現(xiàn)場(chǎng)可編程門陣列FPGA板,與所述射頻接收機(jī)板相連接,用于執(zhí)行編寫好的基帶接收機(jī)硬件描述語(yǔ)言HDL代碼;CPU控制板與所述射頻接收機(jī)板、基帶接收機(jī)現(xiàn)場(chǎng)可編程門陣列FPGA板和測(cè)試擴(kuò)展板相連接,接受PC機(jī)的控制指令,對(duì)所述射頻接收機(jī)板、基帶接收機(jī)現(xiàn)場(chǎng)可編程門陣列FPGA板和測(cè)試擴(kuò)展板進(jìn)行控制,并向PC機(jī)傳送中國(guó)移動(dòng)多媒體廣播電視CMMB基帶解調(diào)后的數(shù)據(jù)。本發(fā)明可以實(shí)現(xiàn)對(duì)CMMB接收機(jī)系統(tǒng)的全面驗(yàn)證、測(cè)試功能。
文檔編號(hào)H04B17/00GK103209033SQ20121000970
公開日2013年7月17日 申請(qǐng)日期2012年1月13日 優(yōu)先權(quán)日2012年1月13日
發(fā)明者李剛 申請(qǐng)人:上海華虹集成電路有限責(zé)任公司