專利名稱:有線電視以太網同軸電纜傳輸局端模塊管理電路的制作方法
技術領域:
本實用新型涉及一種用于有線電視網絡三網融合改造的NGB (Next Generation Broadcasting,下一代廣播電視網)以太網同軸電纜傳輸局端模塊管理電路,屬于有線電視技術領域,尤其是混合光纖同軸電纜網EOC (Ethernet Over Cable以太網同軸電纜傳輸頭端)網絡改造的一種基于有線電視雙向傳輸局端模塊管理電路。
背景技術:
年12月4日,科技部和廣電總局共同簽署《國家高性能寬帶信息網暨中國下一代廣播電視網自主創(chuàng)新合作協(xié)議書》,在《合作協(xié)議書》中首次提出了 NGB的概念,標志著中國廣電NGB時代的正式啟航。2010年年初國務院總理溫家寶主持召開的國務院常務會議中, 決定加快推進電信網、廣播電視網和互聯(lián)網的三網融合,會議中提出了兩步走的階段性目標2010年 2012年,雙向進入試點,探索形成保障三網融合規(guī)范有序開展的政策體系和體制機制。2013年 2015年,總結推廣試點經驗,全面實現(xiàn)三網融合發(fā)展,普及應用融合業(yè)務,基本形成適度競爭的網絡產業(yè)格局。
發(fā)明內容本實用新型的目的是要提供一種有線電視以太網同軸電纜傳輸局端模塊管理電路,它的管理功能多樣,能提供對設備的多種性能進行監(jiān)控,可提供告警信息。本實用新型的目的是這樣來達到的,一種有線電視以太網同軸電纜傳輸局端模塊管理電路,包括電容C1-C42,電阻R1-R47,電感L1-L4,二極管D1-D3,晶振Y1,插座JU J2, 網口 RJ1、RJ2,按鈕開關K1,芯片Q1、T1、U1-U6,其中Ql為LM1117F芯片,Tl為H2001DG芯片, Ul 為 KS8695PX 芯片,U2、U3 為 DS1232AATA-75-F128M 芯片,U4 為 MX29LV640EBTI-70GFLSH 芯片,U5 為 MAX3232 芯片,U6 為 SY8009 芯片,芯片 Ul 的 4-16,19-32,34-53,56-66,68-70, 72、82-85、89、100、103-106、118、119、133-140、150-153、167-174、184-187、191、203、219、 221、238、253-255、271、288 腳懸空,芯片 Ul 的 1、71、109-113、126-130、143-147、160-164、 177-181 腳接地,芯片 Ul 的 79-81、96-98、114、115、131、132、158、159、175、176、182、183、 192、193、197-200、209、210、214-217 腳接直流電壓 3. 3V,芯片 Ul 的 73_78、90_95、107、108、 124、125、141、142、148、149、165、166、194-196、211-213 腳接直流電壓 1. 8V,芯片 Ul 的 2 腳接電阻Rl的一端,電阻Rl的另一端接芯片Ul的55腳,芯片Ul的3腳接電阻R2的一端, 電阻R2的另一端接電阻R3的一端、按鈕開關Kl的1腳、芯片Ul的17腳,按鈕開關Kl的 2、3、4腳接地,電阻R3的另一端接芯片Ul的101腳,芯片Ul的18、58、86_88、102腳分別接電阻R40-R45的一端,電阻R40-R45的另一端接地,芯片Ul的69腳接晶振Y1、電容Cl的一端,芯片Ul的70腳接晶振Yl另一端、電容C2的一端,電容C1、C2的另一端接地,芯片Ul的 54、99、116、117、237腳分別接電阻1 6-1 10的一端,電阻R6-R10的另一端接直流電壓3. 3V, 芯片Ul的33腳接二極管Dl負極,二極管Dl正極接電阻R4的一端,芯片Ul的67腳接二極管D2負極,二極管D2正極接電阻R5的一端,電阻R4、R5的另一端接直流電壓3. 3V,芯片
5Ul的202腳接電阻R14、R15的一端,電阻R14的另一端接芯片U5的10腳,電阻R15的另一端接芯片U5的15腳、電容C4、C5的一端,電容C4的另一端接芯片U5的6腳,電容C5的另一端接芯片U5的2腳,芯片Ul的218腳接芯片TO的11腳,芯片Ul的201腳接電阻Rl 1、 R13的一端,電阻R13的另一端接芯片U5的9腳,芯片Ul的220腳接電阻R12的一端、芯片 U5的12腳,電阻R11、R12的另一端接直流電壓3. 3V,芯片U5的16腳、電容C3的一端接直流電壓3. 3V,電容C3的另一端接地,芯片U5的4腳接電容C7的一端,電容C7的另一端接芯片U5的5腳,芯片U5的1腳接電容C6的一端,電容C6的另一端接芯片U5的3腳,芯片 U5的7、8腳懸空,芯片U5的13腳接插座J2的4腳,芯片U5的14腳接插座J2的2腳,插座J2的1、3腳懸空,芯片Ul的157腳接電阻R28的一端、芯片Tl的1腳,芯片Ul的156腳接電阻R27的一端、芯片Tl的2腳,電阻R27、R28的另一端接電容Cll的一端,電容Cll的另一端接地,芯片Ul的巧4腳接電阻R26的一端、芯片Tl的4腳,芯片Ul的155腳接電阻 R25的一端、芯片Tl的5腳,電阻R25、R26的另一端接電容ClO的一端,電容ClO的另一端接地,芯片Tl的3腳接電容C9的一端,電容C9的另一端接地,芯片Tl的16、17、19、20腳分別接網口 RJl的1、2、3、4腳,芯片Tl的18腳接電阻R21的一端,網口 RJl的5、6腳接電阻R20的一端,網口 RJl的7、8腳接電阻R19的一端,網口 RJ2的7、8腳接電阻R22的一端, 網口 RJ2的5、6腳接電阻R23的一端,芯片Tl的13腳接電阻R24的一端,電阻R19-R24的另一端接電容C8的一端,電容C8的另一端接地,芯片Tl的14、15、11、12腳分別接網口 RJ2 的4、3、2、1腳,芯片Ul的123腳接電阻R32的一端、芯片Tl的6腳,芯片Ul的122腳接電阻R31的一端、芯片Tl的7腳,電阻R31、R32的另一端接電容C14的一端,電容C14的另一端接地,芯片Ul的120腳接電阻R30的一端、芯片Tl的9腳,芯片Ul的121腳接電阻似9 的一端、芯片Tl的10腳,電阻R29、R30的另一端接電容C13的一端,電容C13的另一端接地,芯片Tl的8腳接電容C12的一端,電容C12的另一端接地,芯片Ul的272腳接電阻R18 的一端、芯片U4的28腳,電阻R18的另一端、芯片U4的27、46腳接地,直流電壓3. 3V接芯片U4的37腳、電阻R16、R17的一端,電阻R16的另一端接芯片U4的14腳,電阻R17的另一端接芯片U4的47腳、電阻R46的一端,電阻R46的另一端接地,芯片U4的15腳懸空,芯片Ul的289腳接芯片U4的12腳,芯片Ul的236腳接芯片U4的沈腳,芯片Ul的204腳接芯片U4的11腳,芯片Ul的188腳接芯片U4的17腳,芯片Ul的189腳接芯片U4的16 腳,芯片Ul的190腳接芯片U4的9腳,芯片Ul的205腳接芯片U4的3腳,芯片Ul的206 腳接芯片U4的2腳,芯片Ul的207腳接芯片U4的1腳,芯片Ul的208腳接芯片U4的48 腳,芯片Ul的222腳接芯片U4的5腳、芯片U2、U3的21腳,芯片Ul的223腳接芯片U4的 4腳,芯片Ul的2M腳接芯片U4的10腳、芯片U2、U3的22腳,芯片Ul的225腳接芯片U4 的13腳、芯片U2、U3的23腳,芯片Ul的2 腳接芯片U2的20腳,芯片Ul的227腳接芯片U2、U3的59腳,芯片Ul的2 腳接芯片U2、U3的56腳,芯片Ul的2 腳接芯片U2、U3 的53腳,芯片Ul的230腳接芯片U2、U3的47腳,芯片Ul的231腳接芯片芯片U2、U3的39 腳,芯片Ul的232腳接芯片芯片U2、U3的33腳,芯片Ul的233腳接芯片U4的41腳、芯片 U2、U3的82腳,芯片Ul的2;34腳接芯片U4的32腳、芯片U2、U3的76腳,芯片Ul的235 腳接芯片U4的40腳、芯片U2、U3的10腳,芯片Ul的239腳接芯片U4的8腳、芯片U2、U3 的65腳,芯片Ul的240腳接芯片U4的7腳、芯片U2、U3的66腳,芯片Ul的241腳接芯片 U4的6腳、芯片U2、U3的M腳,芯片Ul的242腳接芯片U3的20腳,芯片Ul的243腳接芯片U2、U3的19腳,芯片Ul的244腳接芯片U2、U3的28腳,芯片Ul的245腳接芯片U2、 U3的M腳,芯片Ul的246腳接芯片U2、U3的51腳,芯片Ul的247腳接芯片U2、U3的45 腳,芯片Ul的248腳接芯片U2、U3的37腳,芯片Ul的249腳接芯片U2、U3的31腳,芯片 Ul的250腳接芯片U4的39腳、芯片U2、U3的80腳,芯片Ul的251腳接芯片U4的30腳、 芯片U2、U3的74腳,芯片Ul的252腳接芯片U4的38腳、芯片U2、U3的8腳,芯片Ul的 256、285腳接芯片U4的42腳、芯片U2、U3的11腳,芯片Ul的257、268腳接芯片U4的44 腳、芯片U2、U3的13腳,芯片Ul的258、269腳接芯片U4的;35腳、芯片U2、U3的7腳,芯片 Ul的259、270腳接芯片U4的31腳、芯片U2、U3的4腳,芯片Ul的260腳接芯片U2、U3的 18腳,芯片Ul的261腳接芯片U2、U3的71腳,芯片Ul的263腳接芯片U2、U3的50腳,芯片Ul的264腳接芯片U2、U3的42腳,芯片Ul的265腳接芯片U2、U3的36腳,芯片Ul的 266腳接芯片U4的45腳、芯片U2、U3的85腳,芯片Ul的267腳接芯片U4的36腳、芯片 U2、U3的79腳,芯片Ul的273腳接芯片U4的20腳、芯片U2、U3的62腳,芯片Ul的274 腳接芯片U4的21腳、芯片U2、U3的61腳,芯片Ul的275腳接芯片U4的23腳、芯片U2、 U3的27腳,芯片Ul的276腳接芯片U4的25腳、芯片U2、U3的25腳,芯片Ul的277腳接芯片U2、U3的17腳,芯片Ul的278腳接芯片U2、U3的16腳,芯片Ul的280腳接芯片U2、 U3的48腳,芯片Ul的281腳接芯片U2、U3的40腳,芯片Ul的282腳接芯片U2、U3的34 腳,芯片Ul的283腳接芯片U4的43腳、芯片U2、U3的83腳,芯片Ul的284腳接芯片U4 的;34腳、芯片U2、U3的77腳,芯片Ul的286腳接芯片U4的33腳、芯片U2、U3的5腳,芯片Ul的287腳接芯片U4的四腳、芯片U2、U3的2腳,芯片U4的M腳接芯片U2、U3的沈腳,芯片U4的22腳接芯片U2、U3的60腳,芯片U4的19腳接芯片U2、U3的63腳,芯片U4 的 18 腳接芯片 U2、U3 的 64 腳,芯片 U2、U3 的 6、12、32、38、44、46、52、58、72、78、84、86 腳接地,芯片U2、U3的1、3、9、15、四、35、41、43、49、55、75、81腳接直流電壓3. 3V,直流電壓3. 3V 接電阻R36、R37的一端,電阻R36的另一端接芯片U2的67腳,電阻R37的另一端接芯片U3 的67腳,芯片U2的68腳接電阻R34的一端,芯片U3的68腳接電阻R35的一端,電阻R34、 R35的另一端接電阻R33的一端、芯片Ul的279腳,電阻R33的另一端接芯片Ul的262腳, 插座Jl的1腳接電感L2的一端,電感L2的另一端接地,插座Jl的2腳接電感Ll的一端, 電感Ll的另一端接電容C15的一端并輸出直流電壓12V,電容C15的另一端接地,直流電壓12V接芯片Ql的Vin腳,芯片Ql的Vss腳接地,芯片Ql的Vout腳接電容C16、C17、電感L3的一端,電容C16、C17的另一端接地,電感L3的另一端接電容C18-a9的一端并輸出直流電壓1. 8V,電容C18-C29的另一端接地,直流電壓12V接芯片U6的2腳、電阻R38、電容C30的一端,電容C30的另一端接地,電阻R38的另一端接芯片U6的7腳,芯片TO的1、 5、6、8腳懸空,芯片U6的4腳接地,芯片U6的3腳接電感L4的一端、二極管D3負極,二極管D3正極接地,電感L4的另一端接電阻R39、電容C31-C42的一端并輸出直流電壓3. 3V, 電容C31-C42另一端接地,電阻R39的另一端接電阻R47的一端,電阻R47的另一端接地。 本實用新型的管理電路中,內置豐富的設備管理功能。包括設備基本信息配置、設備重啟、端口配置與強制下線等功能。EOC管理組件將用戶和設備的唯一標識MAC地址進行對應,網管系統(tǒng)可以自動綁定用戶和設備的對應關系,也配備手動設置的自定義人性化功能,同時,系統(tǒng)對最終用戶可以進行強有力的啟用和禁用控制,以保證EOC業(yè)務使用者的合法性和靈活性。在用戶管理的基礎上,可以方便對用戶選擇不同的套餐進行業(yè)務配置,根據(jù)運營商客戶的使用習慣,靈活內置多種不同帶寬配置套餐,可以供管理員自由選擇。同時, 系統(tǒng)支持對套餐進行增、刪、改,還可以進行自動復制批量生成等操作。系統(tǒng)提供對設備的多種性能監(jiān)控指標,可以快速地了解網絡性能的分布,方便管理員準確定位性能的瓶頸。精細化的EOC性能監(jiān)視還可以通過表格、曲線圖和餅狀圖等多種方式展示數(shù)據(jù)。系統(tǒng)提供豐富的告警信息,可實時監(jiān)控設備狀態(tài),智能化告警分析同時支持重復告警過濾、突發(fā)的大流量告警過濾、未知告警過濾和用戶自定義規(guī)則過濾,屏蔽冗余的告警信息,支持在海量的網絡告警中提取有效告警,并為診斷設備相關狀態(tài)提供快速有效的定位手段。系統(tǒng)還提供預定義批量配置模板,可以快速實現(xiàn)對網絡中大量設備同時進行批量業(yè)務部署,大大節(jié)省整網部署所需的人力和時間成本。
圖1為本實用新型的原理圖。
具體實施方式
參見圖有線電視以太網同軸電纜傳輸局端模塊管理電路是上電后輸出12V直流電壓通過同步降壓轉換芯片U6輸出3. 3V直流電壓、低壓差調壓芯片Ql輸出1. 8V直流電壓,局端管理模塊工作,主芯片Ul多端口單PCI網關芯片讀取U4的FLSH存儲芯片里面的存儲程序,并將程序映射到U2、U3 二進制存儲芯片中進行處理,通過Tl網絡濾波器芯片處理由網口一路連接上聯(lián)設備,一路連接以太網同軸電纜傳輸局端模塊控制電路,靈活配置控制板而不影響以太網同軸電纜傳輸局端模塊控制電路的正常業(yè)務,更好的完善局端模塊控制電路的各種功能要求,完成局端模塊管理電路的控制功能。供電電源線插入插座J1,由電感Li、L2、電容C15組成濾波電路,輸出直流電壓 12V ;直流電壓12V輸入由芯片U6、電感L4、電阻R38、R39、R47、電容C30-C42、二極管D3組成的降壓轉換濾波電路輸出直流電壓3. 3V ;直流電壓12V輸入由芯片Q1、電容C16-C29、電感L3組成的降壓穩(wěn)壓濾波電路輸出直流電壓1. 8V ;主芯片U1、按鈕開關K1、發(fā)光二級管 Dl、D2、晶振Y1、電容C1-C3、電阻R1-R12、R40-45組成網絡數(shù)據(jù)交換、工作狀態(tài)指示電路; 芯片U2-U4、電阻R16-R18、R33-R37、R46組成數(shù)據(jù)程序存儲處理電路,連接網絡數(shù)據(jù)交換、 工作狀態(tài)指示電路 ’芯片TO、插座J2、電容C4-C7、電阻R13-R15組成數(shù)據(jù)串口電路,連接網絡數(shù)據(jù)交換、工作狀態(tài)指示電路;芯片Tl、網口 RJ1、RJ2、電容C8-C14、電阻R19-R32組成數(shù)據(jù)接口電路,連接網絡數(shù)據(jù)交換、工作狀態(tài)指示電路,網口 RJl連接上聯(lián)端口,網口 RJ2連接局端模塊控制電路。其中Cl、C2為震蕩電容,C4-C7為高頻隔直電容,C3、C8-C42為高頻濾波電容, R1-R39為限流電阻,R40-R47為壓降電阻,DU D2為發(fā)光二級管,D3為二極管,L1-L4為高頻濾波電感,Yl為晶振,Jl為1X2電源插座,J2為1X4串口插座,RJ1、RJ2為RJ45網口,Kl為按鈕開關,Ql為LM1117F低壓差調壓芯片,Tl為H2001DG網絡濾波器芯片,Ul為 KS8695PX多端口單PCI網關芯片,U2、U3為DS1232AATA-75-FU8M 二進制存儲芯片,U4為 MX^LV640EBTI-70GFLSH存儲芯片,U5為MAX3232串口芯片,U6為SY8009同步降壓轉換芯片。化是信息網絡發(fā)展的總趨勢。新一代編解碼技術的傳輸都是基于IP格式的,因此前端必須IP化,前端IP化必然帶動傳輸網絡的IP化。本實用新型是根據(jù)國家廣電總局NGB 廣播電視網絡要求最新研制開發(fā)的有線電視以太網同軸電纜傳輸局端模塊管理電路,它有如下幾點技術優(yōu)勢1、一套系統(tǒng)解決多種問題。EOC管理組件通過統(tǒng)一的管理系統(tǒng),解決管理設備數(shù)量龐大、組網業(yè)務配置方式多樣及業(yè)務配置復雜三大問題。、動態(tài)拓撲實時反映網絡狀況。EOC管理組件提供動態(tài)融合告警狀態(tài)的EoC全網拓撲,并且支持自定義視圖,提高網絡管理員管理易用性和實時性。、用戶套餐管理雙平面。EOC管理組件對于用戶的業(yè)務,采用用戶、套餐兩種管理平面,兩種方式相結合引導管理員快速部署業(yè)務,并可通過不同視角和管理維度進行綜合監(jiān)管,打破傳統(tǒng)管理系統(tǒng)的桎梏,對業(yè)務配置管理進行了創(chuàng)新。、圖形操作引導配置輕松高效。EOC管理組件通過圖形化和向導化的操作引導方式,為管理員提供簡單的管理入口,可輕松完成復雜配置的定制和下發(fā),幫助管理員提升效率。、支持與EPON管理解決方案統(tǒng)一融合。EOC管理組件同時可以與EPON管理解決方案統(tǒng)一融合,對于運營商及廣電雙向網改造可一次部署,長久利用。
權利要求1.有線電視以太網同軸電纜傳輸局端模塊管理電路,其特征在于包括電容C1-C42,電阻R1-R47,電感L1-L4,二極管D1-D3,晶振Y1,插座Jl、J2,網口 RJl、RJ2,按鈕開關K1,芯片 Q1、T1、U1-U6,其中 Ql 為 LM1117F 芯片,Tl 為 H2001DG 芯片,Ul 為 KS8695PX 芯片,U2、U3 為 DS1232AATA-75-FU8M 芯片,U4 為 MX^LV640EBTI_70GFLSH 芯片,U5 為 MAX3232 芯片,U6 為 SY8009 芯片,芯片 Ul 的 4-16、19-32、34-53、56-66、68-70、72、82-85、89、100、103-106、 118、119、133-140、150-153、167-174、184-187、191、203、219、221、238、253-255、271、288 腳懸空,芯片 Ul 的 1、71、109-113、1洸-130、143-147、160-164、177-181 腳接地,芯片 Ul 的 79-81、96-98、114、115、131、132、158、159、175、176、182、183、192、193、197-200、209、210、 214-217 腳接直流電壓 3. 3V,芯片 Ul 的 73_78、90_95、107、108、124、125、141、142、148、149、 165、166、194-196、211-213腳接直流電壓1. 8V,芯片Ul的2腳接電阻Rl的一端,電阻Rl 的另一端接芯片Ul的55腳,芯片Ul的3腳接電阻R2的一端,電阻R2的另一端接電阻R3 的一端、按鈕開關Kl的1腳、芯片Ul的17腳,按鈕開關Kl的2、3、4腳接地,電阻R3的另一端接芯片Ul的101腳,芯片Ul的18、58、86-88、102腳分別接電阻R40-R45的一端,電阻 R40-R45的另一端接地,芯片Ul的69腳接晶振Y1、電容Cl的一端,芯片Ul的70腳接晶振 Yl另一端、電容C2的一端,電容C1、C2的另一端接地,芯片Ul的54、99、116、117、237腳分別接電阻R6-R10的一端,電阻R6-R10的另一端接直流電壓3. 3V,芯片Ul的33腳接二極管 Dl負極,二極管Dl正極接電阻R4的一端,芯片Ul的67腳接二極管D2負極,二極管D2正極接電阻R5的一端,電阻R4、R5的另一端接直流電壓3. 3V,芯片Ul的202腳接電阻R14、 R15的一端,電阻R14的另一端接芯片U5的10腳,電阻R15的另一端接芯片U5的15腳、電容C4、C5的一端,電容C4的另一端接芯片U5的6腳,電容C5的另一端接芯片TO的2腳,芯片Ul的218腳接芯片TO的11腳,芯片Ul的201腳接電阻R11、R13的一端,電阻R13的另一端接芯片U5的9腳,芯片Ul的220腳接電阻R12的一端、芯片U5的12腳,電阻R11、R12 的另一端接直流電壓3. 3V,芯片U5的16腳、電容C3的一端接直流電壓3. 3V,電容C3的另一端接地,芯片U5的4腳接電容C7的一端,電容C7的另一端接芯片U5的5腳,芯片U5的 1腳接電容C6的一端,電容C6的另一端接芯片U5的3腳,芯片U5的7、8腳懸空,芯片U5 的13腳接插座J2的4腳,芯片U5的14腳接插座J2的2腳,插座J2的1、3腳懸空,芯片 Ul的157腳接電阻R28的一端、芯片Tl的1腳,芯片Ul的156腳接電阻R27的一端、芯片 Tl的2腳,電阻R27、R28的另一端接電容Cll的一端,電容Cll的另一端接地,芯片Ul的 154腳接電阻R26的一端、芯片Tl的4腳,芯片Ul的155腳接電阻R25的一端、芯片Tl的 5腳,電阻R25、R26的另一端接電容ClO的一端,電容ClO的另一端接地,芯片Tl的3腳接電容C9的一端,電容C9的另一端接地,芯片Tl的16、17、19、20腳分別接網口 RJl的1、2、 3、4腳,芯片Tl的18腳接電阻R21的一端,網口 RJl的5、6腳接電阻R20的一端,網口 RJl 的7、8腳接電阻R19的一端,網口 RJ2的7、8腳接電阻R22的一端,網口 RJ2的5、6腳接電阻R23的一端,芯片Tl的13腳接電阻R24的一端,電阻R19-R24的另一端接電容C8的一端,電容C8的另一端接地,芯片Tl的14、15、11、12腳分別接網口 RJ2的4、3、2、1腳,芯片 Ul的123腳接電阻R32的一端、芯片Tl的6腳,芯片Ul的122腳接電阻R31的一端、芯片 Tl的7腳,電阻R31、R32的另一端接電容C14的一端,電容C14的另一端接地,芯片Ul的 120腳接電阻R30的一端、芯片Tl的9腳,芯片Ul的121腳接電阻R29的一端、芯片Tl的 10腳,電阻R29、R30的另一端接電容C13的一端,電容C13的另一端接地,芯片Tl的8腳接電容C12的一端,電容C12的另一端接地,芯片Ul的272腳接電阻R18的一端、芯片U4的 28腳,電阻R18的另一端、芯片U4的27、46腳接地,直流電壓3. 3V接芯片U4的37腳、電阻 R16、R17的一端,電阻R16的另一端接芯片U4的14腳,電阻R17的另一端接芯片U4的47 腳、電阻R46的一端,電阻R46的另一端接地,芯片U4的15腳懸空,芯片Ul的289腳接芯片U4的12腳,芯片Ul的236腳接芯片U4的沈腳,芯片Ul的204腳接芯片U4的11腳,芯片Ul的188腳接芯片U4的17腳,芯片Ul的189腳接芯片U4的16腳,芯片Ul的190腳接芯片U4的9腳,芯片Ul的205腳接芯片U4的3腳,芯片Ul的206腳接芯片U4的2腳, 芯片Ul的207腳接芯片U4的1腳,芯片Ul的208腳接芯片U4的48腳,芯片Ul的222腳接芯片U4的5腳、芯片U2、U3的21腳,芯片Ul的223腳接芯片U4的4腳,芯片Ul的2M 腳接芯片U4的10腳、芯片U2、U3的22腳,芯片Ul的225腳接芯片U4的13腳、芯片U2、U3 的23腳,芯片Ul的2 腳接芯片U2的20腳,芯片Ul的227腳接芯片U2、U3的59腳,芯片Ul的2 腳接芯片U2、U3的56腳,芯片Ul的2 腳接芯片U2、U3的53腳,芯片Ul的 230腳接芯片U2、U3的47腳,芯片Ul的231腳接芯片芯片U2、U3的39腳,芯片Ul的232 腳接芯片芯片U2、U3的33腳,芯片Ul的233腳接芯片U4的41腳、芯片U2、U3的82腳,芯片Ul的2;34腳接芯片U4的32腳、芯片U2、U3的76腳,芯片Ul的235腳接芯片U4的40 腳、芯片U2、U3的10腳,芯片Ul的239腳接芯片U4的8腳、芯片U2、U3的65腳,芯片Ul 的240腳接芯片U4的7腳、芯片U2、U3的66腳,芯片Ul的241腳接芯片U4的6腳、芯片 U2、U3的M腳,芯片Ul的242腳接芯片U3的20腳,芯片Ul的243腳接芯片U2、U3的19 腳,芯片Ul的244腳接芯片U2、U3的28腳,芯片Ul的245腳接芯片U2、U3的M腳,芯片 Ul的246腳接芯片U2、U3的51腳,芯片Ul的247腳接芯片U2、U3的45腳,芯片Ul的248 腳接芯片U2、U3的37腳,芯片Ul的249腳接芯片U2、U3的31腳,芯片Ul的250腳接芯片U4的39腳、芯片U2、U3的80腳,芯片Ul的251腳接芯片U4的30腳、芯片U2、U3的74 腳,芯片Ul的252腳接芯片U4的38腳、芯片U2、U3的8腳,芯片Ul的256、285腳接芯片 U4的42腳、芯片U2、U3的11腳,芯片Ul的257、268腳接芯片U4的44腳、芯片U2、U3的 13腳,芯片Ul的258、269腳接芯片U4的35腳、芯片U2、U3的7腳,芯片Ul的259、270腳接芯片U4的31腳、芯片U2、U3的4腳,芯片Ul的260腳接芯片U2、U3的18腳,芯片Ul的 261腳接芯片U2、U3的71腳,芯片Ul的263腳接芯片U2、U3的50腳,芯片Ul的264腳接芯片U2、U3的42腳,芯片Ul的265腳接芯片U2、U3的36腳,芯片Ul的266腳接芯片U4 的45腳、芯片U2、U3的85腳,芯片Ul的267腳接芯片U4的36腳、芯片U2、U3的79腳,芯片Ul的273腳接芯片U4的20腳、芯片U2、U3的62腳,芯片Ul的274腳接芯片U4的21 腳、芯片U2、U3的61腳,芯片Ul的275腳接芯片U4的23腳、芯片U2、U3的27腳,芯片Ul 的276腳接芯片U4的25腳、芯片U2、U3的25腳,芯片Ul的277腳接芯片U2、U3的17腳, 芯片Ul的278腳接芯片U2、U3的16腳,芯片Ul的280腳接芯片U2、U3的48腳,芯片Ul 的281腳接芯片U2、U3的40腳,芯片Ul的282腳接芯片U2、U3的34腳,芯片Ul的283腳接芯片U4的43腳、芯片U2、U3的83腳,芯片Ul的284腳接芯片U4的;34腳、芯片U2、U3 的77腳,芯片Ul的286腳接芯片U4的33腳、芯片U2、U3的5腳,芯片Ul的287腳接芯片 U4的四腳、芯片U2、U3的2腳,芯片U4的M腳接芯片U2、U3的沈腳,芯片U4的22腳接芯片U2、U3的60腳,芯片U4的19腳接芯片U2、U3的63腳,芯片U4的18腳接芯片U2、U3 的 64 腳,芯片 U2、U3 的 6、12、32、38、44、46、52、58、72、78、84、86 腳接地,芯片 U2、U3 的 1、·3、9、15、29、35、41、43、49、55、75、81 腳接直流電壓 3. 3V,直流電壓 3. 3V 接電阻 R36、R37 的一端,電阻R36的另一端接芯片U2的67腳,電阻R37的另一端接芯片U3的67腳,芯片U2 的68腳接電阻R34的一端,芯片U3的68腳接電阻R35的一端,電阻R34、R35的另一端接電阻R33的一端、芯片Ul的279腳,電阻R33的另一端接芯片Ul的262腳,插座Jl的1腳接電感L2的一端,電感L2的另一端接地,插座Jl的2腳接電感Ll的一端,電感Ll的另一端接電容C15的一端并輸出直流電壓12V,電容C15的另一端接地,直流電壓12V接芯片Ql 的Vin腳,芯片Ql的Vss腳接地,芯片Ql的Vout腳接電容C16、C17、電感L3的一端,電容 C16、C17的另一端接地,電感L3的另一端接電容C18-a9的一端并輸出直流電壓1. 8V,電容C18-C29的另一端接地,直流電壓12V接芯片U6的2腳、電阻R38、電容C30的一端,電容C30的另一端接地,電阻R38的另一端接芯片U6的7腳,芯片U6的1、5、6、8腳懸空,芯片U6的4腳接地,芯片U6的3腳接電感L4的一端、二極管D3負極,二極管D3正極接地, 電感L4的另一端接電阻R39、電容C31-C42的一端并輸出直流電壓3. 3V,電容C31-C42另一端接地,電阻R39的另一端接電阻R47的一端,電阻R47的另一端接地。
專利摘要一種有線電視以太網同軸電纜傳輸局端模塊管理電路,屬于有線電視技術領域。包括電容C1-C42,電阻R1-R47,電感L1-L4,二極管D1-D3,晶振Y1,插座J1、J2,網口RJ1、RJ2,按鈕開關K1,芯片Q1、T1、U1-U6,其中Q1為LM1117F芯片,T1為H2001DG芯片,U1為KS8695PX芯片,U2、U3為DS1232AATA-75-F128M芯片,U4為MX29LV640EBTI-70GFLSH芯片,U5為MAX3232芯片,U6為SY8009芯片。優(yōu)點管理功能多樣,能提供對設備的多種性能進行監(jiān)控,可提供告警信息。
文檔編號H04N7/10GK202268966SQ20112041215
公開日2012年6月6日 申請日期2011年10月26日 優(yōu)先權日2011年10月26日
發(fā)明者張怡, 王偉民, 饒思霆, 高洋 申請人:常熟市高事達光電科技有限公司