專利名稱:光纖單向?qū)朐O(shè)備的傳輸模塊的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種單向?qū)朐O(shè)備領(lǐng)域,更為具體地講,本實(shí)用新型是一種進(jìn)行 數(shù)據(jù)單向傳遞的文件傳輸?shù)呐涮灼骷绕涫侵腹饫w單向?qū)朐O(shè)備的傳輸模塊,在國際專 利分類表中本實(shí)用新型應(yīng)該分為G部或者H部。
背景技術(shù):
隨著計算機(jī)技術(shù)和可移動存儲技術(shù)的不斷發(fā)展,特別是閃存技術(shù)的飛速發(fā)展,各 種USB存儲設(shè)備出現(xiàn)在人們的日常工作和生活中,給人們帶來了極大的方便。但隨之而來 的安全問題也日益增多,利用擺渡技術(shù),通過USB存儲設(shè)備竊取用戶隱私數(shù)據(jù)的事件頻頻 發(fā)生,當(dāng)涉及到國家、單位、個人等重大機(jī)密時會帶來不可估量的損失。
發(fā)明內(nèi)容本實(shí)用新型目的在于針對已有技術(shù)的不足,提供一個用于解決涉密計算機(jī)中數(shù) 據(jù)安全傳輸問題的配套技術(shù)方案,具體地講是提供一個光纖單向?qū)朐O(shè)備的傳輸模塊,實(shí) 現(xiàn)計算機(jī)中文件的單向傳輸,從根本上解決了涉密數(shù)據(jù)通過USB存儲設(shè)備被竊取的問題。本實(shí)用新型的目的是通過下述技術(shù)方案實(shí)現(xiàn)的所述的光纖單向傳輸模塊包括第二網(wǎng)絡(luò)變壓器、第三網(wǎng)絡(luò)變壓器、第一光纖收發(fā) 器、第二光纖收發(fā)器、第三光纖收發(fā)器和光模塊;所述的光模塊包括發(fā)送端和接收端,所述的發(fā)送端通過光纖連接接收端;所述的 第二網(wǎng)絡(luò)變壓器與所述的第一光纖收發(fā)器相互連接,所述的第三網(wǎng)絡(luò)變壓器與所述的第二 光纖收發(fā)器相互連接,所述的第三光纖收發(fā)器的光收端與所述的光模塊的發(fā)送端相互連 接,所述的第三光纖收發(fā)器的光發(fā)端連接所述的第一光纖收發(fā)器的光收端,所述的第一光 纖收發(fā)器的光發(fā)端連接所述的光模塊的發(fā)送端,所述的光模塊的接收端連接所述的第二光 纖收發(fā)器的光收端;所述的第二網(wǎng)絡(luò)變壓器與所述的嵌入式模塊相互連接,所述的第三網(wǎng) 絡(luò)變壓器與所述的USBtoLAN轉(zhuǎn)換模塊相互連接。由于本實(shí)用新型采用了上述的技術(shù)方案,作為光纖單向?qū)朐O(shè)備的核心,本實(shí)用 新型從物理鏈路上保證了信號的單向傳輸,因此客戶端計算機(jī)數(shù)據(jù)不會經(jīng)光纖單向?qū)朐O(shè) 備傳輸?shù)経SB存儲設(shè)備,從根本上解決了現(xiàn)有技術(shù)所存在的問題。在光纖單向?qū)朐O(shè)備中, 本實(shí)用新型發(fā)揮了關(guān)鍵作用。
以下結(jié)合附圖對本實(shí)用新型進(jìn)行扼要說明,其中附
圖1是本實(shí)用新型的方框原理圖。附圖2是本實(shí)用新型的第二網(wǎng)絡(luò)變壓器以及第一光纖收發(fā)器的電路原理圖。附圖3是本實(shí)用新型的光模塊的電路原理圖。附圖4是本實(shí)用新型的第二光纖收發(fā)器以及第三網(wǎng)絡(luò)變壓器的電路原理圖。[0013]附圖5是本實(shí)用新型的第三光纖收發(fā)器的電路原理圖。
具體實(shí)施方式
以下結(jié)合附圖和實(shí)施例對本實(shí)用新型進(jìn)一步說明,其中附圖1是本實(shí)用新型的方框原理圖。從該附圖可以看到所述的光纖單向傳輸模 塊包括第二網(wǎng)絡(luò)變壓器、第三網(wǎng)絡(luò)變壓器、第一光纖收發(fā)器、第二光纖收發(fā)器、第三光纖收 發(fā)器和光模塊。所述的光模塊包括發(fā)送端和接收端,所述的發(fā)送端通過光纖連接接收端;所 述的第二網(wǎng)絡(luò)變壓器與所述的第一光纖收發(fā)器相互連接,所述的第三網(wǎng)絡(luò)變壓器與所述的 第二光纖收發(fā)器相互連接,所述的第三光纖收發(fā)器的光收端與所述的光模塊的發(fā)送端相互 連接,所述的第三光纖收發(fā)器的光發(fā)端連接所述的第一光纖收發(fā)器的光收端,所述的第一 光纖收發(fā)器的光發(fā)端連接所述的光模塊的發(fā)送端,所述的光模塊的接收端連接所述的第二 光纖收發(fā)器的光收端;所述的第二網(wǎng)絡(luò)變壓器與所述的嵌入式模塊相互連接,所述的第三 網(wǎng)絡(luò)變壓器與所述的USBtoLAN轉(zhuǎn)換模塊相互連接。附圖1為連接上嵌入式模塊和USBtoLAN轉(zhuǎn)換模塊的本實(shí)用新型的原理方框圖。其 包括網(wǎng)絡(luò)變壓器、光纖收發(fā)器、光模塊及光纖等部分。各網(wǎng)絡(luò)變壓器主要起到信號耦合的作 用,可以增強(qiáng)信號使其傳輸距離增加;另外也可以使芯片端與外部隔離以提高抗干擾力,也 可以防止雷擊,在接到不同電平網(wǎng)卡接口時,可以減少相互之間的影響。光纖收發(fā)器的功能 為實(shí)現(xiàn)100Base-TX信號和100Base-FX信號之間的轉(zhuǎn)換,100Base-TX信號適合在網(wǎng)卡芯片 與網(wǎng)絡(luò)變壓器之間傳輸,而lOOBase-h信號則適合在光纖中傳輸,其接口主要包括電信號 (即100Base-TX信號)端和光信號(即lOOBase-Fx信號)端.而以上兩種信號端口又分 別包括信號發(fā)送端和信號接收端,經(jīng)常分別稱其為電收端、電發(fā)端、光收端和光發(fā)端。光模 塊為收發(fā)一體模塊,有一個發(fā)送端和一個接收端,其功能為實(shí)現(xiàn)光電轉(zhuǎn)換;在發(fā)送端,將從 第一光纖收發(fā)器送過來的電信號轉(zhuǎn)換為光信號,并通過光纖傳送出去;在接收端從光纖上 接收光信號,并將其轉(zhuǎn)換為電信號發(fā)送至第二光纖收發(fā)器。由于光纖單向傳輸模塊在硬件 線路上只存在單向的通信鏈路,而對于由光纖收發(fā)器組成的光纖通信線路來說,光纖收發(fā) 器是需要工作在雙向傳輸模式的,如果光纖收發(fā)器的信號接收端不能接收到信號,其信號 發(fā)送端將會停止發(fā)送數(shù)據(jù),為了解決此問題,實(shí)現(xiàn)單向傳輸,在光纖單向傳輸模塊的的發(fā)送 端,新增一個第三光纖收發(fā)器,使其光收端與光發(fā)端分別與第一光纖收發(fā)器的光發(fā)端與光 收端相連。于是在第一光纖收發(fā)器與第三光纖收發(fā)器之間形成了一個完整的雙向信號傳輸 通路,使第一光纖收發(fā)器能夠正常發(fā)送和接收數(shù)據(jù),而第一光纖收發(fā)器光發(fā)端同時與光模 塊相連,經(jīng)過光模塊的光電轉(zhuǎn)換后,進(jìn)而傳輸?shù)降诙饫w收發(fā)器的光收端。如上所示,從而 實(shí)現(xiàn)了數(shù)據(jù)的單向傳輸。其信號流程為嵌入式模塊發(fā)送過來的信號先經(jīng)過第二網(wǎng)絡(luò)變壓 器耦合后,傳送至第一光纖收發(fā)器的電收端,第一光纖收發(fā)器接收到此信號(100BASE-TX) 后,將此信號轉(zhuǎn)換為適合于光纖傳輸?shù)男盘?100BASE-FX),并通過其光發(fā)端傳送至光模塊 的發(fā)送端;此信號(100BASE-FX)同時傳送至第三光纖收發(fā)器的光收端,第三光纖收發(fā)器在 其光收端檢測到有信號輸入時,其光發(fā)端將會有信號輸出,此信號將傳送至第一光纖收發(fā) 器的光收端,從而保證第一光纖收發(fā)器能夠正常工作;傳送至光模塊發(fā)送端的信號經(jīng)過光 模塊電-光轉(zhuǎn)換后,經(jīng)過光纖傳送至光模塊的接收端,然后經(jīng)光-電轉(zhuǎn)換后轉(zhuǎn)換為電信號, 然后由光模塊的接收端傳送至第二光纖收發(fā)器的光收端,此信號(100BASE-FX)經(jīng)過第二光纖收發(fā)器后,轉(zhuǎn)換為100BASE-TX100BASE-TX,并由其電發(fā)端傳送至第三網(wǎng)絡(luò)變壓器,最后 傳送至USBtoLAN轉(zhuǎn)換模塊,實(shí)現(xiàn)數(shù)據(jù)的單向傳輸。附圖2是本實(shí)用新型的第二網(wǎng)絡(luò)變壓器以及第一光纖收發(fā)器的電路原理圖。該原 理圖是本電路的最佳實(shí)施例,從圖中可以看到所述的第二網(wǎng)絡(luò)變壓器以及第一光纖收發(fā) 器的電路包括第2網(wǎng)絡(luò)變壓器T2、集成電路U3、第二晶振Y2、第二十二電阻R22、第二十三 電阻R23、第二十四電阻R24、第二十五電阻R25、第二十六電阻R26、第二十七電阻R27、第 二十八電阻R28、第二十九電阻R29、第三十電阻R30、第三i^一電阻R31、第三十二電阻R32、 第三十三電阻R33、第三十四電阻R34、第三十五電阻R35、第三十六電阻R36、第三十七電阻 R37、第三十八電阻R38、第三十九電阻R39、第四十電阻R40、第十三電容C13、第十四電容 C14、第十五電容C15、第十六電容C16、第十七電容C17、第十八電容C18、第十九電容C19、第 三發(fā)光二極管D3。所述的第2網(wǎng)絡(luò)變壓器T2的13腳連接所述的第二十二電阻R22的一端,所述的 第十三電容C13的一端連接所述的第二十二電阻R22的另一端,所述的第十三電容C13的 另一端接地;所述的第2網(wǎng)絡(luò)變壓器T2的8腳分別連接所述的集成電路U3的RXIM接線 腳和第二十七電阻R27的一端,其6腳分別連接所述的集成電路U3的RXIP接線腳和所述 的第二十六電阻R26的一端,其3腳分別連接所述的集成電路U3的TXOM接線腳和所述的 第二十四電阻R24的一端,其1腳分別連接所述的集成電路U3的TXOP接線腳和所述的第 二十五電阻R25的一端,所述的第十六電容C16的一端接地,其另一端分別連接第二十七 電阻R27和第二十六電阻R26的另一端;所述的第十五電容C15的一端接地,其另一端分 別連接第二十五電阻R25和第二十四電阻R24的另一端;所述的第十四電容C14的一端接 地,其另一端分別連接所述的第2網(wǎng)絡(luò)變壓器T2的5腳和2. 5V電源端子;所述的集成電 路U3的AVCC、VCC和VCC_I0接線腳分別連接2. 5V電源端子,其GND和GND_I0接線腳分別 接地;所述的第二十三電阻R23的一端接地,其另一端連接所述的集成電路U3的BGRES接 線腳;所述的集成電路U3的FXRDP接線腳連接所述的第三十電阻R30的一端,其FXRDM接 線腳連接所述的第三十一電阻R31的一端,其FXTDP接線腳連接所述的第三十二電阻R32 的一端,其FXTDM接線腳連接所述的第三十三電阻R33的一端,所述的第三十電阻R 30和 第三十一電阻R31的另一端共同接第二十八電阻R28、第二十九電阻似9和所述的第十七 電容C17的公共端,所述的第二十八電阻R28的另一端連接所述的所述的2. 5V電源端子, 所述的第二十九電阻似9和所述的第十七電容C17的另一端分別接地,所述的第三十二電 阻R32的和第三十三電阻R33的另一端連接所述的2. 5V電源端子;所述的集成電路U3的 FSXD接線腳連接所述的第三十四電阻R34、第三十五電阻R35的公共端,所述的第三十四電 阻R34另一端連接2. 5V電源端子,所述的第三十五電阻R35的另一端接地;所述的集成電 路U3的DIRECT_WIRE接線腳連接所述的第三十七電阻R37的一端,其FAST_FWD接線腳連 接所述的第三十六電阻R36的一端,所述的第三十七電阻R37和第三十六電阻R36的公共 端連接2. 5V電源端子;所述的集成電路U3的TSE和TSM接線腳分別連接所述的第三十九 電阻R39和第三十八電阻R38的一端.所述的第三十九電阻R39和第三十八電阻R38的公 共端接地;所述的集成電路U3的FLKLED接線腳連接所述的第三發(fā)光二極管D3的陰極,所 述的第四十電阻R40的一端連接所述的第三發(fā)光二極管D3的陽極,所述的第四十電阻R40 的另一端連接2. 5V電源端子;所述的集成電路U3的OSCI接線腳分別連接所述的第二晶振Y2的一端和所述的第十九電容C19的一端,其X2接線腳分別連接所述的第二晶振Y2的另 一端和第十八電容C18的一端,所述的第十八電容C18和第十九電容C19的公共端接地。附圖3是本實(shí)用新型的光模塊的電路原理圖。該原理圖是本電路的最佳實(shí)施例, 所述的光模塊電路包括光模塊J4、第八十一電阻R81、第八十二電阻R82、第八十三電阻 R83、第八十四電阻R84、第六十六電容C66、第六十七電容C67、第六十八電容C68、第七十電 容 C70。所述的光模塊J4的RxVEE和TxVEE接線腳分別接地;所述的光模塊J4的RxVCC 和TxVCC接線腳相連并分別連接5V電源端子、第六十七電容C67和第七十電容C70的一端, 所述的第六十七電容C67和第七十電容C70的另一端均接地;所述的光模塊J4的TD_接線 腳分別連接所述的第六十八電容C68的一端和第八十三電阻R83、第八十四電阻R84公共 端;其TD+的接線腳分別連接所述的第六十六電容C66的一端和所述的第八十一電阻R81、 第八十二電阻R82的公共端,所述的第八十二電阻R82和第八十三電阻R83的公共端連接 5V電源端子,所述的第八十一電阻R81和第八十四電阻R84的另一端分別接地。附圖4是本實(shí)用新型的所述的第二光纖收發(fā)器和第三網(wǎng)絡(luò)變壓器的電路原理圖, 該原理圖是本電路的最佳實(shí)施例,其包括第3網(wǎng)絡(luò)變壓器T3、集成電路U4、第三晶振TO、第 四i^一電阻R41、第四十二電阻R42、第四十三電阻R43、第四十四電阻R44、第四十五電阻 R45、第四十六電阻R46、第四十七電阻R47、第四十八電阻R48、第四十九電阻R49、第五十 電阻R50、第五i^一電阻R51、第五十二電阻R52、第五十三電阻R53、第五十四電阻R54、第 五十五電阻R55、第五十六電阻R56、第五十七電阻R57、第五十八電阻R58、第五十九電阻 R59、第六十電阻R60、第六i^一電阻R61、第六十二電阻R62、第六十三電阻R63、第二十電容 C20、第二i^一電容C21、第二十二電容C22、第二十三電容C23、第二十四電容C24、第二十五 電容C25、第二十六電容C26、第二十七電容C27、第二十八電容C28、第四發(fā)光二極管D4和 第五發(fā)光二極管D5。所述的第3網(wǎng)絡(luò)變壓器T3的13腳連接所述的第四十一電阻R41的一端,所述的 第二十電容C20的一端連接所述的第四十一電阻R41的另一端,而第二十電容C20的另一 端接地;所述的第3網(wǎng)絡(luò)變壓器T3的8腳分別連接所述的集成電路U4的RXIM接線腳和所 述的第四十五電阻R45的一端;其6腳分別連接所述的集成電路U4的RXIP接線腳和所述 的第四十二電阻R42的一端,其3腳分別連接所述的集成電路U4的TXOM接線腳和所述的 第四十八電阻R48的一端;其1腳分別連接所述的集成電路U4的TXOP接線腳和所述的第 四十六電阻R46的一端;所述的第二十二電容C22的一端接地,其另一端分別連接第四十五 電阻R45和第四十二電阻R42的公共端;所述的第二十三電容C23的一端接地,其另一端分 別連接第四十八電阻R48和第四十六電阻R46的公共端;所述的第二十一電容C21的一端 接地,其另一端分別連接所述的第3網(wǎng)絡(luò)變壓器T3的5腳和2. 5V電源端子;所述的集成電 路U4的AVCC、VCC和VCC_I0接線腳分別連接2. 5V電源端子;其GND和GND_I0接線腳接地; 所述的第四十四電阻R44的一端接地,其另一端接所述的集成電路U4的BGRES接線腳;所 述的集成電路U4的FXRDP接線腳分別連接所述的第五十二電阻R52的一端和第二十四電 容C24的一端,其FXRDM接線腳分別連接所述的第五十一電阻R51的一端和第二十五電容 C25的一端,所述第五十二電阻R52和第五十一電阻R51的公共端連接所述的第二十六電 容C26、所述的第五十三電阻R53和第五十四電阻R54的公共端;所述的第五十三電阻R53的另一端連接2. 5V電源端子,所述的第五十四電阻肪4和所述的第二十六電容以6另一端 均接地;所述的第二十四電容C24的另一端連接所述的第四十三電阻R43和第四十七電阻 R47的公共端;所述的第二十五電容C25的另一端連接所述的第四十九電阻R49和第五十 電阻R50的公共端,所述的第四十三電阻R43和第五十電阻R50的公共端接5V電源端子;所 述的第四十七電阻R47和第四十九電阻R49的公共端接地;所述的集成電路U4的FXSD接 線腳連接所述的第五十六電阻R56和第五十七電阻R57的公共端,所述的第五十七電阻R57 的另一端接地,所述的第五十六電阻R56的另一端連接所述的第五十五電阻R55的一端,所 述的第五十五電阻R55的另一端連接5V電源端子;所述的集成電路U4的DIRECT_WIRE接 線腳連接所述的第五十九電阻R59的一端,其FAST_FWD接線腳連接所述的第五十八電阻 R58的一端,所述的第五十九電阻R59和第五十八電阻R58公共端連接2. 5V電源端子;所 述的集成電路U4的TSE和TSM接線腳分別連接所述的第六十三電阻R63和第六十電阻R60 的一端,所述的第六十三電阻R63和第六十電阻R60的公共端接地;所述的集成電路U4的 FLKLED和LED_TP_LINK接線腳分別連接所述的第四發(fā)光二極管D4和第五發(fā)光二極管D5的 陰極;所述的第六十一電阻R61和第六十二電阻R62的一端分別連接所述的第四發(fā)光二極 管D4和第五發(fā)光二極管D5的陽極,其公共端連接所述的2. 5V電源端子;所述的集成電路 U4的OSCI接線腳分別連接第三晶振TO的一端和所述的第二十八電容C28的一端;其X2 接線腳分別連接所述的第三晶振Y3的另一端和所述的第二十七電容C27的一端,所述的第 二十八電容以8和第二十七電容C27的公共端接地。附圖5是本實(shí)用新型的第三光纖收發(fā)器的電路原理圖。該附圖是本原理圖的最佳 實(shí)施例,所述的第三光纖收發(fā)器的電路包括集成電路TO、第五晶振TO、第六十五電阻R65、 第六十六電阻R66、第六十七電阻R67、第六十八電阻R68、第六十九電阻R69、第七十電阻 R70、第七i^一電阻R71、第七十二電阻R72、第七十三電阻R73、第七十四電阻R74、第七十五 電阻R75、第七十六電阻R76、第七十七電阻R77、第五十六電容C56、第五十七電容C57、第 五十八電容C58、第五十九電容C59、第六十電容C60、第六i^一電容C61、第六十二電容C62。所述的集成電路TO的AVCC、VCC和VCC_I0接線腳分別連接2. 5V電源端子;其GND 和GND_I0接線腳接地;所述的第六十五電阻R65的一端接地,其另一端連接所述的集成電 路U5的BGRES接線腳;所述的集成電路U5的FXRDP接線腳分別連接所述的第六十九電阻 R69的一端和所述的第五十七電容C57的一端;其FXRDM接線腳分別連接所述的第七十電 阻R70和所述的第五十八電容C58的一端;其FXTDP接線腳分別連接所述的第七十一電阻 R71和所述的第五十九電容C59的一端;其FXTDM接線腳分別連接所述的第六十八電阻R68 和第六十電容C60的一端;所述的第六十九電阻R69、第七十電阻R70的另一端共同連接第 六十六電阻R66、第六十七電阻R67和所述的第五十六電容C56的公共端;所述的第六十六 電阻R66的另一端連接2. 5V電源端子;所述的第六十七電阻R67和所述的第五十六電容 C56的另一端分別接地;所述的第七十一電阻R71和第六十八電阻R68的另一端共接2. 5V 電源端子;所述的集成電路U5的FXSD接線腳連接所述的第七十二電阻R72、第七十三電 阻R73的公共端,所述的第七十二電阻R72另一端連接2. 5V電源端子,所述的第七十三電 阻R73的另一端接地;所述的集成電路U5的DIRECT_WIRE和FAST_FWD接線腳分別連接所 述的第七十五電阻R75和第七十四電阻R74的一端,所述的第七十五電阻R75和第七十四 電阻R74的公共端連接2. 5V電源端子;所述的集成電路TO的TSE和TSM接線腳分別連接第七十七電阻R77和第七十六電阻R76的一端,所述的第七十七電阻R77和第七十六電阻 R76的公共端接地;所述的集成電路TO的OSCI接線腳分別連接第五晶振TO的一端和所述 的第六十二電容C62的一端;其X2接線腳分別連接所述的第五晶振TO的另一端和所述的 第六十一電容C61的一端,所述的第六十二電容C62和所述的第六十一電容C61的公共端 接地。 本實(shí)用新型配合光纖單向?qū)朐O(shè)備的應(yīng)用,從根本上解決了涉密數(shù)據(jù)通過USB存 儲設(shè)備被竊取的難題,確保了重要信息的安全。
權(quán)利要求1.一種光纖單向?qū)朐O(shè)備的傳輸模塊,其特征在于所述的光纖單向傳輸模塊包括第二網(wǎng)絡(luò)變壓器、第三網(wǎng)絡(luò)變壓器、第一光纖收發(fā)器、第 二光纖收發(fā)器、第三光纖收發(fā)器和光模塊;所述的光模塊包括發(fā)送端和接收端,所述的發(fā)送端通過光纖連接接收端; 所述的第二網(wǎng)絡(luò)變壓器與所述的第一光纖收發(fā)器相互連接,所述的第三網(wǎng)絡(luò)變壓器與 所述的第二光纖收發(fā)器相互連接,所述的第三光纖收發(fā)器的光收端與所述的光模塊的發(fā)送 端相互連接,所述的第三光纖收發(fā)器的光發(fā)端連接所述的第一光纖收發(fā)器的光收端,所述 的第一光纖收發(fā)器的光發(fā)端連接所述的光模塊的發(fā)送端,所述的光模塊的接收端連接所述 的第二光纖收發(fā)器的光收端;所述的第二網(wǎng)絡(luò)變壓器與所述的嵌入式模塊相互連接,所述的第三網(wǎng)絡(luò)變壓器與所述 的USBtoLAN轉(zhuǎn)換模塊相互連接。
2.根據(jù)權(quán)利要求1所述的傳輸模塊,其特征在于所述的第二網(wǎng)絡(luò)變壓器以及第一光纖收發(fā)器的電路包括第2網(wǎng)絡(luò)變壓器T2、集成電路 U3、第二晶振Y2、第二十二電阻R22、第二十三電阻R23、第二十四電阻R24、第二十五電阻 R25、第二十六電阻R26、第二十七電阻R27、第二十八電阻R28、第二十九電阻R29、第三十 電阻R30、第三i^一電阻R31、第三十二電阻R32、第三十三電阻R33、第三十四電阻R34、第 三十五電阻R35、第三十六電阻R36、第三十七電阻R37、第三十八電阻R38、第三十九電阻 R39、第四十電阻R40、第十三電容C13、第十四電容C14、第十五電容C15、第十六電容C16、第 十七電容C17、第十八電容C18、第十九電容C19、第三發(fā)光二極管D3 ;所述的第2網(wǎng)絡(luò)變壓器T2的13腳連接所述的第二十二電阻R22的一端,所述的第 十三電容C13的一端連接所述的第二十二電阻R22的另一端,所述的第十三電容C13的另 一端接地;所述的第2網(wǎng)絡(luò)變壓器T2的8腳分別連接所述的集成電路U3的RXIM接線腳 和第二十七電阻R27的一端,其6腳分別連接所述的集成電路U3的RXIP接線腳和所述的 第二十六電阻R26的一端,其3腳分別連接所述的集成電路U3的TXOM接線腳和所述的第 二十四電阻R24的一端,其1腳分別連接所述的集成電路U3的TXOP接線腳和所述的第 二十五電阻R25的一端,所述的第十六電容C16的一端接地,其另一端分別連接第二十七 電阻R27和第二十六電阻R26的另一端;所述的第十五電容C15的一端接地,其另一端分 別連接第二十五電阻R25和第二十四電阻R24的另一端;所述的第十四電容C14的一端接 地,其另一端分別連接所述的第2網(wǎng)絡(luò)變壓器T2的5腳和2. 5V電源端子;所述的集成電 路U3的AVCC、VCC和VCC_I0接線腳分別連接2. 5V電源端子,其GND和GND_I0接線腳分別 接地;所述的第二十三電阻R23的一端接地,其另一端連接所述的集成電路U3的BGRES接 線腳;所述的集成電路U3的FXRDP接線腳連接所述的第三十電阻R30的一端,其FXRDM接 線腳連接所述的第三十一電阻R31的一端,其FXTDP接線腳連接所述的第三十二電阻R32 的一端,其FXTDM接線腳連接所述的第三十三電阻R33的一端,所述的第三十電阻R30和 第三十一電阻R31的另一端共同接第二十八電阻R28、第二十九電阻似9和所述的第十七 電容C17的公共端,所述的第二十八電阻R28的另一端連接所述的所述的2. 5V電源端子, 所述的第二十九電阻似9和所述的第十七電容C17的另一端分別接地,所述的第三十二電 阻R32的和第三十三電阻R33的另一端連接所述的2. 5V電源端子;所述的集成電路U3的 FSXD接線腳連接所述的第三十四電阻R34、第三十五電阻R35的公共端,所述的第三十四電阻R34另一端連接2. 5V電源端子,所述的第三十五電阻R35的另一端接地;所述的集成電 路U3的DIRECT_WIRE接線腳連接所述的第三十七電阻R37的一端,其FAST_FWD接線腳連 接所述的第三十六電阻R36的一端,所述的第三十七電阻R37和第三十六電阻R36的公共 端連接2. 5V電源端子;所述的集成電路U3的TSE和TSM接線腳分別連接所述的第三十九 電阻R39和第三十八電阻R38的一端.所述的第三十九電阻R39和第三十八電阻R38的公 共端接地;所述的集成電路U3的FLKLED接線腳連接所述的第三發(fā)光二極管D3的陰極,所 述的第四十電阻R40的一端連接所述的第三發(fā)光二極管D3的陽極,所述的第四十電阻R40 的另一端連接2. 5V電源端子;所述的集成電路U3的OSCI接線腳分別連接所述的第二晶振 Y2的一端和所述的第十九電容C19的一端,其X2接線腳分別連接所述的第二晶振Y2的另 一端和第十八電容C18的一端,所述的第十八電容C18和第十九電容C19的公共端接地。
3.根據(jù)權(quán)利要求1所述的傳輸模塊,其特征在于所述的光模塊的電路包括光模塊J4、第八十一電阻R81、第八十二電阻R82、第八十三 電阻R83、第八十四電阻R84、第六十六電容C66、第六十七電容C67、第六十八電容C68、第 七十電容C70 ;所述的光模塊J4的RxVEE和TxVEE接線腳分別接地;所述的光模塊J4的RxVCC和 TxVCC接線腳相連并分別連接5V電源端子、第六十七電容C67和第七十電容C70的一端,所 述的第六十七電容C67和第七十電容C70的另一端均接地;所述的光模塊J4的TD_接線腳 分別連接所述的第六十八電容C68的一端和第八十三電阻R83、第八十四電阻R84公共端; 其TD+的接線腳分別連接所述的第六十六電容C66的一端和所述的第八十一電阻R81、第 八十二電阻R82的公共端,所述的第八十二電阻R82和第八十三電阻R83的公共端連接5V 電源端子,所述的第八十一電阻R81和第八十四電阻R84的另一端分別接地。
4.根據(jù)權(quán)利要求1所述的傳輸模塊,其特征在于所述的第二光纖收發(fā)器和第三網(wǎng)絡(luò)變壓器的電路包括第3網(wǎng)絡(luò)變壓器T3、集成電路 U4、第三晶振TO、第四i^一電阻R41、第四十二電阻R42、第四十三電阻R43、第四十四電阻 R44、第四十五電阻R45、第四十六電阻R46、第四十七電阻R47、第四十八電阻R48、第四十九 電阻R49、第五十電阻R50、第五i^一電阻R51、第五十二電阻R52、第五十三電阻R53、第 五十四電阻R54、第五十五電阻R55、第五十六電阻R56、第五十七電阻R57、第五十八電阻 R58、第五十九電阻R59、第六十電阻R60、第六i^一電阻R61、第六十二電阻R62、第六十三電 阻R63、第二十電容C20、第二 i^一電容C21、第二十二電容C22、第二十三電容C23、第二十四 電容C24、第二十五電容C25、第二十六電容C26、第二十七電容C27、第二十八電容C28、第四 發(fā)光二極管D4和第五發(fā)光二極管D5 ;所述的第3網(wǎng)絡(luò)變壓器T3的13腳連接所述的第四十一電阻R41的一端,所述的第 二十電容C20的一端連接所述的第四十一電阻R41的另一端,而第二十電容C20的另一端 接地;所述的第3網(wǎng)絡(luò)變壓器T3的8腳分別連接所述的集成電路U4的RXIM接線腳和所 述的第四十五電阻R45的一端;其6腳分別連接所述的集成電路U4的RXIP接線腳和所述 的第四十二電阻R42的一端,其3腳分別連接所述的集成電路U4的TXOM接線腳和所述的 第四十八電阻R48的一端;其1腳分別連接所述的集成電路U4的TXOP接線腳和所述的第 四十六電阻R46的一端;所述的第二十二電容C22的一端接地,其另一端分別連接第四十五 電阻R45和第四十二電阻R42的公共端;所述的第二十三電容C23的一端接地,其另一端分 v別連接第四十八電阻R48和第四十六電阻R46的公共端;所述的第二十一電容C21的一端 接地,其另一端分別連接所述的第3網(wǎng)絡(luò)變壓器T3的5腳和2. 5V電源端子;所述的集成電 路U4的AVCC、VCC和VCC_I0接線腳分別連接2. 5V電源端子;其GND和GND_I0接線腳接地; 所述的第四十四電阻R44的一端接地,其另一端接所述的集成電路U4的BGRES接線腳;所 述的集成電路U4的FXRDP接線腳分別連接所述的第五十二電阻R52的一端和第二十四電 容C24的一端,其FXRDM接線腳分別連接所述的第五十一電阻R51的一端和第二十五電容 C25的一端,所述第五十二電阻R52和第五十一電阻R51的公共端連接所述的第二十六電 容C26、所述的第五十三電阻R53和第五十四電阻R54的公共端;所述的第五十三電阻R53 的另一端連接2. 5V電源端子,所述的第五十四電阻肪4和所述的第二十六電容以6另一端 均接地;所述的第二十四電容C24的另一端連接所述的第四十三電阻R43和第四十七電阻 R47的公共端;所述的第二十五電容C25的另一端連接所述的第四十九電阻R49和第五十 電阻R50的公共端,所述的第四十三電阻R43和第五十電阻R50的公共端接5V電源端子;所 述的第四十七電阻R47和第四十九電阻R49的公共端接地;所述的集成電路U4的FXSD接 線腳連接所述的第五十六電阻R56和第五十七電阻R57的公共端,所述的第五十七電阻R57 的另一端接地,所述的第五十六電阻R56的另一端連接所述的第五十五電阻R55的一端,所 述的第五十五電阻R55的另一端連接5V電源端子;所述的集成電路U4的DIRECT_WIRE接 線腳連接所述的第五十九電阻R59的一端,其FAST_FWD接線腳連接所述的第五十八電阻 R58的一端,所述的第五十九電阻R59和第五十八電阻R58公共端連接2. 5V電源端子;所 述的集成電路U4的TSE和TSM接線腳分別連接所述的第六十三電阻R63和第六十電阻R60 的一端,所述的第六十三電阻R63和第六十電阻R60的公共端接地;所述的集成電路U4的 FLKLED和LED_TP_LINK接線腳分別連接所述的第四發(fā)光二極管D4和第五發(fā)光二極管D5的 陰極;所述的第六十一電阻R61和第六十二電阻R62的一端分別連接所述的第四發(fā)光二極 管D4和第五發(fā)光二極管D5的陽極,其公共端連接所述的2. 5V電源端子;所述的集成電路 U4的OSCI接線腳分別連接第三晶振TO的一端和所述的第二十八電容C28的一端;其X2 接線腳分別連接所述的第三晶振Y3的另一端和所述的第二十七電容C27的一端,所述的第 二十八電容以8和第二十七電容C27的公共端接地。
5.根據(jù)權(quán)利要求1所述的傳輸模塊,其特征在于所述的第三光纖收發(fā)器的電路包括集成電路U5、第五晶振TO、第六十五電阻R65、第 六十六電阻R66、第六十七電阻R67、第六十八電阻R68、第六十九電阻R69、第七十電阻R70、 第七i^一電阻R71、第七十二電阻R72、第七十三電阻R73、第七十四電阻R74、第七十五電阻 R75、第七十六電阻R76、第七十七電阻R77、第五十六電容C56、第五十七電容C57、第五十八 電容C58、第五十九電容C59、第六十電容C60、第六i^一電容C61、第六十二電容C62 ;所述的集成電路U5的AVCC、VCC和VCC_I0接線腳分別連接2. 5V電源端子;其GND 和GND_I0接線腳接地;所述的第六十五電阻R65的一端接地,其另一端連接所述的集成電 路U5的BGRES接線腳;所述的集成電路U5的FXRDP接線腳分別連接所述的第六十九電阻 R69的一端和所述的第五十七電容C57的一端;其FXRDM接線腳分別連接所述的第七十電 阻R70和所述的第五十八電容C58的一端;其FXTDP接線腳分別連接所述的第七十一電阻 R71和所述的第五十九電容C59的一端;其FXTDM接線腳分別連接所述的第六十八電阻R68 和第六十電容C60的一端;所述的第六十九電阻R69、第七十電阻R70的另一端共同連接第六十六電阻R66、第六十七電阻R67和所述的第五十六電容C56的公共端;所述的第六十六 電阻R66的另一端連接2. 5V電源端子;所述的第六十七電阻R67和所述的第五十六電容C56的另一端分別接地;所述的第七十一電阻R71和第 六十八電阻R68的另一端共接2. 5V電源端子;所述的集成電路TO的FXSD接線腳連接所 述的第七十二電阻R72、第七十三電阻R73的公共端,所述的第七十二電阻R72另一端連 接2. 5V電源端子,所述的第七十三電阻R73的另一端接地;所述的集成電路U5的DIRECT_ WIRE和FAST_FWD接線腳分別連接所述的第七十五電阻R75和第七十四電阻R74的一端,所 述的第七十五電阻R75和第七十四電阻R74的公共端連接2. 5V電源端子;所述的集成電路 U5的TSE和TSM接線腳分別連接第七十七電阻R77和第七十六電阻R76的一端,所述的第 七十七電阻R77和第七十六電阻R76的公共端接地;所述的集成電路U5的OSCI接線腳分 別連接第五晶振TO的一端和所述的第六十二電容C62的一端;其X2接線腳分別連接所述 的第五晶振TO的另一端和所述的第六十一電容C61的一端,所述的第六十二電容C62和所 述的第六十一電容C61的公共端接地。
專利摘要一種光纖單向?qū)朐O(shè)備的傳輸模塊,主要特點(diǎn)是該光纖單向傳輸模塊包括第二、三網(wǎng)絡(luò)變壓器,第一、二、三光纖收發(fā)器和光模塊;光模塊包括發(fā)送端和接收端,發(fā)送端由光纖連接接收端;第二網(wǎng)絡(luò)變壓器與第一光纖收發(fā)器相互連接,第三網(wǎng)絡(luò)變壓器與第二光纖收發(fā)器相互連接,第三光纖收發(fā)器的光收端與光模塊的發(fā)送端相互連接,第三光纖收發(fā)器的光發(fā)端連接第一光纖收發(fā)器的光收端,第一光纖收發(fā)器的光發(fā)端接光模塊發(fā)送端,光模塊接收端接第二光纖收發(fā)器光收端;第二網(wǎng)絡(luò)變壓器與嵌入式模塊相互連接,第三網(wǎng)絡(luò)變壓器與USBtoLAN轉(zhuǎn)換模塊相互連接。本實(shí)用新型配合光纖單向?qū)朐O(shè)備的應(yīng)用,解決了涉密數(shù)據(jù)通過USB存儲設(shè)備被竊取的難題。
文檔編號H04L9/00GK201928283SQ201120011728
公開日2011年8月10日 申請日期2011年1月17日 優(yōu)先權(quán)日2011年1月17日
發(fā)明者李大東 申請人:李大東