專利名稱:鏈路檢測方法及網(wǎng)絡(luò)接入設(shè)備的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及通信領(lǐng)域,具體而言,涉及一種鏈路檢測方法及網(wǎng)絡(luò)接入設(shè)備。
背景技術(shù):
在固網(wǎng)接入設(shè)備中,鏈路失效檢測性能是網(wǎng)絡(luò)設(shè)備的重要性能指標(biāo)之一。當(dāng)與 網(wǎng)絡(luò)設(shè)備相連的鏈路失效時,比如,對端設(shè)備出現(xiàn)斷電等故障導(dǎo)致鏈路斷鏈,或者,線路斷 了導(dǎo)致鏈路斷鏈等情況,網(wǎng)絡(luò)設(shè)備需要能夠檢測到鏈路斷鏈,從而采取一定的應(yīng)對措施,比 如,告警或鏈路切換等。從鏈路失效到網(wǎng)絡(luò)設(shè)備做出告警或鏈路切換,業(yè)務(wù)轉(zhuǎn)發(fā)會出現(xiàn)中 斷、數(shù)據(jù)丟失。在這一過程中,鏈路失效檢測具有很重要的作用,鏈路失效檢測的效率直接 影響著業(yè)務(wù)轉(zhuǎn)發(fā)的速度的質(zhì)量。固網(wǎng)接入設(shè)備網(wǎng)絡(luò)側(cè)部分主要由主控板和以太網(wǎng)線卡組成。在傳統(tǒng)技術(shù)中,以太 網(wǎng)線卡端口鏈路的檢測是在主控板上完成的。主控板上的CPU通過周期掃描端口的鏈路狀 態(tài),檢查端口鏈路狀態(tài)是否失效。端口鏈路失效檢測的速度取決于主控板CPU的掃描周期。 主控板CPU的掃描周期越小,則端口鏈路失效檢測越快。為提高檢測速度,需要縮短掃描周 期;端口掃描周期減小,則會造成主控板CPU使用率變高,系統(tǒng)反應(yīng)速度變慢。這樣端口鏈 路失效檢測的速度提升與主控板CPU負(fù)擔(dān)減輕構(gòu)成了一對矛盾。因而,在設(shè)備成本不變的 情況下,這一矛盾不能得到有效解決,從而使得傳統(tǒng)技術(shù)在設(shè)備成本不變情況下鏈路失效 檢測時間長,不能夠?qū)崿F(xiàn)鏈路失效快速檢測,主控板CPU負(fù)擔(dān)重。
發(fā)明內(nèi)容
本發(fā)明的主要目的在于提供一種鏈路檢測方法及網(wǎng)絡(luò)接入設(shè)備,以至少解決上述 的現(xiàn)有技術(shù)中,在設(shè)備成本不變情況下鏈路失效檢測時間長,不能夠?qū)崿F(xiàn)鏈路失效快速檢 測,主控板CPU負(fù)擔(dān)重的問題。根據(jù)本發(fā)明的一個方面,提供了 一種鏈路檢測方法,包括以太網(wǎng)線卡檢測端口的 鏈路狀態(tài);根據(jù)鏈路狀態(tài)判斷經(jīng)過端口的鏈路失效;向主控板上報鏈路的鏈路失效信息。根據(jù)本發(fā)明的另一方面,提供了一種網(wǎng)絡(luò)接入設(shè)備,包括以太網(wǎng)線卡,該以太網(wǎng)線 卡包括以太網(wǎng)線卡CPU,用于檢測端口的鏈路狀態(tài);根據(jù)鏈路狀態(tài)判斷經(jīng)過端口的鏈路失 效;向主控板上報鏈路的鏈路失效信息。通過本發(fā)明,采用以太網(wǎng)線卡檢測其端口的鏈路狀態(tài),而不必由主控板進行周期 檢測,使得主控板從周期檢測中脫離出來,大大減輕了主控板CPU的負(fù)擔(dān),而以太網(wǎng)線卡則 可以主要負(fù)擔(dān)檢測工作,這樣,就可以設(shè)置較短的檢測周期,以達到縮短鏈路失效檢測時間 的目的。此外,以太網(wǎng)線卡僅將出現(xiàn)異常時的鏈路的鏈路失效信息上報給主控板,而不是全 量上報鏈路狀態(tài)信息,也大大減輕了主控板CPU的負(fù)擔(dān)。通過本發(fā)明,解決了在設(shè)備成本不 變情況下鏈路失效檢測時間長,不能夠?qū)崿F(xiàn)鏈路失效快速檢測,主控板CPU負(fù)擔(dān)重的問題, 進而達到了在不增加設(shè)備成本的情況下,提高系統(tǒng)鏈路失效檢測的性能,減少故障鏈路業(yè) 務(wù)中斷的時間,增加用戶的滿意度的效果。
此處所說明的附圖用來提供對本發(fā)明的進一步理解,構(gòu)成本申請的一部分,本發(fā) 明的示意性實施例及其說明用于解釋本發(fā)明,并不構(gòu)成對本發(fā)明的不當(dāng)限定。在附圖中圖1是根據(jù)本發(fā)明實施例一的一種鏈路檢測方法的步驟流程圖;圖2是根據(jù)本發(fā)明實施例二的一種網(wǎng)絡(luò)接入設(shè)備的結(jié)構(gòu)示意圖;圖3是根據(jù)本發(fā)明實施例二的另一種網(wǎng)絡(luò)接入設(shè)備的結(jié)構(gòu)示意圖;圖4是根據(jù)本發(fā)明實施例二的一種鏈路檢測方法中的以太網(wǎng)線卡檢測的步驟流 程圖;圖5是根據(jù)本發(fā)明實施例二的一種鏈路檢測方法中的主控板檢測的步驟流程圖;圖6是根據(jù)本發(fā)明實施例三的一種網(wǎng)絡(luò)接入設(shè)備的結(jié)構(gòu)框圖。
具體實施例方式下文中將參考附圖并結(jié)合實施例來詳細(xì)說明本發(fā)明。需要說明的是,在不沖突的 情況下,本申請中的實施例及實施例中的特征可以相互組合。實施例一參照圖1,示出了根據(jù)本發(fā)明實施例一的一種鏈路檢測方法的步驟流程圖,包括以 下步驟步驟S102 以太網(wǎng)線卡檢測端口的鏈路狀態(tài);固網(wǎng)接入設(shè)備網(wǎng)絡(luò)側(cè)通常有主控板和以太網(wǎng)線卡兩部分組成,可以在以太網(wǎng)線卡 中設(shè)置處理器,如CPU等,以實時掃描以太網(wǎng)線卡端口,檢測以太網(wǎng)線卡端口的鏈路狀態(tài)。 需要說明的是,以太網(wǎng)線卡中的處理器不限于CPU,可以為任意具有處理能力的裝置,本領(lǐng) 域技術(shù)人員可以根據(jù)實際情況適當(dāng)設(shè)置,本發(fā)明對此不作限制。步驟S104 以太網(wǎng)線卡根據(jù)該鏈路狀態(tài)判斷經(jīng)過該端口的鏈路失效;當(dāng)鏈路出現(xiàn)異常時,將導(dǎo)致鏈路狀態(tài)發(fā)生改變,以太網(wǎng)線卡可以根據(jù)鏈路狀態(tài)判 斷經(jīng)過該端口的鏈路失效,如判斷鏈路狀態(tài)標(biāo)志位為“ 1”等,當(dāng)然,本領(lǐng)域技術(shù)人員也可以 采用其它適當(dāng)方式,本發(fā)明對此不作限制。步驟S106 以太網(wǎng)線卡向主控板上報該鏈路的鏈路失效信息。相關(guān)技術(shù)中,在設(shè)備成本不變的情況下,端口鏈路失效檢測的速度提升與主控板 CPU負(fù)擔(dān)減輕的矛盾無法得到有效解決,導(dǎo)致鏈路失效檢測時間長,不能夠?qū)崿F(xiàn)鏈路失效快 速檢測,主控板CPU負(fù)擔(dān)重。通過本實施例,使用以太網(wǎng)線卡檢測端口的鏈路狀態(tài),使得主 控板從周期檢測中脫離出來,大大減輕了主控板CPU的負(fù)擔(dān);同時,以太網(wǎng)線卡可以主要負(fù) 責(zé)檢測工作,這樣,就可以設(shè)置較短的檢測周期,以達到縮短鏈路失效檢測時間的目的;此 外,以太網(wǎng)線卡僅將出現(xiàn)異常時的鏈路的鏈路失效信息上報給主控板,而不是全量上報鏈 路狀態(tài)信息,也大大減輕了主控板CPU的負(fù)擔(dān),從而解決了在設(shè)備成本不變情況下鏈路失 效檢測時間長,不能夠?qū)崿F(xiàn)鏈路失效快速檢測,主控板CPU負(fù)擔(dān)重的問題,進而達到了在不 增加設(shè)備成本的情況下,提高系統(tǒng)鏈路失效檢測的性能,減少故障鏈路業(yè)務(wù)中斷的時間,增 加用戶的滿意度的效果。實施例二
以下結(jié)合圖2至圖5對本發(fā)明的鏈路檢測方法作以詳細(xì)說明。其中,圖2示出了 根據(jù)本發(fā)明實施例二的一種網(wǎng)絡(luò)接入設(shè)備的結(jié)構(gòu)示意圖;圖3示出了根據(jù)本發(fā)明實施例二 的另一種網(wǎng)絡(luò)接入設(shè)備的結(jié)構(gòu)示意圖;圖4示出了根據(jù)本發(fā)明實施例二的一種鏈路檢測方 法中的以太網(wǎng)線卡檢測的步驟流程圖;圖5示出了根據(jù)本發(fā)明實施例二的一種鏈路檢測方 法中的主控板檢測的步驟流程圖。為使本發(fā)明實施例更便于理解,以下結(jié)合圖2和圖3先對本發(fā)明的網(wǎng)絡(luò)接入設(shè)備 作以說明。固網(wǎng)接入設(shè)備網(wǎng)絡(luò)側(cè)通常有主控板和以太網(wǎng)線卡兩部分組成。其中,主控板業(yè)務(wù)轉(zhuǎn)發(fā)部分主要由高性能中央處理器CPU和交換芯片組成。主控板的交 換芯片通過PCI接口和高性能CPU相連,主控板用于控制業(yè)務(wù)數(shù)據(jù)轉(zhuǎn)發(fā)。當(dāng)以太網(wǎng)線卡的端口為電口時,如圖2所示,以太網(wǎng)線卡中的端口鏈路狀態(tài)檢測 硬件主要由低性能中央處理器CPU和PHY (物理層)芯片組成,該低性能CPU通過SMI接口 讀寫PHY芯片,該低性能CPU通過檢測PHY芯片的寄存器來檢測端口的鏈路狀態(tài)。當(dāng)以太網(wǎng) 線卡的端口為光口時,如圖3所示,以太網(wǎng)線卡中的端口鏈路狀態(tài)檢測硬件主要由低性能 中央處理器CPU和光模塊組成,該低性能CPU通過I2C接口讀寫光模塊,該低性能CPU通過 檢測光模塊的LOSS (丟失)信號來檢測端口的鏈路狀態(tài)。通過設(shè)置PHY芯片或者光模塊, 實現(xiàn)了針對不同類型端口的鏈路狀態(tài)檢測。主控板的交換芯片和以太網(wǎng)線卡上的PHY芯片或光模塊,通過SERDES接口、或 SGMII接口、或SMII接口、或XAUI接口、或RXAUI接口相連。主控板上的高性能CPU和以太 網(wǎng)線卡上的低性能CPU通過板間通信接口相連,通過板間通信機制進行通信。板間通信接 口是較為常用的接口,主控板上的CPU和以太網(wǎng)線卡上的CPU通過板間通信接口進行通信, 便于實現(xiàn),節(jié)約了實現(xiàn)成本。而將主控板上的CPU設(shè)置為高性能CPU,將以太網(wǎng)線卡上的CPU 設(shè)置為低性能CPU,在節(jié)約成本的同時,能夠確保了主控板CPU功能和以太網(wǎng)檢測CPU檢測 功能的實現(xiàn)。以太網(wǎng)線卡實時掃描并記錄端口狀態(tài),當(dāng)以太網(wǎng)線卡上的CPU檢測到端口鏈路失 效時,通過板間通信,將該消息發(fā)送給主控板的CPU,主控板CPU做出相應(yīng)的處理,從而減輕 設(shè)備負(fù)荷,提高鏈路失效的檢測速度。以下結(jié)合圖4和圖5,對基于上述網(wǎng)絡(luò)接入設(shè)備的鏈路檢測方法作以說明。參照圖4,示出了根據(jù)本發(fā)明實施例二的一種鏈路檢測方法中的以太網(wǎng)線卡檢測 的步驟流程圖,包括以下步驟步驟S402 判斷以太網(wǎng)線卡端口類型,如果為電口,則執(zhí)行步驟S404 ;如果為光 口,則執(zhí)行步驟S406。步驟S404 以太網(wǎng)線卡端口為電口,讀取并記錄PHY芯片的鏈路(LINK)狀態(tài)寄存 器的狀態(tài)位來作為端口的鏈路狀態(tài),執(zhí)行步驟S408。步驟S406 以太網(wǎng)線卡端口為光口,讀取端口的LOSS信號作為端口的鏈路狀態(tài)。步驟S408 比較本次獲取的鏈路狀態(tài)信號與上次的鏈路狀態(tài)信號,判斷本次掃描 的端口鏈路狀態(tài)是否失效,如果沒有失效,則執(zhí)行步驟S414,直接進入下一次端口鏈路狀態(tài) 掃描;否則,執(zhí)行步驟S410。
步驟S410:判斷距當(dāng)前時刻特定長時間段(即設(shè)定時間段)內(nèi),鏈路狀態(tài)是否發(fā) 生過切換,若是,則認(rèn)為鏈路狀態(tài)有抖動,執(zhí)行步驟S414,直接進入一下鏈路掃描;若否,則 認(rèn)為本次檢測到的失效鏈路狀態(tài)是正確的,執(zhí)行步驟S412。通過判斷鏈路狀態(tài)是否有抖動,增強了系統(tǒng)穩(wěn)定性,避免了不必要的信息交互,減 少了信令開銷。 步驟S412 上報鏈路失效信息給主控板CPU。步驟S414 進入下一次鏈路掃描,返回步驟S402。至此,網(wǎng)絡(luò)接入設(shè)備的以太網(wǎng)線卡的一次鏈路檢測完成。參照圖5,示出了根據(jù)本發(fā)明實施例二的一種鏈路檢測方法中的主控板檢測的步 驟流程圖,包括以下步驟步驟S502 主控板CPU接收以太網(wǎng)線卡CPU通知的端口鏈路失效信息。步驟S504 主控板將該鏈路失效信息發(fā)送給業(yè)務(wù)驅(qū)動模塊。其中,業(yè)務(wù)驅(qū)動模塊可以位于主控板中。步驟S506 業(yè)務(wù)驅(qū)動模塊收到端口鏈路失效信息后,通知協(xié)議處理模塊。其中,協(xié)議處理模塊可以位于主控板中,在接收到鏈路失效信息后,對失效的鏈路 進行相應(yīng)的處理。主控板僅為發(fā)生了異常的鏈路的鏈路失效信息進行處理,節(jié)省了 CPU的處理資 源,提高了主控板CPU的效率。至此,經(jīng)過圖4和圖5的步驟,一次端口鏈路狀態(tài)失效的快速檢測完成。實施例三參照圖6,示出了根據(jù)本發(fā)明實施例三的一種網(wǎng)絡(luò)接入設(shè)備的結(jié)構(gòu)框圖。本實施例的網(wǎng)絡(luò)接入設(shè)備包括以太網(wǎng)線卡,該以太網(wǎng)線卡包括以太網(wǎng)線卡 CPTO02,用于檢測端口的鏈路狀態(tài);根據(jù)鏈路狀態(tài)判斷經(jīng)過該端口的鏈路失效;向主控板 上報該鏈路的鏈路失效信息。優(yōu)選的,當(dāng)端口為電口時,以太網(wǎng)線卡還包括PHY芯片,以太網(wǎng)線卡CPTO02通過檢 測PHY芯片的寄存器來檢測端口的鏈路狀態(tài);當(dāng)端口為光口時,以太網(wǎng)線卡還包括光模塊, 以太網(wǎng)線卡CPTO02通過檢測光模塊的LOSS信號來檢測端口的鏈路狀態(tài)。優(yōu)選的,以太網(wǎng)線卡CPTO02還用于在判斷經(jīng)過端口的鏈路失效后,判斷設(shè)定時間 段內(nèi)鏈路狀態(tài)是否發(fā)生過切換;若是,則確定鏈路狀態(tài)發(fā)生抖動,直接進入下一次鏈路檢 測;若否,則確定經(jīng)過端口的鏈路失效,上報鏈路的鏈路失效信息。優(yōu)選的,主控板包括主控板CPU,主控板CPU通過板間通信接口接收以太網(wǎng)線卡 CPU602上報的鏈路失效信息。優(yōu)選的,主控板CPU為高性能CPU,以太網(wǎng)線卡線卡CPU為低性能CPU。優(yōu)選的,主控板接收到鏈路失效信息后,對失效的鏈路進行鏈路失效處理。通過本實施例,解決了現(xiàn)有網(wǎng)絡(luò)設(shè)備鏈路失效檢測時間較長、主控板CPU負(fù)擔(dān)重 的問題,實現(xiàn)了在不增加設(shè)備成本的情況下,提高系統(tǒng)鏈路失效檢測的性能,減少故障鏈路 業(yè)務(wù)中斷的時間,增加用戶的滿意度。再次參照圖2和圖3,優(yōu)選的,本發(fā)明的網(wǎng)絡(luò)接入設(shè)備如圖2和圖3所示。在采用主控板和以太網(wǎng)線卡的通訊系統(tǒng)中,主控板進行以太網(wǎng)交換,以太網(wǎng)線卡進行以太網(wǎng)接口連接對端設(shè)備。主控板業(yè)務(wù)轉(zhuǎn)發(fā)部分主要由高性能中央處理器CPU和交換 芯片組成。以太網(wǎng)線卡主要由低性能中央處理器CPU和PHY芯片組成。有的以太網(wǎng)線卡不 存在PHY芯片,線卡端口為光口接口。主控板的交換芯片和線卡上的PHY芯片或光模塊通 過SERDES接口、或SGMII接口、或SMII接口、或XAUI接口、或RXAUI接口相連,但不限于此, 本領(lǐng)域技術(shù)人員在實際使用中也可采用其它任意適當(dāng)接口。主控板上的CPU和以太網(wǎng)線卡 上的CPU可以通過板間通信機制進行通信。以太網(wǎng)線卡實時掃描并記錄端口狀態(tài),當(dāng)以太 網(wǎng)線卡上的CPU檢測到端口鏈路失效時,通過板間通信,將該消息發(fā)送給主控板的CPU,主 控板CPU做出相應(yīng)的處理。通過本實施例的網(wǎng)絡(luò)接入設(shè)備,可以減輕設(shè)備負(fù)荷,提高鏈路失效的檢測速度。從以上的描述中,可以看出,本發(fā)明實現(xiàn)了如下技術(shù)效果采用本發(fā)明的技術(shù)方 案,與現(xiàn)有技術(shù)相比,在不增加設(shè)備成本的前提下,可以實現(xiàn)鏈路失效快速檢測,減少了業(yè) 務(wù)中斷的時間,提升了用戶的業(yè)務(wù)體驗,減輕了主控板CPU的負(fù)擔(dān)。顯然,本領(lǐng)域的技術(shù)人員應(yīng)該明白,上述的本發(fā)明的各模塊或各步驟可以用通用 的計算裝置來實現(xiàn),它們可以集中在單個的計算裝置上,或者分布在多個計算裝置所組成 的網(wǎng)絡(luò)上,可選地,它們可以用計算裝置可執(zhí)行的程序代碼來實現(xiàn),從而,可以將它們存儲 在存儲裝置中由計算裝置來執(zhí)行,并且在某些情況下,可以以不同于此處的順序執(zhí)行所示 出或描述的步驟,或者將它們分別制作成各個集成電路模塊,或者將它們中的多個模塊或 步驟制作成單個集成電路模塊來實現(xiàn)。這樣,本發(fā)明不限制于任何特定的硬件和軟件結(jié)合。以上所述僅為本發(fā)明的優(yōu)選實施例而已,并不用于限制本發(fā)明,對于本領(lǐng)域的技 術(shù)人員來說,本發(fā)明可以有各種更改和變化。凡在本發(fā)明的精神和原則之內(nèi),所作的任何修 改、等同替換、改進等,均應(yīng)包含在本發(fā)明的保護范圍之內(nèi)。
權(quán)利要求
1.一種鏈路檢測方法,其特征在于,包括以太網(wǎng)線卡檢測端口的鏈路狀態(tài);根據(jù)所述鏈路狀態(tài)判斷經(jīng)過所述端口的鏈路失效;向主控板上報所述鏈路的鏈路失效信息。
2.根據(jù)權(quán)利要求1所述的方法,其特征在于,當(dāng)所述端口為電口時,所述以太網(wǎng)線卡包括第一線卡CPU和PHY芯片;所述以太網(wǎng)線卡 檢測端口的鏈路狀態(tài)的步驟包括所述第一線卡CPU通過檢測所述PHY芯片的寄存器來檢 測所述端口的鏈路狀態(tài);當(dāng)所述端口為光口時,所述以太網(wǎng)線卡包括第二線卡CPU和光模塊;所述以太網(wǎng)線卡 檢測端口的鏈路狀態(tài)的步驟包括所述第二線卡CPU通過檢測所述光模塊的丟失LOSS信號 來檢測所述端口的鏈路狀態(tài)。
3.根據(jù)權(quán)利要求1或2所述的方法,其特征在于,在所述根據(jù)所述鏈路狀態(tài)判斷經(jīng)過所 述端口的鏈路失效的步驟之后,還包括判斷設(shè)定時間段內(nèi)所述鏈路狀態(tài)是否發(fā)生過切換;若是,則確定所述鏈路狀態(tài)發(fā)生抖動,直接進入下一次鏈路檢測;若否,則確定經(jīng)過所 述端口的鏈路失效。
4.根據(jù)權(quán)利要求2所述的方法,其特征在于,所述主控板包括主控板CPU,所述主控板 CPU通過板間通信接口與所述第一線卡CPU或第二線卡CPU相連;所述向主控板上報所述鏈路的鏈路失效信息的步驟包括所述第一線卡CPU或第二線卡CPU通過所述板間通信接口向所述主控板CPU上報所述 鏈路的鏈路失效信息。
5.根據(jù)權(quán)利要求4所述的方法,其特征在于,所述主控板CPU為高性能CPU,所述第一 線卡CPU或第二線卡CPU為低性能CPU。
6.根據(jù)權(quán)利要求1所述的方法,其特征在于,還包括所述主控板接收所述鏈路失效信息,對失效的鏈路進行鏈路失效處理。
7.一種網(wǎng)絡(luò)接入設(shè)備,包括以太網(wǎng)線卡,其特征在于,所述以太網(wǎng)線卡包括以太網(wǎng)線卡CPU,用于檢測端口的鏈路狀態(tài);根據(jù)所述鏈路狀態(tài)判斷經(jīng)過所述端口的 鏈路失效;向主控板上報所述鏈路的鏈路失效信息。
8.根據(jù)權(quán)利要求7所述的網(wǎng)絡(luò)接入設(shè)備,其特征在于,當(dāng)所述端口為電口時,所述以太網(wǎng)線卡還包括PHY芯片,所述以太網(wǎng)線卡CPU通過檢測 所述PHY芯片的寄存器來檢測所述端口的鏈路狀態(tài);當(dāng)所述端口為光口時,所述以太網(wǎng)線卡還包括光模塊,所述以太網(wǎng)線卡CPU通過檢測 所述光模塊的丟失LOSS信號來檢測所述端口的鏈路狀態(tài)。
9.根據(jù)權(quán)利要求7所述的網(wǎng)絡(luò)接入設(shè)備,其特征在于,所述以太網(wǎng)線卡CPU還用于在判 斷經(jīng)過所述端口的鏈路失效后,判斷設(shè)定時間段內(nèi)所述鏈路狀態(tài)是否發(fā)生過切換;若是,則 確定所述鏈路狀態(tài)發(fā)生抖動,直接進入下一次鏈路檢測;若否,則確定經(jīng)過所述端口的鏈路 失效,上報所述鏈路的鏈路失效信息。
10.根據(jù)權(quán)利要求7所述的網(wǎng)絡(luò)接入設(shè)備,其特征在于,所述主控板包括主控板CPU,所 述主控板CPU通過板間通信接口接收所述以太網(wǎng)線卡CPU上報的所述鏈路失效信息。
全文摘要
本發(fā)明公開了一種鏈路檢測方法及網(wǎng)絡(luò)接入設(shè)備,其中,鏈路檢測方法包括以太網(wǎng)線卡檢測端口的鏈路狀態(tài);根據(jù)鏈路狀態(tài)判斷經(jīng)過端口的鏈路失效;向主控板上報鏈路的鏈路失效信息。通過本發(fā)明,達到了在不增加設(shè)備成本的情況下,提高系統(tǒng)鏈路失效檢測的性能,減少故障鏈路業(yè)務(wù)中斷的時間,增加用戶的滿意度的效果。
文檔編號H04L12/26GK102148724SQ201110034169
公開日2011年8月10日 申請日期2011年1月31日 優(yōu)先權(quán)日2011年1月31日
發(fā)明者王磊 申請人:中興通訊股份有限公司