專利名稱:一體存儲架構(gòu)數(shù)字電視信道信源解碼芯片及接收機(jī)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明用于數(shù)字電視芯片和系統(tǒng)的設(shè)計,提出了一種信道解調(diào)和信源解碼共用外掛存儲器資源的方案,節(jié)約系統(tǒng)資源和成本。
背景技術(shù):
數(shù)字電視解碼芯片的核心部分包括信道和信源的解碼。長時間以來,信道解碼芯片不需要外掛DRAM,即使與信源解碼芯片完成單芯片整合,也不使用系統(tǒng)芯片(SoC)的外部存儲資源。然而,隨著一些更復(fù)雜的調(diào)制和解調(diào)方案(例如GB20600-2006,DVB-T2等)的導(dǎo)入,信道解調(diào)制芯片所需存儲量急速增大,有必要外掛DRAM。這種方案解調(diào)的DRAM可與信源解碼芯片(通常為系統(tǒng)整合芯片即S0C)共享,則可能進(jìn)一步提高整合度,降低系統(tǒng)元器件物料成本。
發(fā)明內(nèi)容
本發(fā)明提出一種信道解調(diào)與主芯片各功能模塊共用DRAM的架構(gòu)。主要特點為1)整個系統(tǒng)共用一組DRAM(如一片或多片SDR/DDR/DDR2);2)整個系統(tǒng)合用一個DRAM控制器;3) DRAM控制器的仲裁器接口部分開有多個接口以支持不同系統(tǒng)模塊,包括信道解調(diào)模塊;4) DRAM控制器的仲裁機(jī)制包括對來自解調(diào)模塊DRAM使用申請的仲裁。
圖1是現(xiàn)有技術(shù)的數(shù)字電視接收機(jī)框2是本發(fā)明之?dāng)?shù)字電視接收機(jī)框圖其中A為DRAMB為DRAM控制器C為解調(diào)模塊D為其他功能模塊E為DRAM仲裁電路圖3是下文中封頂和保底機(jī)制的示意圖
具體實施例方式DRAM控制仲裁機(jī)制可采用通常的算法。在復(fù)雜系統(tǒng)中為保險起見,對來自特定(如解調(diào))模塊的申請進(jìn)行“封頂”和“保底”處理1)封頂機(jī)制由于特定模塊優(yōu)先級較高,采用“批準(zhǔn)” 一定可調(diào)間隔方式,以免特定模塊無限制使用帶寬;2)保底機(jī)制由于相對屏顯等模塊,特定模塊的優(yōu)先級不可能是最高,加保底機(jī)制,以保證可取得最低需求的帶寬。保底機(jī)制可以用最低申請批準(zhǔn)比例計數(shù)的方式實現(xiàn)。
權(quán)利要求
1.一種數(shù)字電視接收機(jī)和數(shù)字電視接收系統(tǒng)芯片(SoC)的架構(gòu),其信道解調(diào)模塊和信源解碼共用外掛存儲器資源。
2.根據(jù)權(quán)利要求1所述的設(shè)計,其特征在于整個系統(tǒng)共用一組DRAM(如一片或多片 SDR/DDR/DDR2)。
3.根據(jù)權(quán)利要求1所述的設(shè)計,其特征在于整個系統(tǒng)合用一個DRAM控制器。
4.根據(jù)權(quán)利要求1所述的設(shè)計,其特征在于DRAM控制器的仲裁器接口部分開有多個接口以支持不同系統(tǒng)模塊,包括信道解調(diào)模塊。
5.根據(jù)權(quán)利要求1所述的設(shè)計,其特征在于DRAM控制仲裁機(jī)制對來自特定(如解調(diào)) 模塊的申請進(jìn)行“封頂”和“保底”處理。
全文摘要
本發(fā)明用于數(shù)字電視芯片和系統(tǒng)的設(shè)計,提出了一種信道解調(diào)和信源解碼共用外掛存儲器資源的方案,節(jié)約系統(tǒng)資源和成本。
文檔編號H04N7/24GK102209214SQ201010137489
公開日2011年10月5日 申請日期2010年3月31日 優(yōu)先權(quán)日2010年3月31日
發(fā)明者李煜文 申請人:上海摩晶電子科技有限公司