亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

信號接收裝置及信號傳輸系統(tǒng)的制作方法

文檔序號:7735656閱讀:210來源:國知局
專利名稱:信號接收裝置及信號傳輸系統(tǒng)的制作方法
技術(shù)領(lǐng)域
本發(fā)明涉及一種例如適合用于CD傳輸器和D/A轉(zhuǎn)換器之間的非同步數(shù)字傳輸?shù)?信號接收裝置及信號傳輸系統(tǒng)。
背景技術(shù)
在非同步數(shù)字傳輸?shù)念I(lǐng)域中,例如,在⑶(Compact Disc 致密光盤)重放所特有 的CD傳輸器等信號發(fā)送裝置、和內(nèi)置有D/A (Digital/Analog 數(shù)字/模擬)轉(zhuǎn)換器的信號 接收裝置之間,非同步地傳輸數(shù)字信號。此時,為了進行高品質(zhì)重放,必須吸收信號發(fā)送裝置和信號接收裝置中分別使用 的時鐘的偏差(時間差)。以往為此提出了多種控制方式。例如,如圖5所示,通常已知有PLL方式S卩,在信 號接收裝置20中設(shè)置PLL (Phase Locked Loop:鎖相環(huán))電路201,從通過信號傳輸路徑30 傳輸來的數(shù)字輸入信號中分離生成與信號發(fā)送裝置10同步的時鐘信號。此外,信號接收裝置20內(nèi)置有D/A轉(zhuǎn)換器(D/A電路),通過利用該D/A電路202 對來自PLL電路201的數(shù)字輸入信號進行轉(zhuǎn)換而生成模擬輸出信號,該模擬輸出信號通過 信號線40提供給未圖示的音頻視頻重放系統(tǒng)。另外,例如,如圖6所示,還已知有SRC方式S卩,在PLL電路201的后級配置 SRC(Sampling Ratio Converter 采樣率轉(zhuǎn)換器)電路204,對該SRC電路204從基準時鐘 產(chǎn)生電路203提供基準時鐘,利用該SRC電路204重新生成晶體精度下的時鐘信號。另外, 例如,如圖7所示,還已知有雙向雙鏈接(twin link)方式即,將內(nèi)置D/A電路202的信號 接收裝置20作為主設(shè)備,將來自基準時鐘產(chǎn)生電路203的基準時鐘提供給D/A電路202,并 且通過信號傳輸路徑50返回至CD傳輸器等信號發(fā)送裝置10 —側(cè)以獲取同步。而且,如圖8所示,還已知有大容量緩沖方式即,在PLL電路201的后級配置大容 量的存儲器電路205,對該存儲器電路205從基準時鐘產(chǎn)生電路203提供基準時鐘,從存放 于該大容量的存儲器電路205的數(shù)字輸入信號中取出晶體精度下的時鐘。此外,對于圖6至圖8中的與圖5相同的部分標注相同標號并省略重復(fù)說明。另一方面,在圖像重放的領(lǐng)域中,申請了如下的時間軸校正裝置(例如,參照專利 文獻1)為了使得在圖像存儲器和圖像輸入裝置之間進行傳輸?shù)臄?shù)字數(shù)據(jù)的時間軸一致, 通過每隔預(yù)定期間抽取信號或重復(fù)讀出,從而排除反復(fù)量化以高效地校正時間軸變動,生 成輸出高畫質(zhì)的圖像信號(例如,參照專利文獻1)。專利文獻1 日本專利特開2006-180441號公報然而,根據(jù)圖5所示的現(xiàn)有的PLL方式,由于需要同時對中心頻率進行跟蹤和除去 抖動分量,所以對于除去時鐘所固有的中心頻率附近的低頻帶分量的抖動,由于會使跟蹤 性能劣化而有限度,其成為SN比(Signal toNoise Ratio 信噪比)的性能劣化和音質(zhì)劣化 的主要原因。另外,根據(jù)圖6所示的SRC方式,雖然對于D/A電路202的基準時鐘產(chǎn)生電路 203可減小至晶體精度,但對于傳輸系統(tǒng)中包含的抖動分量則無法與信號分量分離,其與上述的PLL方式相比沒有很大差別。另外,圖7所示的雙鏈接方式中,雖然在性能上可將與傳輸系統(tǒng)相關(guān)的抖動、和D/ A電路202的基準時鐘的抖動這兩者減小至晶體精度,但信號發(fā)送裝置10需要與外部時鐘 對應(yīng)。因而,在涉及多個重放源的情況下,需要與該數(shù)量相對應(yīng)的信號傳輸路徑30、50,受到 系統(tǒng)結(jié)構(gòu)上的限制。而且,根據(jù)圖8所示的大容量緩沖方式,由于會產(chǎn)生時間延遲,因此例如隨著經(jīng)過 一定播放時間,時間偏差會在數(shù)字輸入信號和模擬輸出信號之間逐漸擴大,特別是存在如 下問題無法用于要求需要使音頻和視頻同步的實時性的音頻視頻重放。另外,根據(jù)上述的專利文獻1所披露的技術(shù),雖然使每單位時間提取的相當(dāng)于噪 聲大小的圖像數(shù)據(jù)隨機分散,使得在視覺上沒有問題,但在將其用于音頻視頻重放的情況 下,會產(chǎn)生音質(zhì)的劣化。

發(fā)明內(nèi)容
本發(fā)明是為了解決上述問題而完成的,其目的在于,提供如下的信號接收裝置及 信號傳輸系統(tǒng)數(shù)字輸入信號和模擬輸出信號之間的時間偏差極小,且可將抖動減小至晶 體精度,并適合用于音頻視頻重放。為了解決上述問題,本發(fā)明的信號接收裝置包括PLL電路,該PLL電路從數(shù)字輸 入信號中分離生成時鐘;存儲器電路,該存儲器電路根據(jù)由所述PLL電路生成的時鐘對數(shù) 據(jù)進行寫入,并根據(jù)所述DA轉(zhuǎn)換器的基準時鐘進行讀出;時間差檢測電路,該時間差檢測 電路對所述時鐘和所述基準時鐘的時間差進行檢測;及數(shù)據(jù)加工電路,該數(shù)據(jù)加工電路在 由所述時間差檢測電路對于所述時鐘和所述基準時鐘之間檢測出時間差的情況下,根據(jù)所 述檢測出的時間差的狀況對所述數(shù)字信號進行加工并將其寫入所述存儲器電路。另外,本發(fā)明的信號收發(fā)系統(tǒng)包括發(fā)送數(shù)字輸入信號的信號發(fā)送裝置、及信號接 收裝置,該信號接收裝置經(jīng)由信號傳輸路徑與所述信號發(fā)送裝置連接,且該信號接收裝置 具有PLL電路,該PLL電路從經(jīng)由所述信號傳輸路徑傳輸來的所述數(shù)字輸入信號中分離生 成時鐘;DA轉(zhuǎn)換器,該DA轉(zhuǎn)換器將所述數(shù)字輸入信號轉(zhuǎn)換成模擬輸出信號;存儲器電路,該 存儲器電路根據(jù)由所述PLL電路生成的時鐘對所述數(shù)字輸入信號進行寫入,并根據(jù)所述DA 轉(zhuǎn)換器的基準時鐘進行讀出;時間差檢測電路,該時間差檢測電路對所述時鐘和所述基準 時鐘的時間差進行檢測;及數(shù)據(jù)加工電路,該數(shù)據(jù)加工電路在由所述時間差檢測電路對于 所述時鐘和所述基準時鐘之間檢測出時間差的情況下,根據(jù)所述檢測出的時間差的狀況對 所述數(shù)字信號進行加工并將其寫入所述存儲器電路。根據(jù)本發(fā)明,可提供如下的信號接收裝置及信號傳輸系統(tǒng)數(shù)字輸入信號和模擬 輸出信號之間的時間偏差極小,且將抖動減小至晶體精度,特別適合用于音頻視頻重放。


圖1是表示本發(fā)明的實施方式1所涉及的信號傳輸系統(tǒng)的結(jié)構(gòu)的方框圖。圖2是表示本發(fā)明的實施方式1所涉及的信號接收裝置所具有的數(shù)據(jù)加工電路的 內(nèi)部結(jié)構(gòu)的方框圖。圖3是表示本發(fā)明的實施方式1所涉及的信號接收裝置的基本動作的流程圖。
圖4是表示本發(fā)明的實施方式1所涉及的信號接收裝置的應(yīng)用動作的流程圖。圖5是表示使用PLL方式的現(xiàn)有例中的信號傳輸系統(tǒng)的結(jié)構(gòu)的方框圖。圖6是表示使用SRC方式的現(xiàn)有例中的信號傳輸系統(tǒng)的結(jié)構(gòu)的方框圖。圖7是表示使用雙鏈接方式的現(xiàn)有例中的信號傳輸系統(tǒng)的結(jié)構(gòu)的方框圖。圖8是表示使用大容量緩沖方式的現(xiàn)有例中的信號傳輸系統(tǒng)的結(jié)構(gòu)的方框圖。
具體實施例方式下面,為了更詳細地說明本發(fā)明,根據(jù)附圖對用于實施本發(fā)明的方式進行說明。實施方式1.[信號傳輸系統(tǒng)的說明]圖1是表示本發(fā)明的實施方式1所涉及的信號傳輸系統(tǒng)的結(jié)構(gòu)的方框圖。如圖1所示,本發(fā)明的實施方式1所涉及的信號收發(fā)系統(tǒng)包括信號發(fā)送裝置1、和 通過信號傳輸路徑3與信號發(fā)送裝置1連接的信號接收裝置2。此外,信號傳輸路徑3可為 有線、無線中的任一種。如圖1所示,信號接收裝置2包括PLL電路21、存儲器電路22、D/A電路23、基準 時鐘產(chǎn)生電路時鐘B)、時間差檢測電路25、和數(shù)據(jù)加工電路26。PLL電路21從經(jīng)由信號傳輸路徑3從信號發(fā)送裝置1發(fā)送來的數(shù)字輸入信號中分 離生成時鐘A并將其輸出到存儲器電路22及時間差檢測電路25。存儲器電路22是容量比較小的存儲器,該存儲器根據(jù)由PLL電路21生成的時鐘 A對數(shù)字輸入信號進行寫入,并根據(jù)基準時鐘B進行讀出。D/A電路23是DA轉(zhuǎn)換器,該DA 轉(zhuǎn)換器將從存儲器電路22讀出的數(shù)字輸入信號轉(zhuǎn)換成模擬輸出信號,并經(jīng)由輸出信號線4 輸出到未圖示的重放系統(tǒng)。時間差檢測電路25對由PLL電路21生成的時鐘A和來自時鐘產(chǎn)生電路M的基 準時鐘B之間的時間差(偏差)進行檢測并將其輸出到數(shù)據(jù)加工電路沈。數(shù)據(jù)加工電路沈在由時間差檢測電路25對于時鐘A和基準時鐘B之間檢測出 偏差的情況下,根據(jù)檢測出的偏差的狀況對數(shù)字輸入信號進行加工并將其寫入存儲器電路 22。數(shù)據(jù)加工電路沈的內(nèi)部結(jié)構(gòu)等詳細情況將使用圖2在后面進行闡述。本發(fā)明的實施方式1所涉及的信號傳輸系統(tǒng)如圖1所示,在信號接收裝置2中設(shè) 置存儲器電路22,數(shù)據(jù)信號的寫入是根據(jù)使用PLL電路21從數(shù)字輸入信號中生成的時鐘A 來進行的,讀出是根據(jù)由基準時鐘產(chǎn)生電路M產(chǎn)生的晶體精度的基準時鐘B來進行的。然 而,照這樣的話與圖8所示的現(xiàn)有的大容量緩沖方式相同,數(shù)字輸入信號和模擬輸出信號 之間的偏差會隨著播放時間而逐漸擴大,若存儲器容量較小則會導(dǎo)致溢出。因此,根據(jù)本發(fā)明的實施方式1所涉及的信號傳輸系統(tǒng),采用如下結(jié)構(gòu)信號接 收裝置2對寫入時鐘A和讀出時鐘B之間的偏差進行檢測,關(guān)于該偏差,在實用上關(guān)注 IOOppm(parts per million 百萬分之一)以下(采樣頻率44. IHz下的IOOppm的偏差相 當(dāng)于每0. 23秒有1次的偏差),為了校正該時間差,例如,在每0. 23秒延遲1次的情況下, 對數(shù)據(jù)進行抽取處理,相反地在超前的情況下,對根據(jù)前后的信號所生成的信號進行插值 處理。另外,本發(fā)明的實施方式1所涉及的信號傳輸系統(tǒng)中,在聽覺上,為了使得因上述的抽取處理或插值處理所引起的音質(zhì)劣化最小,信號接收裝置2對數(shù)字輸入信號的振幅 值、變化量、隨機性分別進行監(jiān)視,分別檢測出振幅絕對值較小的部位、變化量較少的部位、 隨機性較高的部位,對其中的至少兩個部位進行加權(quán)而計算出得分,將該得分提取作為抽 取和插值的對象信號樣本。而且,本發(fā)明的實施方式1所涉及的信號傳輸系統(tǒng)中,在將對象信號樣本進行抽 取和插值后,為了抑制聽覺上的劣化,信號接收裝置2隨著進行抽取處理和插值處理后的 部位的隨機性變高而執(zhí)行較短的交叉衰落處理,隨著隨機性變低而執(zhí)行較長的交叉衰落處 理,使信號的連接點彼此衰減以成為平滑的波形,使得難以確認不連續(xù)點。這是基于若隨 機性高則難以確認不連續(xù)點,若隨機性低則容易識別不連續(xù)點。如上所述,根據(jù)本發(fā)明的實施方式1所涉及的信號傳輸系統(tǒng),在信號接收裝置2中 設(shè)置存儲器電路22,對于從信號發(fā)送裝置1發(fā)送來的數(shù)字輸入信號中包含的數(shù)據(jù),其寫入 是根據(jù)使用PLL電路21從接收到的數(shù)字輸入信號中生成的時鐘(時鐘A)來進行的,其讀 出是根據(jù)來自基準時鐘產(chǎn)生電路M的晶體精度的基準時鐘(時鐘B)來進行的。這里,信號接收裝置2為了對時鐘A和基準時鐘B的偏差進行校正以再現(xiàn)數(shù)字輸 入信號,采用如下結(jié)構(gòu)對該時間差進行檢測,這里對時鐘之間的偏差進行檢測,在信號接 收裝置2相比于信號發(fā)送裝置1產(chǎn)生延遲的情況下,對數(shù)字輸入信號中包含的數(shù)據(jù)進行抽 取,在超前的情況下,對根據(jù)前后的數(shù)字輸入信號所生成的信號進行插值。因此,可提供如 下的信號傳輸系統(tǒng)數(shù)字輸入信號和模擬輸出信號之間的時間偏差極小,且可將抖動減小 至晶體精度,適合用于音頻視頻重放。此外,根據(jù)上述的本發(fā)明的實施方式1所涉及的信號傳輸系統(tǒng),是將信號發(fā)送裝 置1作為CD傳輸器、將信號接收裝置2作為內(nèi)置D/A轉(zhuǎn)換器的設(shè)備進行了說明,但并不局 限于該組合,可適用于進行非同步數(shù)字傳輸?shù)娜我獾男盘柺瞻l(fā)裝置的組合。[信號接收裝置的詳細說明]圖2是表示本發(fā)明的實施方式1所涉及的信號接收裝置2所具有的數(shù)據(jù)加工電路 26的內(nèi)部結(jié)構(gòu)的方框圖。如圖2所示,數(shù)據(jù)加工電路沈包括振幅值監(jiān)視部沈1、變化量監(jiān)視部沈2、隨機性 監(jiān)視部沈3、對象信號樣本提取部沈4、交叉衰落運算處理部沈5、和存儲器更新部沈6。振幅值監(jiān)視部261對寫入存儲器電路22的數(shù)字輸入信號的振幅值進行監(jiān)視,變化 量監(jiān)視部262對寫入存儲器電路22的數(shù)字輸入信號的每單位時間的變化量進行計算,隨機 性監(jiān)視部263對寫入存儲器電路22的數(shù)字輸入信號的每單位時間的隨機性進行計算,并將 它們都輸出到對象信號樣本提取部264。此外,隨機性監(jiān)視部沈3在計算隨機性時,例如求出方差(標準偏差),數(shù)字輸入信 號的方差越高則判定為隨機性越高,并控制對象信號樣本提取部264。這里所謂的“方差”, 例如表示變量和平均值的距離(的平方)的大小,是指所謂與平均值之間的誤差這一公知 的統(tǒng)計方法。另外,隨機性監(jiān)視部沈3也可對數(shù)字輸入信號進行線性預(yù)測,將預(yù)測誤差作為隨 機性判定的標準。即,預(yù)測誤差越大則判定為隨機性越高。這里所謂的“線性預(yù)測”,是指如 下的公知運算方法關(guān)于每單位時間測量到的數(shù)字輸入信號的時間序列,使用當(dāng)前為止的 時間序列并利用預(yù)定的運算式求出下一時間序列的數(shù)字輸入信號,當(dāng)實際變成下一時刻而得到測量數(shù)據(jù)時計算預(yù)測誤差,利用權(quán)重系數(shù)進行調(diào)整使得該誤差變小,以使之后的預(yù)測 變得最佳為目標來進行。此外,在計算該隨機性時,利用線性預(yù)測的方法相比于求出方差的 方法,計算精度更高。對象信號樣本提取部264對于利用振幅值監(jiān)視部261進行監(jiān)視的數(shù)字輸入信號的 振幅值(電平)、利用變化量監(jiān)視部262所計算出的變化量、利用隨機性監(jiān)視部263所計算 出的隨機性中的至少兩個參數(shù),利用加權(quán)運算而計算出得分,并根據(jù)這里計算出的得分,提 取成為數(shù)字輸入信號的抽取或插值處理的對象的對象信號樣本,輸出到交叉衰落運算處理 部 265。交叉衰落運算處理部265以與由對象信號樣本提取部沈4提取出的對象信號樣本 的隨機性相對應(yīng)的長度來執(zhí)行交叉衰落運算,對數(shù)字輸入信號執(zhí)行平滑處理。S卩,交叉衰落運算處理部265例如對于對象信號樣本的相鄰的兩個時刻的信號乘 上隨著時間經(jīng)過而逐漸減小的窗函數(shù)、和隨著時間經(jīng)過逐漸增加的窗函數(shù),并將它們相加, 從而使得該兩個時刻的信號彼此衰減以成為平滑的波形,使得難以確認不連續(xù)點。這里,對 象信號樣本的隨機性越高則以越短的長度來實施交叉衰落處理,隨機性越低則以越長的長 度來實施交叉衰落處理。此外,存儲器更新部266將利用交叉衰落運算處理部265對抽取或插值后的部位 進行了平滑處理的加工后的數(shù)字輸入信號寫入存儲器電路22中,對存儲器電路22進行改寫。圖3、圖4是表示本發(fā)明的實施方式所涉及的信號接收裝置的動作的流程圖,分別 表示基本動作(圖3)、應(yīng)用動作(圖4)。這里所謂的基本動作,是表示對從接收的數(shù)字輸 入信號中提取的對象信號樣本進行抽取或插值處理為止的基本流程,所謂的應(yīng)用動作,是 表示用于使抽取或插值處理后的音質(zhì)劣化最小的處理的流程。下面,一邊參照圖3、圖4的流程圖,一邊對圖1、圖2所示的本發(fā)明的實施方式1 所涉及的信號接收裝置的動作進行詳細說明。圖3的流程圖中,信號接收裝置2首先等待接收經(jīng)由信號傳輸路徑3從信號發(fā)送 裝置1發(fā)送來的數(shù)字輸入信號(步驟ST301 “是”),PLL電路21分離生成數(shù)字輸入信號 中包含的時鐘A(步驟ST3(^),且將數(shù)字輸入信號中包含的數(shù)據(jù)寫入存儲器電路22 (步驟 ST303)。另一方面,時間差檢測電路25對由PLL電路21生成并輸出的時鐘A和來自基準時 鐘產(chǎn)生電路M的基準時鐘B之間的時間差進行檢測,例如,在檢測出以每0. 23秒有1次的 頻率產(chǎn)生的偏差的情況下,計算出該偏差量(包含延遲、超前),輸出到數(shù)據(jù)加工電路沈(步 驟 ST304)。對其進行接收的數(shù)據(jù)加工電路沈在判定該偏差為延遲的情況下(步驟ST305“延 遲”),在該時刻對數(shù)據(jù)執(zhí)行抽取處理(步驟ST306),在判定為超前的情況下(步驟ST305“超 前”),對數(shù)據(jù)執(zhí)行插值處理(步驟ST307)。然后,數(shù)據(jù)加工電路沈?qū)⒊槿?、或插值處理?生成的加工后的數(shù)據(jù)寫入存儲器電路22中,對存儲器電路22進行改寫,對數(shù)字輸入信號進 行內(nèi)容更新(步驟ST308)。數(shù)據(jù)加工電路沈進一步為了使得因抽取或插值所引起的音質(zhì)劣化最小,如圖4的 流程圖所示,利用振幅值監(jiān)視部261、變化量監(jiān)視部沈2、隨機性監(jiān)視部263分別對數(shù)字輸入信號的振幅值、變化量、隨機性進行監(jiān)視,分別檢測出振幅絕對值較小的部位、變化量較少 的部位、隨機性較高的部位,傳輸?shù)綄ο笮盘枠颖咎崛〔可? (步驟ST401)。對其進行接收的對象信號樣本提取部264對振幅值、變化量、隨機性中的至少兩 個量進行加權(quán)運算,計算出得分(步驟ST4(^),將得分較高的部位提取作為抽取和插值的 對象信號樣本,傳輸?shù)浇徊嫠ヂ溥\算處理部265 (步驟ST403)。交叉衰落運算處理部265以與由對象信號樣本提取部沈4提取出的信號樣本的隨 機性相對應(yīng)的長度來執(zhí)行交叉衰落運算,對數(shù)字輸入信號執(zhí)行平滑處理。S卩,交叉衰落運算處理部265在將對象信號樣本進行抽取和插值處理后,為了抑 制聽覺上的劣化,隨著進行抽取和插值處理后的部位的隨機性變高而執(zhí)行較短的交叉衰落 處理(步驟ST404),隨著隨機性變低而執(zhí)行較長的交叉衰落處理,使信號的連接點彼此衰 減以成為平滑的波形,使得難以確認不連續(xù)點。此外,存儲器更新部266將利用交叉衰落運算處理部265對抽取或插值處理后的 部位進行了平滑處理的加工后的數(shù)據(jù)寫入存儲器電路22中,對存儲器電路22進行改寫 (步驟ST40O,使得對因上述的數(shù)字輸入信號的抽取和插值處理而隨之帶來的聽覺上的劣 化進行抑制的一連串的應(yīng)用動作結(jié)束。之后,D/A電路23逐次讀出已寫入存儲器電路22的數(shù)據(jù),轉(zhuǎn)換成模擬信號并輸出 到重放系統(tǒng),從而進行音頻視頻重放。如上所述,根據(jù)本發(fā)明的實施方式1所涉及的信號接收裝置2,設(shè)置存儲器電路 22,對于從信號發(fā)送裝置1發(fā)送來的數(shù)字輸入信號中包含的數(shù)據(jù),其寫入是根據(jù)使用PLL電 路21從接收到的數(shù)字輸入信號中生成的時鐘(時鐘A)來進行的,其讀出是根據(jù)來自基準 時鐘產(chǎn)生電路M的晶體精度的基準時鐘(時鐘B)來進行的。這里,信號接收裝置2為了 對時鐘A和基準時鐘B的偏差進行校正以再現(xiàn)數(shù)字輸入信號,采用如下結(jié)構(gòu)對時鐘之間的 偏差進行檢測,在信號接收裝置2相比于信號發(fā)送裝置1產(chǎn)生延遲的情況下,對數(shù)字輸入信 號中包含的數(shù)據(jù)進行抽取,在超前的情況下,對根據(jù)前后的數(shù)字輸入信號所生成的信號進 行插值。因此,可提供如下的信號接收裝置輸入輸出信號間的時間偏差極小,且可將抖動 減小至晶體精度,適合用于音頻視頻重放。另外,根據(jù)本發(fā)明的實施方式1所涉及的信號接收裝置2,為了使得因抽取或插值 處理所引起的音質(zhì)劣化最小,在聽覺上,提取不易察覺劣化的樣本進行抽取、或插值,從而 可得到如下優(yōu)點可重放與設(shè)備限制較大的雙鏈接方式相同水平的音質(zhì)而沒有設(shè)備限制。而且,在將樣本進行抽取和插值處理后,進行了抽取和插值后的部位的隨機性越 高則以越短的長度來實施交叉衰落運算處理,隨機性越低則以越長的長度來實施交叉衰落 運算處理,從而可進一步抑制聽覺上的劣化。此外,對于圖2所示的數(shù)據(jù)加工電路沈所具有的功能,既可全部用硬件來實現(xiàn),或 者也可用軟件來實現(xiàn)其至少一部分。例如,對于(1)數(shù)據(jù)加工電路沈在由時間差檢測電路25對于時鐘A和基準時鐘 B之間檢測出時間差的情況下、根據(jù)所檢測出的時間差的狀況對數(shù)字輸入信號進行加工并 將其寫入存儲器電路22的數(shù)據(jù)處理;(2)在利用時間差檢測電路25檢測出基準時鐘B為 延遲的情況下對數(shù)字輸入信號進行抽取、在檢測出為超前的情況下對根據(jù)前后的數(shù)字輸入 信號所生成的信號進行插值的數(shù)據(jù)處理;C3)對數(shù)字輸入信號的電平和變化量進行監(jiān)視、提取數(shù)字輸入信號的電平較低且變化量較少的樣本以作為加工對象的數(shù)據(jù)處理;(4)對數(shù) 字輸入信號的隨機性進行監(jiān)視、提取隨機性較高的部分以作為加工對象的數(shù)據(jù)處理;(5) 對數(shù)字輸入信號的方差進行計算、將計算出的方差作為隨機性判定的標準的數(shù)據(jù)處理;(6) 對數(shù)字輸入信號進行線性預(yù)測運算、預(yù)測誤差越大則越是將其作為隨機性判定的標準的數(shù) 據(jù)處理;(7)對數(shù)字輸入信號的電平、變化量、隨機性中的至少兩個量進行加權(quán)運算、根據(jù) 計算出的得分來提取樣本的數(shù)據(jù)處理;(8)以與所提取出的樣本的隨機性相對應(yīng)的長度來 進行交叉衰落運算處理的數(shù)據(jù)處理,分別可利用一個或多個程序在計算機上實現(xiàn),也可用 硬件來實現(xiàn)其至少一部分。工業(yè)上的實用性本發(fā)明所涉及的信號接收裝置及信號傳輸系統(tǒng)可提供如下的信號接收裝置及信 號傳輸系統(tǒng)數(shù)字輸入信號和模擬輸出信號之間的時間偏差極小,且將抖動減小至晶體精 度,特別適合用于音頻視頻重放。因而,例如,對于適合用于CD傳輸器和D/A轉(zhuǎn)換器之間的 非同步數(shù)字傳輸?shù)男盘柦邮昭b置及信號傳輸系統(tǒng)等是適用的。
權(quán)利要求
1.一種信號接收裝置,包括DA轉(zhuǎn)換器,該DA轉(zhuǎn)換器將從信號發(fā)送裝置經(jīng)由信號傳輸路 徑非同步地發(fā)送來的數(shù)字輸入信號轉(zhuǎn)換成模擬輸出信號,其特征在于,包括PLL電路,該PLL電路從所述數(shù)字輸入信號中分離生成時鐘;存儲器電路,該存儲器電路根據(jù)由所述PLL電路生成的時鐘對所述數(shù)字輸入信號進行 寫入,并根據(jù)所述DA轉(zhuǎn)換器的基準時鐘進行讀出;時間差檢測電路,該時間差檢測電路對所述時鐘和所述基準時鐘的時間差進行檢測;及數(shù)據(jù)加工電路,該數(shù)據(jù)加工電路在由所述時間差檢測電路對于所述時鐘和基準時鐘之 間檢測出時間差的情況下,根據(jù)所述檢測出的時間差的狀況對所述數(shù)字輸入信號進行加工 并將其寫入所述存儲器電路。
2.如權(quán)利要求1所述的信號接收裝置,其特征在于, 所述數(shù)據(jù)加工電路在由所述時間差檢測電路檢測出所述基準時鐘為延遲的情況下,對所述數(shù)字輸入信號 進行抽取,在檢測出為超前的情況下,對根據(jù)前后的數(shù)字輸入信號所生成的信號進行插值。
3.如權(quán)利要求1所述的信號接收裝置,其特征在于, 所述數(shù)據(jù)加工電路對所述數(shù)字輸入信號的電平和變化量進行監(jiān)視,提取所述數(shù)字輸入信號的電平較低且 變化量較少的對象信號樣本以作為所述加工的對象。
4.如權(quán)利要求1所述的信號接收裝置,其特征在于, 所述數(shù)據(jù)加工電路對所述數(shù)字輸入信號的隨機性進行監(jiān)視,提取所述隨機性較高的部分以作為所述加工 的對象。
5.如權(quán)利要求4所述的信號接收裝置,其特征在于, 所述數(shù)據(jù)加工電路對所述數(shù)字輸入信號的方差進行計算,將所述計算出的方差作為所述隨機性判定的標準。
6.如權(quán)利要求4所述的信號接收裝置,其特征在于, 所述數(shù)據(jù)加工電路對所述數(shù)字輸入信號進行線性預(yù)測運算,將預(yù)測誤差的大小作為所述隨機性判定的標準。
7.如權(quán)利要求3所述的信號接收裝置,其特征在于, 所述數(shù)據(jù)加工電路對所述數(shù)字輸入信號的振幅值、變化量、隨機性中的至少兩個量進行加權(quán)運算,并按照 通過運算求出的得分來提取所述對象信號樣本。
8.如權(quán)利要求4所述的信號接收裝置,其特征在于, 所述數(shù)據(jù)加工電路對所述數(shù)字輸入信號的振幅值、變化量、隨機性中的至少兩個量進行加權(quán)運算,并按照 通過運算求出的得分來提取所述對象信號樣本。
9.如權(quán)利要求1所述的信號接收裝置,其特征在于,所述數(shù)據(jù)加工電路對所述數(shù)字輸入信號的電平和變化量進行監(jiān)視,提取所述數(shù)字輸入信號的電平較低且 變化量較少的對象信號樣本以作為所述加工的對象,以與所述提取出的對象信號樣本的隨機性相對應(yīng)的長度來進行交叉衰落運算處理。
10. 一種信號傳輸系統(tǒng),其特征在于,包括 發(fā)送數(shù)字輸入信號的信號發(fā)送裝置;及信號接收裝置,該信號接收裝置經(jīng)由信號傳輸路徑與所述信號發(fā)送裝置連接, 該信號接收裝置具有PLL電路,該PLL電路從經(jīng)由所述信號傳輸路徑傳輸來的所述數(shù)字輸入信號中生成時 鐘;DA轉(zhuǎn)換器,該DA轉(zhuǎn)換器將所述數(shù)字輸入信號轉(zhuǎn)換成模擬輸出信號;存儲器電路,該存儲 器電路根據(jù)由所述PLL電路分離生成的時鐘對所述數(shù)字輸入信號進行寫入,并根據(jù)來自基 準時鐘產(chǎn)生電路的基準時鐘進行讀出;時間差檢測電路,該時間差檢測電路對所述時鐘和 所述基準時鐘的時間差進行檢測;及數(shù)據(jù)加工電路,該數(shù)據(jù)加工電路在由所述時間差檢測 電路對于所述時鐘和基準時鐘之間檢測出時間差的情況下,根據(jù)所述檢測出的時間差的狀 況對所述數(shù)字數(shù)據(jù)進行加工并將其寫入所述存儲器電路。
全文摘要
本發(fā)明在信號接收裝置(2)中,設(shè)置存儲器電路(22),對于從信號發(fā)送裝置(1)發(fā)送來的數(shù)字輸入信號中包含的數(shù)據(jù),其寫入是根據(jù)使用PLL電路(21)從接收到的數(shù)字輸入信號中分離生成的時鐘來進行的,其讀出是根據(jù)來自基準時鐘產(chǎn)生電路(24)的晶體精度的基準時鐘來進行的。這里,為了對時鐘和基準時鐘的偏差進行校正以再現(xiàn)數(shù)字輸入信號,對時鐘之間的偏差進行檢測,在信號接收裝置(2)相比于信號發(fā)送裝置(1)產(chǎn)生延遲的情況下,對數(shù)字輸入信號中包含的數(shù)據(jù)進行抽取,在超前的情況下,對根據(jù)前后的數(shù)字輸入信號所生成的信號進行插值。
文檔編號H04L7/00GK102113049SQ20098013077
公開日2011年6月29日 申請日期2009年9月24日 優(yōu)先權(quán)日2008年10月6日
發(fā)明者仲田剛, 寺本浩平, 木村勝, 齊藤文訓(xùn) 申請人:三菱電機株式會社
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1