亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

單纖單波長1080p視頻光端機的制作方法

文檔序號:7731783閱讀:386來源:國知局
專利名稱:單纖單波長1080p視頻光端機的制作方法
技術領域
本實用新型涉及視頻圖象傳輸設備領域,尤其是一種單纖單波長1080P視頻光端 機。
背景技術
當前,在廣播電視、廣告宣傳以及視頻圖像監(jiān)控系統(tǒng)都開始了圖像的高清應用,在 使用中常常面臨需要將高清圖像通過光纖傳送到長達數(shù)十公里的遠端。終端產(chǎn)品端口技術 快速變化,當客戶采用新的終端設備時需要改變昂貴的光纖傳輸設備。

實用新型內(nèi)容本實用新型的目的是提供一種滿足多個業(yè)務接口應用、產(chǎn)品升級和更改方便靈活 的單纖單波長1080P視頻光端機。 本實用新型的單纖單波長1080P視頻光端機通過下述技術方案予以實現(xiàn) 單纖單波長1080P視頻光端機,包含光端機主控芯片;與該光端機主控芯片連接
的輸入端視頻數(shù)模轉換部件、輸出端視頻數(shù)模轉換部件;與該光端機主控芯片連接的音頻
數(shù)模轉換部件;與該光端機主控芯片連接的DDR2存儲器;與光端機主控芯片、輸入端視頻
數(shù)模轉換部件和輸出端視頻數(shù)模轉換部件相連的MCU單片機,輸入端視頻數(shù)模轉換部件和
輸出端視頻數(shù)模轉換部件的外部接口分別包括有RGB、 YUV、 DVI和HDMI接口 。 光端機主控芯片為FPGA芯片,F(xiàn)PGA內(nèi)置硬IP核完成串并轉換設計。 本實用新型的單纖單波長1080P視頻光端機與現(xiàn)有技術相比,有如下積極效果 在單芯光纖單波長上實現(xiàn)了多個業(yè)務接口 (RGB、YUV、DVI、HDMI)的1080P高清圖
像傳輸,方便用戶在滿足當前使用的同時,兼顧快速變化的終端產(chǎn)品端口技術進步,當客戶 采用新的終端設備時無需改變昂貴的光纖傳輸設備,保護客戶資源。FPGA硬IP核完成串并 轉換設計的電路板結構緊湊,尺寸較小,有利于PCB布線以及提高系統(tǒng)的抗干擾能力,另外 調(diào)試靈活,參數(shù)設置便捷。

本實用新型將通過例子并參照附圖的方式說明,其中 圖1是本實用新型的系統(tǒng)連接示意圖。
具體實施方式本說明書(包括任何附加權利要求、摘要和附圖)中公開的任一特征,除非特別敘
述,均可被其他等效或具有類似目的的替代特征加以替換。即,除非特別敘述,每個特征只 是一系列等效或類似特征中的一個例子而已。 如圖1所示的單纖單波長1080P視頻光端機,包含內(nèi)置硬IP核的FPGA芯片;與該 芯片連接的輸入端視頻數(shù)模轉換部件、輸出端視頻數(shù)模轉換部件;與該芯片連接的音頻數(shù)模轉換部件;與該芯片連接的DDR2存儲器;與芯片、輸入端視頻數(shù)模轉換部件和輸出端視 頻數(shù)模轉換部件相連的MCU單片機,輸入端視頻數(shù)模轉換部件和輸出端視頻數(shù)模轉換部件 的外部接口分別包括有RGB、 YUV、 DVI和HDMI接口 。 FPGA作為系統(tǒng)的主控芯片,工作過程為 首先接收由數(shù)模轉換部件而來的數(shù)據(jù),接著將此值存入一塊DDR2存儲器。與此同 時從另一塊DDR2存儲器中讀出像素的值,并發(fā)送給數(shù)據(jù)封裝模塊,再經(jīng)LZW壓縮,送出32 位并行數(shù)據(jù);接收32位數(shù)據(jù),存入一塊DDR2存儲器。與此同從另一塊DDR2存儲器中讀出 像素的值,經(jīng)LZW解壓,發(fā)送給數(shù)據(jù)封裝模塊,恢復出HV, RGB, YUV等數(shù)據(jù)。 BUF接收32位數(shù)據(jù)緩存。MUX選擇模塊用于選擇哪個DDR2處于被寫入數(shù)據(jù)的狀 態(tài)和哪個DDR2處于被讀出數(shù)據(jù)的狀態(tài)。模塊的主要任務是協(xié)調(diào)兩個DDR2的讀寫操作,在 第一塊DDR2被寫入數(shù)據(jù)的同時,第二塊DDR2被讀出數(shù)據(jù)供。當?shù)谝粔KDDR2存入完整的一 幅圖像數(shù)據(jù)后,兩塊DDR2交換讀寫操作,第一塊DDR2由被寫入數(shù)據(jù)轉變?yōu)楸蛔x出數(shù)據(jù),第 二塊DDR2由被讀出數(shù)據(jù)轉變?yōu)楸粚懭霐?shù)據(jù),當?shù)诙KDDR2存入完整的一幅圖像數(shù)據(jù)后,再 切換兩塊DDR2的讀寫操作,如此循環(huán)。高速度存入一幀圖像,在存入一幀圖像的時間里,從 另一 DDR2里讀出一幀內(nèi)可視部分,那么讀取的速度就會降低,串行數(shù)據(jù)流也會得到相應的 降低。從而降低了傳輸速率。 DDR2控制器模塊在系統(tǒng)上電時負責初始化DDR2。待DDR2初始化完畢后,控制器 模塊再接收外圍模塊的指示信號,并根據(jù)指示信號向DDR2發(fā)出相應的讀寫操作命令,保證 數(shù)據(jù)的正確寫入和讀出,以及DDR2的刷新。 以上所述僅為本實用新型的較佳實施例而已,并不用以限制本實用新型,凡在本 實用新型的精神和原則之內(nèi)所作的任何修改、等同替換和改進等,均應包含在本實用新型 的保護范圍之內(nèi)。
權利要求單纖單波長1080P視頻光端機,包含光端機主控芯片;與該光端機主控芯片連接的輸入端視頻數(shù)模轉換部件、輸出端視頻數(shù)模轉換部件;與該光端機主控芯片連接的音頻數(shù)模轉換部件;與該光端機主控芯片連接的DDR2存儲器;與光端機主控芯片、輸入端視頻數(shù)模轉換部件和輸出端視頻數(shù)模轉換部件相連的MCU單片機,其特征在于輸入端視頻數(shù)模轉換部件和輸出端視頻數(shù)模轉換部件的外部接口分別包括有RGB、YUV、DVI和HDMI接口。
2. 根據(jù)權利要求1所述的單纖單波長1080P視頻光端機,其特征在于所述光端機主 控芯片為FPGA芯片。
專利摘要本實用新型公開了一種單纖單波長1080P視頻光端機,包含內(nèi)置硬IP核的FPGA芯片;與該芯片連接的輸入端視頻數(shù)模轉換部件、輸出端視頻數(shù)模轉換部件;與該芯片連接的音頻數(shù)模轉換部件;與該芯片連接的DDR2存儲器;與芯片、輸入端視頻數(shù)模轉換部件和輸出端視頻數(shù)模轉換部件相連的MCU單片機,輸入端視頻數(shù)模轉換部件和輸出端視頻數(shù)模轉換部件的外部接口分別包括有RGB、YUV、DVI和HDMI接口,方便用戶在滿足當前使用的同時,兼顧快速變化的終端產(chǎn)品端口技術進步,當客戶采用新的終端設備時無需改變昂貴的光纖傳輸設備,保護客戶資源,創(chuàng)新性地在單芯光纖單波長上實現(xiàn)了1080P高清圖像傳輸。
文檔編號H04N7/22GK201499263SQ20092031047
公開日2010年6月2日 申請日期2009年9月16日 優(yōu)先權日2009年9月16日
發(fā)明者劉明學 申請人:成都微迪數(shù)字系統(tǒng)技術有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1