專利名稱:用于差分信號(hào)接收的裝置和方法
技術(shù)領(lǐng)域:
背景技術(shù):
許多高速芯片到芯片電輸入/輸出互連實(shí)施為差分?jǐn)?shù)據(jù)鏈路。在這樣的系統(tǒng)中,數(shù)據(jù)比特可以作為信號(hào)在正信號(hào)路徑和負(fù)信號(hào)路徑上來發(fā)送??梢酝ㄟ^將兩個(gè)信號(hào)相減并 且對(duì)結(jié)果進(jìn)行采樣來在接收器處分辨數(shù)據(jù)比特。在這樣的系統(tǒng)中,必須維持信號(hào)沿著兩個(gè) 路徑的傳播同步以允許信號(hào)的準(zhǔn)確數(shù)據(jù)分辨。這通常要求仔細(xì)匹配正和負(fù)路徑長度。然而, 在數(shù)據(jù)速率超出多個(gè)Gb/s (每秒吉比特)時(shí),對(duì)內(nèi)偏斜(intra-pair skew)(例如,在構(gòu)成 差分鏈路的一對(duì)或者多對(duì)接線上的信號(hào)之間的飛行時(shí)間差)可能限制可實(shí)現(xiàn)的誤比特率。 對(duì)內(nèi)偏斜也可能與接線寄生以及無源部件和/或有源器件中的失配關(guān)聯(lián)。對(duì)內(nèi)偏斜可能導(dǎo) 致未完全差分的接收信號(hào),因?yàn)樗鼈兛赡苡行┦茉驹诜瞧鼻闆r下在差分?jǐn)?shù)據(jù)分辨期間 將被抵消的噪聲影響。對(duì)內(nèi)偏斜也可能減少接收器的定時(shí)裕度。因此,需要改進(jìn)的設(shè)備、系統(tǒng)和方法以解決對(duì)內(nèi)偏斜
發(fā)明內(nèi)容
在類似標(biāo)號(hào)指代類似單元的以下附圖中通過示例而非限制方式描述了本發(fā)明圖1示出了本技術(shù)的用于補(bǔ)償對(duì)內(nèi)偏斜的系統(tǒng)中的示例部件;圖2圖示了本技術(shù)一個(gè)實(shí)施例中的用于補(bǔ)償對(duì)內(nèi)偏斜的系統(tǒng)的差分信號(hào)及其相 應(yīng)采樣時(shí)鐘信號(hào);圖3示出了本對(duì)內(nèi)偏斜補(bǔ)償技術(shù)的差分信號(hào)接收器的一個(gè)實(shí)施例中的采樣器部 件;圖4圖示了用于雙數(shù)據(jù)速率系統(tǒng)中的對(duì)內(nèi)偏斜補(bǔ)償?shù)氖纠邮掌鞑考粓D5是示出了本對(duì)內(nèi)偏斜補(bǔ)償技術(shù)的差分鏈路的信號(hào)中的對(duì)內(nèi)偏斜以及鐘控信 號(hào)的信號(hào)圖;圖6是本對(duì)內(nèi)偏斜補(bǔ)償技術(shù)的一個(gè)實(shí)施例中的接收器和定時(shí)生成部件的框圖;圖7描繪了本對(duì)內(nèi)偏斜補(bǔ)償技術(shù)的一個(gè)實(shí)施例中的用于對(duì)內(nèi)偏斜檢測和/或量化 的方法的流程圖;圖8是包括壓控延遲線的本技術(shù)的另一對(duì)內(nèi)偏斜補(bǔ)償實(shí)施例;并且圖9是能夠利用壓控延遲線來生成多個(gè)時(shí)鐘信號(hào)的替代定時(shí)生成器的框圖。
具體實(shí)施例方式參照圖1,本技術(shù)的用于補(bǔ)償對(duì)內(nèi)偏斜的系統(tǒng)可以包括差分信號(hào)發(fā)送器102。差分 信號(hào)發(fā)送器102將通常由發(fā)送時(shí)鐘信號(hào)(“Clk_tx”)定時(shí)。發(fā)送時(shí)鐘信號(hào)(“Clk_tx”) 控制來自發(fā)送器的差分?jǐn)?shù)據(jù)信號(hào)的發(fā)送定時(shí)。差分信號(hào)發(fā)送器102將通常與差分信號(hào)鏈路DL耦合。如圖1的實(shí)施例中所示,差 分信號(hào)鏈路DL可以包括至少兩個(gè)接線,比如正信號(hào)路徑104P和負(fù)信號(hào)路徑104N。在這樣 的系統(tǒng)示例中,可以通過(同步地或者以別的方式)沿著正信號(hào)路徑104P發(fā)送高信號(hào)和沿 著負(fù)信號(hào)路徑104N發(fā)送低信號(hào)來代表來自發(fā)送器的“1”數(shù)據(jù)比特。在這樣的系統(tǒng)示例中, 可以通過(同步地或者以別的方式)沿著正信號(hào)路徑104P發(fā)送低信號(hào)和沿著負(fù)信號(hào)路徑 104N發(fā)送高信號(hào)來代表來自發(fā)送器的“0”數(shù)據(jù)比特。其它方案也可以用來代表沿著鏈路的 數(shù)據(jù)。來自差分信號(hào)鏈路DL的數(shù)據(jù)比特的相應(yīng)信號(hào)然后可以由差分信號(hào)接收器106接收。差分信號(hào)接收器106的電路將差分信號(hào)鏈路DL的信號(hào)分辨成從差分信號(hào)發(fā)送器102 發(fā)送的數(shù)據(jù)。如圖1中所示,為了補(bǔ)償在差分鏈路的信號(hào)(例如正信號(hào)路徑104P的正信號(hào) 和負(fù)信號(hào)路徑104N的負(fù)信號(hào))之間的偏斜,差分信號(hào)接收器106可以實(shí)施至少兩個(gè)時(shí)鐘信 號(hào),比如第一時(shí)鐘信號(hào)Φ 1和第二時(shí)鐘信號(hào)Φ 2,從而接收器可以根據(jù)第一時(shí)鐘信號(hào)Φ1和 第二時(shí)鐘信號(hào)Φ2的定時(shí)在不同時(shí)間探測或者接收差分鏈路的信號(hào)。例如,差分信號(hào)接收 器106可以在時(shí)鐘信號(hào)的控制之下進(jìn)行相應(yīng)信號(hào)的采樣和差分比較。因此,差分信號(hào)接收 器106的采樣和/或比較電路單元基于第一時(shí)鐘信號(hào)Φ1和第二時(shí)鐘信號(hào)Φ2由定時(shí)方案 控制。通常,第一時(shí)鐘信號(hào)Φ1和第二時(shí)鐘信號(hào)Φ2將具有共同定時(shí)(即頻率)、但是可 能彼此相位不同。例如,可以根據(jù)在差分信號(hào)鏈路DL的信號(hào)之間的偏斜獲得在第一時(shí)鐘信 號(hào)Φ 1與第二時(shí)鐘信號(hào)Φ2之間的相位差或者相位偏移。如這里具體討論的那樣,可以根 據(jù)差分鏈路的預(yù)計(jì)偏斜來預(yù)定這一定時(shí)差,或者可以自動(dòng)檢測和測量它,從而可以在系統(tǒng) 執(zhí)行期間自動(dòng)優(yōu)化相位差。圖2圖示了本技術(shù)的差分信號(hào)接收器106可以通過實(shí)施第一時(shí)鐘信號(hào)Φ1和第二 時(shí)鐘信號(hào)Φ 2來補(bǔ)償?shù)亩〞r(shí)偏斜問題。如這一示例中所示,正信號(hào)P參照負(fù)信號(hào)N具有某 一定時(shí)偏斜TS,從而正信號(hào)P相對(duì)于與負(fù)信號(hào)N同步的位置有所延遲。在這一差分信號(hào)示 例中,數(shù)據(jù)值由在點(diǎn)AP和AN的信號(hào)電平代表。如果差分信號(hào)線匹配良好,則正和負(fù)信號(hào)電 平將同步,從而偏斜TS將在零延遲時(shí)間或者附近并且點(diǎn)AP和AN在圖2的所示時(shí)間軸上具 有共同時(shí)間。然而由于飛行時(shí)間延遲,正信號(hào)P的點(diǎn)AP將在比負(fù)信號(hào)的點(diǎn)AN更晚的時(shí)間 由差分接收器接收。因此在典型差分接收器中,與點(diǎn)AP和AN關(guān)聯(lián)的實(shí)際信號(hào)電平可能不 能用來差分分辨在這些點(diǎn)的兩個(gè)信號(hào)的數(shù)據(jù)。實(shí)際上,正和負(fù)信號(hào)在時(shí)間t2的信號(hào)電平可 以用于差分分辨由AP和AN代表的數(shù)據(jù)。這可能導(dǎo)致數(shù)據(jù)分辨誤差。差分接收器106實(shí)施 不同時(shí)鐘(例如Φ1和Φ2),從而通過主動(dòng)調(diào)節(jié)正信號(hào)P和負(fù)信號(hào)N中的至少一個(gè)信號(hào)的 時(shí)間以補(bǔ)償它們之間的偏斜來進(jìn)行由信號(hào)代表的數(shù)據(jù)的分辨。因此,正信號(hào)在時(shí)間t3的值 和負(fù)信號(hào)在時(shí)間t2的值依然可以在共同時(shí)間用于分辨由信號(hào)代表的數(shù)據(jù),即使正信號(hào)和 負(fù)信號(hào)的電平仍然在不同時(shí)間到達(dá)差分接收器。圖3示出了可以被實(shí)施成用先前提到的時(shí)鐘信號(hào)補(bǔ)償這樣的對(duì)內(nèi)偏斜的差分信號(hào)接收器306的示例部件。在這一實(shí)施例中,差分信號(hào)接收器306包括差分判決電路307 以及采樣器308A和308B。采樣器308A和308B與差分鏈路DL的接收器端RE耦合。通常, 采樣器308A和308B可以由分別配置成跟蹤和保持差分信號(hào)鏈路DL的信號(hào)的開關(guān)和電容 器形成。在這一實(shí)施例中,采樣器308A和308B對(duì)正和負(fù)信號(hào)的采樣分別由第一時(shí)鐘信號(hào) Φ 1和第二時(shí)鐘信號(hào)Φ2控制。例如,各采樣器中的晶體管的柵極或開關(guān)可以與不同時(shí)鐘信 號(hào)之一耦合以控制各采樣器的電容器中對(duì)差分信號(hào)的信號(hào)電平之一的保持。因此當(dāng)如圖2 中所示定時(shí)時(shí),采樣器可以在它的相應(yīng)采樣器中(例如在采樣器的電容器中)將正和負(fù)信 號(hào)中的至少一個(gè)信號(hào)保持足以補(bǔ)償以正和負(fù)信號(hào)中的另一信號(hào)為參照的延遲的時(shí)間量。差分判決電路307可以由差分采樣器和/或差分限幅器(未示出)形成以比較來 自采樣器308Α、308Β的信號(hào)并且以差分方式根據(jù)比較的信號(hào)來確定接收的數(shù)據(jù)比特。差分 判決電路307通過確定來自正信號(hào)P的采樣是否大于來自負(fù)信號(hào)N的采樣將數(shù)據(jù)比特有效 地確定為信號(hào)差。因此,在來自正信號(hào)的采樣為高而來自負(fù)信號(hào)的采樣為低時(shí)電路輸出高 信號(hào)。反言之,在來自正信號(hào)的采樣為低而來自負(fù)信號(hào)的采樣為高時(shí)電路輸出低信號(hào)。在 這一操作中,差分判決電路307可以由第三時(shí)鐘信號(hào)CtS鐘控。第三時(shí)鐘信號(hào)CtS可以可 選地與第一時(shí)鐘信號(hào)Φ1和第二時(shí)鐘信號(hào)Φ2中的較晚時(shí)鐘信號(hào)的反信號(hào)同步。在操作中,差分信號(hào)發(fā)送器302將分別由正信號(hào)Ptl和負(fù)信號(hào)Ntl代表的數(shù)據(jù)信 號(hào)接近或者基本上同步地驅(qū)動(dòng)到差分信號(hào)鏈路DL的正信號(hào)路徑304Ρ和負(fù)信號(hào)路徑304Ν。 也由于來自差分信號(hào)鏈路DL的所示路徑長度失配的飛行時(shí)間延遲的結(jié)果,正信號(hào)Pt2和負(fù) 信號(hào)Nt2失同步地到達(dá)差分信號(hào)鏈路DL的接收器端RE。在正信號(hào)Pt2如圖3中所示滯后 于負(fù)信號(hào)Nt2的情況下,采樣器308B將負(fù)信號(hào)Nt2的值保持足以補(bǔ)償延遲的時(shí)間。因此, 當(dāng)這些部件與典型差分判決電路307組合時(shí),可以通過在共同時(shí)間比較正信號(hào)和負(fù)信號(hào)來 有效地確定信號(hào)差以分辨接收的信號(hào)。盡管圖3圖示了正信號(hào)Pt2的滯后,但是將理解比 如如果正信號(hào)路徑304P的長度短于負(fù)信號(hào)路徑304N的長度,則差分信號(hào)接收器306的電 路也可以解決負(fù)信號(hào)N相對(duì)于正信號(hào)P的滯后。在圖4中示出了差分信號(hào)接收器406的另一實(shí)施例。在這一實(shí)施例中,設(shè)備在雙數(shù) 據(jù)速率同步系統(tǒng)中實(shí)施對(duì)內(nèi)偏斜補(bǔ)償。在這樣的系統(tǒng)中,通過在系統(tǒng)時(shí)鐘的上升和下降沿 均傳送數(shù)據(jù)來按照提供的系統(tǒng)時(shí)鐘信號(hào)協(xié)調(diào)數(shù)據(jù)操作。差分信號(hào)發(fā)送器402以及包括正信 號(hào)路徑404P和負(fù)信號(hào)路徑404N的差分信號(hào)鏈路DL相應(yīng)于圖3的實(shí)施例的那些部件。然 而在這一實(shí)施例中,差分信號(hào)接收器406包括由圖3的第一、第二和第三時(shí)鐘信號(hào)及其反信 號(hào)交替地鐘控的兩組圖3的實(shí)施例的接收器部件。因此,差分信號(hào)接收器406包括耦合成跟蹤和保持正信號(hào)路徑404P的采樣器408A 和408C以及耦合成跟蹤和保持負(fù)信號(hào)路徑404N的采樣器408B和408D。各采樣器408A、 408B、408C、408D分別配置有用于這一目的的開關(guān)410A、410B、410C、410D和電容器412A、 412B、412C、412D。四個(gè)開關(guān)例如可以實(shí)施為NMOS通行門(passgate),這些通行門在它們的 相應(yīng)時(shí)鐘信號(hào)為高時(shí)閉合而在它們的相應(yīng)時(shí)鐘信號(hào)為低時(shí)打開。第一差分判決電路407-1 用如下采樣值分辨接收數(shù)據(jù),這 些采樣值來自已經(jīng)分別基于第一時(shí)鐘信號(hào)Φ 1和第二時(shí)鐘 信號(hào)6 2對(duì)差分信號(hào)鏈路01^進(jìn)行采樣的采樣器4084和4088。第二差分判決電路407-2采 用如下采樣值分辨接收數(shù)據(jù),這些采樣值來自已經(jīng)分別基于第一時(shí)鐘信號(hào)Φ 1的反信號(hào)和 第二時(shí)鐘信號(hào)Φ 2的反信號(hào)(即Φ1-杠和Φ 2-杠)對(duì)差分信號(hào)鏈路DL進(jìn)行采樣的采樣器408C和408D。在該實(shí)施例中,第一差分判決電路407-1由第三時(shí)鐘信號(hào)6s鐘控,該信 號(hào)可以是第一時(shí)鐘信號(hào)和第二時(shí)鐘信號(hào)62中的較晚信號(hào)的反信號(hào)。另外,第二差分 判決電路407-2由第三時(shí)鐘信號(hào)小s的反信號(hào)(即小s-杠)鐘控。在圖5的信號(hào)圖中圖示了與圖4的實(shí)施例的操作關(guān)聯(lián)的信號(hào)。正信號(hào)P和負(fù)信號(hào) N聯(lián)合地代表順序發(fā)送的數(shù)據(jù)信號(hào)“0010011”。然而,通過正信號(hào)P參照負(fù)信號(hào)N有所延 遲來圖示對(duì)內(nèi)偏斜。第一時(shí)鐘信號(hào)及其反信號(hào)(即杠)交替地控制正信號(hào)P的 順序采樣的保持定時(shí),而第二時(shí)鐘信號(hào)6 2及其反信號(hào)(即6 2-杠)交替地控制負(fù)信號(hào)N 的順序采樣的保持定時(shí)。信號(hào)VA構(gòu)成通過使用第一時(shí)鐘信號(hào)和第二時(shí)鐘信號(hào)62從 正信號(hào)P和負(fù)信號(hào)N中減去采樣來形成的那些信號(hào)的差模,但是由于這些時(shí)鐘相對(duì)于正信 號(hào)和負(fù)信號(hào)的單位間隔的更低頻率,所以VA基于每隔一個(gè)數(shù)據(jù)間隔的采樣的相減(例如 “0-1-0-1”)。因而,當(dāng)?shù)谌龝r(shí)鐘cts的上升沿用于分辨來自VA的數(shù)據(jù)時(shí),可以根據(jù)VA確定 每隔一比特。類似地,信號(hào)VB構(gòu)成通過使用第一時(shí)鐘信號(hào)的反信號(hào)(即杠)和第二 時(shí)鐘信號(hào)小2的反信號(hào)(即6 杠)從正信號(hào)P和負(fù)信號(hào)N中減去采樣來形成的那些信 號(hào)的差模,但是由于這些時(shí)鐘相對(duì)于正信號(hào)和負(fù)信號(hào)的單位間隔的更低頻率,所以VB基于 每隔一個(gè)數(shù)據(jù)間隔的采樣的相減(例如“-0-0-1-”)。因而,當(dāng)?shù)谌龝r(shí)鐘的反信號(hào)小s (即 小s-杠)的上升沿用于分辨來自VB的數(shù)據(jù)時(shí),可以根據(jù)VB確定沒有根據(jù)VA確定的每隔一 個(gè)數(shù)據(jù)比特。以這一方式,可以對(duì)雙數(shù)據(jù)速率數(shù)據(jù)系統(tǒng)實(shí)施對(duì)內(nèi)補(bǔ)償。盡管可以在設(shè)計(jì)時(shí)基于預(yù)計(jì)對(duì)內(nèi)偏斜來預(yù)定和預(yù)設(shè)時(shí)鐘信號(hào),但是對(duì)內(nèi)偏斜技術(shù) 的實(shí)施例也可以包括定時(shí)生成電路以在系統(tǒng)執(zhí)行期間或者在發(fā)送測試數(shù)據(jù)的校準(zhǔn)模式中 以動(dòng)態(tài)方式優(yōu)化各種時(shí)鐘信號(hào)的設(shè)置。在圖6中圖示了用于這一目的的適當(dāng)示例的實(shí)施 例。在圖6的實(shí)施例中,差分信號(hào)發(fā)送器602、正信號(hào)路徑604B、負(fù)信號(hào)路徑604N和差分信 號(hào)接收器606可以如參照圖1和圖2和圖3討論的那樣來構(gòu)造和操作用于分辨如圖6中表 示為“DataRx”的接收數(shù)據(jù)。因此,差分信號(hào)接收器可以包括分別由第一時(shí)鐘信號(hào) 1和第 二時(shí)鐘信號(hào)62鐘控的采樣器608A和608B??梢杂孟惹懊枋龅姆绞接貌罘峙袥Q電路607-1 從這些采樣器分辨數(shù)據(jù)。然而,系統(tǒng)也可以可選地實(shí)施用于差分電路DL的邊沿采樣的采樣器608C、608D。 用第一邊沿時(shí)鐘信號(hào) le實(shí)施采樣器608C使得它將在傳入正信號(hào)P的數(shù)據(jù)眼邊沿對(duì)該信 號(hào)進(jìn)行時(shí)間采樣和保持。類似地,用第二邊沿時(shí)鐘信號(hào)6 實(shí)施采樣器608D使得它將在 傳入負(fù)信號(hào)N的數(shù)據(jù)眼邊沿對(duì)該信號(hào)進(jìn)行時(shí)間采樣和保持。附加差分判決電路607-2以比 如先前參照差分判決電路607-1描述的方式這樣的差分方式比較采樣器608C、608D的輸出 來輸出邊沿信號(hào)(“EdgeRx”)。差分判決電路607-2由設(shè)置成對(duì)差分判決電路607-2的操 作進(jìn)行定時(shí)的第三邊沿時(shí)鐘信號(hào)ctse進(jìn)一步定時(shí)。這一信號(hào)可以設(shè)置成與第一邊沿時(shí)鐘 信號(hào)和第二邊沿時(shí)鐘信號(hào)中的較晚信號(hào)的反信號(hào)同步。除了這些單元之外,該實(shí)施例也實(shí)施時(shí)鐘和數(shù)據(jù)恢復(fù)電路660、偏斜檢測器662、 加法器663A、663B、相位混合器664A、664B、664C、最大值選擇器電路666和鎖相環(huán)668。這 些附加部件如圖6中所示輔助生成第一時(shí)鐘信號(hào)61、第二時(shí)鐘信號(hào)62和第三時(shí)鐘信號(hào) 小s及其相應(yīng)反信號(hào)(即(Me、小2e和小se)。向時(shí)鐘和數(shù)據(jù)恢復(fù)電路660供應(yīng)接收數(shù)據(jù)DataRx和邊沿信號(hào)的EdgeRx的輸出。時(shí)鐘和數(shù)據(jù)恢復(fù)電路660可以是輸出如下信號(hào)的常規(guī)電路,該信號(hào)用于檢測與來自接收數(shù) 據(jù)DataRx和邊沿信號(hào)的EdgeRx的差分信號(hào)的數(shù)據(jù)眼中心關(guān)聯(lián)的定時(shí)。在圖6中表示為 DCDR的它的輸出代表與確定的定時(shí)關(guān)聯(lián)的數(shù)字值。該輸出又可以在相位混合器的調(diào)節(jié)中使 用,用于調(diào)節(jié)生成的時(shí)鐘信號(hào)的相位。也向偏斜檢測器662供應(yīng)接收數(shù)據(jù)DataRx的輸出。偏斜檢測器662量化在正信 號(hào)P與負(fù)信號(hào)N之間的偏斜或者相位差??蛇x地,偏斜檢測器662也可以根據(jù)偏斜檢測器 所用方法供應(yīng)有邊沿信號(hào)EdgeRx。偏斜檢測器662可以包括實(shí)施如這里具體討論的圖7中 所示方法之一的邏輯電路。圖6中表示為D偏斜/2的偏斜檢測器662的輸出代表與確定 的偏斜時(shí)間的一半關(guān)聯(lián)的數(shù)字值。該輸出又可以在相位混合器的調(diào)節(jié)中使用,用于調(diào)節(jié)生 成的時(shí)鐘信號(hào)的相位(在這一情況下為時(shí)鐘信號(hào)Φ1與Φ 2之間的相位差)。根據(jù)系統(tǒng)的 信號(hào)條件和實(shí)施方法,D偏斜的值可以為正或者負(fù)??梢栽诩臃ㄆ?63Α、663Β中組合時(shí)鐘和數(shù)據(jù)恢復(fù)電路660的輸出與偏斜檢測器662的輸出。加法器663Α將偏斜檢測器的輸出取反并且將它與時(shí)鐘和數(shù)據(jù)恢復(fù)電路660 的輸出相加。加法器663Α的輸出代表用于第一相位混合器664Α的相位設(shè)置(D⑶R-D偏斜 /2)。該相位設(shè)置允許相位混合器664Α生成具有比如圖2中所示相位這樣的相位的第一時(shí) 鐘信號(hào)Φ1。相位混合器664Α也可以生成第一時(shí)鐘信號(hào)的反信號(hào)(例如Φ10。在由相位 設(shè)置(DCDR-D偏斜/2)提供的選擇控制之下,相位混合器664Α以在第一時(shí)鐘信號(hào)Φ 1及其 反信號(hào)的所需相位產(chǎn)生時(shí)鐘信號(hào)這樣的方式組合從PLL 668提供的參考時(shí)鐘信號(hào)。盡管圖 6示出了產(chǎn)生四個(gè)參考時(shí)鐘的鎖相環(huán)668,這些參考時(shí)鐘可以是基于未示出的系統(tǒng)時(shí)鐘的 一組正交參考時(shí)鐘,鎖相環(huán)668可以針對(duì)相位混合器664A、664B、664C產(chǎn)生更少或者更多這 樣的參考時(shí)鐘。類似地,加法器663B將來自時(shí)鐘和數(shù)據(jù)恢復(fù)電路660的輸出和偏斜檢測器662的 輸出相加。加法器663B的輸出代表用于第二相位混合器664B的相位設(shè)置(D⑶R+D偏斜 /2)。這一相位設(shè)置允許相位混合器664B生成具有比如圖2中所示相位這樣的相位的第二 時(shí)鐘信號(hào)Φ2。相位混合器664B也可以生成第一時(shí)鐘信號(hào)的反信號(hào)(Φ2θ)。在由相位設(shè) 置(DCDR+D偏斜/2)提供的選擇控制之下,相位混合器664Β以在的第二時(shí)鐘信號(hào)Φ 2及其 反信號(hào)的所需相位產(chǎn)生時(shí)鐘信號(hào)這樣的方式組合從PLL 668提供的定時(shí)信號(hào)。最后,向最大值選擇器666供應(yīng)兩個(gè)相位設(shè)置(例如(D⑶R+D偏斜/2)和(D⑶R-D 偏斜/2))。最大值選擇器666選擇兩個(gè)相位設(shè)置中的較大值并且向第三相位混合器644C 輸出該較大值。因此,根據(jù)較大值,第三相位混合器664C將以相同方式并且與相位混合器 664Α或者相位混合器664Β生成的時(shí)鐘信號(hào)基本上同步地生成時(shí)鐘信號(hào)。相位混合器664C 的輸出是在第三時(shí)鐘信號(hào)Φ s及其反信號(hào)的所需相位的輸出信號(hào)。盡管圖6中所示系統(tǒng)實(shí)施例實(shí)施與圖1和圖3中所示差分信號(hào)接收器類似的差分 信號(hào)接收器,但是電路可以容易地修改成適合于與圖4中所示雙數(shù)據(jù)速率版本一起使用。 在這樣的實(shí)施例中,相位混合器664Α、664Β和664C將產(chǎn)生頻率與半數(shù)據(jù)速率相等的時(shí)鐘信 號(hào),其中正和反版本用于交替的數(shù)據(jù)采樣路徑。因而,可以添加附加的相位混合器以產(chǎn)生分 別與Φ1和Φ2正交的邊沿采樣時(shí)鐘。類似地,將向差分信號(hào)接收器添加更多采樣器和差 分判決電路,從而它將相應(yīng)于圖4中所示接收器設(shè)備。如前文提到的那樣,圖7是圖6中所示偏斜檢測器662的邏輯電路可以實(shí)施的示例方法的流程圖。在一個(gè)實(shí)施例中,梯度下降方法可以用來量化在正信號(hào)P與負(fù)信號(hào)N之 間的偏斜或者相位差。在步驟770中,初始化該方法以將偏斜變量(“D偏斜”)設(shè)置成0。 類似地,方向變量(“Dir”)設(shè)置成+1而質(zhì)量變量(“質(zhì)量”)初始地設(shè)置成0。在步 驟771中,確定以當(dāng)前設(shè)置的偏斜變量D偏斜為基礎(chǔ)的系統(tǒng)性能質(zhì)量的新測 量(“新Q”)。例如,圖6中所示差分信號(hào)接收器606接收的數(shù)據(jù)(例如DataRx)可以由 誤比特率電路(未從圖6的偏斜檢測器662單獨(dú)地示出)用來確定誤比特率(BER)。在這 一情況下,誤比特率電路確定的值或者其函數(shù)如1/BER可以用作新的質(zhì)量測量(“新Q”)。 取而代之,偏斜檢測器662可以被實(shí)施成評(píng)估正信號(hào)P和負(fù)信號(hào)N的差分模式的水平眼開 口的寬度或者豎直眼開口的高度的質(zhì)量。例如,一種按照數(shù)據(jù)眼的寬度或者水平開口來測 量這一質(zhì)量的方式發(fā)送已知數(shù)據(jù)模式(例如“101010... ”)并且測量允許準(zhǔn)確接收已知數(shù) 據(jù)模式的定時(shí)裕度。取而代之,如果發(fā)送器被實(shí)施成發(fā)送平穩(wěn)變化信號(hào)如正弦曲線,則可以 按照接收眼的幅度來測量質(zhì)量。幅度在兩個(gè)差分輸入具有零相位偏移時(shí)為最大值。在這樣 的情況下,除了接收數(shù)據(jù)(例如DataRx)的信息之外,檢測器還可以利用基于邊沿信號(hào)(例 如EdgeRx)的信息以評(píng)估寬度或者高度。在任一情況下,寬度或者高度測量然后可以用作 新的質(zhì)量測量(“新Q”)。所述質(zhì)量評(píng)估方法可以可選地包括偏斜檢測邏輯以暫時(shí)地控制接收器的參數(shù)如 DCDR而又進(jìn)行“質(zhì)量”測量。將理解這一類控制中涉及到的信號(hào)路徑,但是為了簡化本技術(shù) 的說明,在圖6中未明確示出這些路徑。例如在偏斜檢測器的控制邏輯之下,已知測試數(shù)據(jù) 模式可以由差分接收器依次接收,其中DCDR信號(hào)遞增改變而又維持現(xiàn)有D偏斜值。然后可 以比較接收的數(shù)據(jù)與數(shù)據(jù)的已知模式以確定是否準(zhǔn)確地接收數(shù)據(jù)。這樣的步驟可以用來測 量接收的數(shù)據(jù)信號(hào)的有效水平眼開口作為質(zhì)量測量。處理流程然后進(jìn)行到步驟772。在步驟772中,比較先前質(zhì)量變量和新測量(“新 Q”)。如果新測量大于先前設(shè)置的質(zhì)量,則處理進(jìn)行到步驟773。否則,如果不是這樣,則處 理進(jìn)行到步驟775。在步驟775中,通過將先前設(shè)置的方向值Dir取反來改變方向值。在步 驟773中,按照當(dāng)前設(shè)置的方向值Dir來修改偏斜變量D偏斜。處理然后進(jìn)行到步驟774。在步驟774,將質(zhì)量變量設(shè)置成來自步驟771的用于確定系統(tǒng)當(dāng)前性能質(zhì)量的過 程確定的新質(zhì)量值。處理然后回到步驟771。以這一方式,該方法反復(fù)地增加和減少偏斜變量D偏斜,從而它將停留于如下值 或者附近,該值將質(zhì)量測量維持于最佳或者所需水平。然后將偏斜變量減半以形成偏斜檢 測器622的輸出。鑒于Φ1與Φ 2之間的相位差,整個(gè)信號(hào)接收器可以視為未以真正差分方式操作。 具體而言,由于在響應(yīng)于Φ1和Φ 2的不同時(shí)間感測P和N信號(hào),所以P和N共有的任何動(dòng) 態(tài)噪聲信號(hào)可以轉(zhuǎn)換成差分采樣。這使接收器對(duì)高頻共模噪聲源如電源噪聲和串?dāng)_敏感。 隨著Φ1與Φ2之間的相位差增加,接收器變得對(duì)低頻共模噪聲源更敏感,從而潛在地導(dǎo)致 對(duì)所需信號(hào)的更大破壞。因而在一些實(shí)施例中,Φ1與Φ2之間的最佳相位差可以小于接 收的P與N信號(hào)之間的相位差以便平衡偏斜糾正的益處與由于非同時(shí)采樣而由共模對(duì)差模 轉(zhuǎn)換引起的誤差。由于圖7的方法響應(yīng)于所需信號(hào)質(zhì)量測量而不直接響應(yīng)于P與N信號(hào)之 間的測量相位差,所以能夠平衡這些效果以確定最佳采樣時(shí)鐘相位差。然而在其它實(shí)施例 中,特別是在已知共模噪聲為相對(duì)次要的因素時(shí),測量P與N信號(hào)之間的相位差并且直接使用測量結(jié)果設(shè)置Φ1與Φ 2之間的相位差可能就足夠了。在圖8中所示一個(gè)替代的對(duì)內(nèi)偏斜補(bǔ)償實(shí)施例中,差分信號(hào)接收器806可以運(yùn)用 壓控延遲線810Α、810Β。壓控延遲線(VCDL)各自具有為了增加或者減少向它們的相應(yīng)輸 入施加的延遲而可以調(diào)節(jié)的控制輸入電壓信號(hào)V1、V2。例如,如圖8中所示,差分信號(hào)發(fā)送 器802在差分信號(hào)鏈路DL上發(fā)送數(shù)據(jù)。在所示示例中,正信號(hào)路徑804P的長度相對(duì)于負(fù) 信號(hào)路徑804N的負(fù)信號(hào)N延遲正信號(hào)P。然而,通過相對(duì)于輸入電壓信號(hào)Vl增加輸入電壓 信號(hào)V2使得V⑶L810B添加比V⑶L 810A更長的延遲,負(fù)信號(hào)Nt3可以與正信號(hào)Pt3基本 上同步地到達(dá)差分判決電路807以便使差分判決分辨數(shù)據(jù)。圖9圖示了適當(dāng)定時(shí)生成器990,該生成器可以取代圖6的相位混合器664A-C和 最大值選擇器666。定時(shí)生成器990包括差分?jǐn)?shù)字到模擬轉(zhuǎn)換器992、模擬復(fù)用器996和壓 控延遲線994A、994B、994C?;诳梢匀缦惹八龌趤碜詴r(shí)鐘和數(shù)據(jù)恢復(fù)電路960的輸入 由偏斜檢測器962確定的偏斜值D偏斜,差分模擬到數(shù)字轉(zhuǎn)換器992電路將數(shù)字值D偏斜 轉(zhuǎn)換成兩個(gè)電壓信號(hào)(例如Vl和V2),從而模擬電壓信號(hào)值之差對(duì)應(yīng)于偏斜值D偏斜。向 壓控延遲線994A、994B的輸入信號(hào)是共同⑶R時(shí)鐘信號(hào)Φ⑶R,其產(chǎn)生自時(shí)鐘和數(shù)據(jù)恢復(fù) 電路960和相位混合器964,其被實(shí)施成對(duì)準(zhǔn)它的相位使得最終采樣時(shí)鐘與從差分鏈路恢 復(fù)的接收數(shù)據(jù)信號(hào)對(duì)準(zhǔn)。時(shí)鐘信號(hào)Φ CDR的相位可以基于來自鎖相環(huán)968以及常規(guī)時(shí)鐘和 數(shù)據(jù)恢復(fù)邏輯塊960的輸入由相位混合器964生成。向壓控延遲線994C的輸入信號(hào)是也 可以由時(shí)鐘和數(shù)據(jù)恢復(fù)電路960以及相位混合器964生成的共同CtCDR時(shí)鐘信號(hào)的反信號(hào) (即 Φ CDR-杠)。
然后施加電壓信號(hào)Vl和V2以分別控制壓控延遲線994Α和994Β的延遲。由于電 壓信號(hào)Vl與V2之差相應(yīng)于差分鏈路的正和負(fù)路徑的檢測偏斜數(shù)量,所以壓控延遲線994Α 和994Β的相應(yīng)輸出將是第一時(shí)鐘信號(hào)Φ 1和第二時(shí)鐘信號(hào)Φ2。因而,第一時(shí)鐘信號(hào)Φ1 和第二時(shí)鐘信號(hào)Φ2相對(duì)于彼此相位相差相應(yīng)于差分鏈路的正與負(fù)路徑之間的偏斜比較的量。最后,可以向復(fù)用器996輸入電壓信號(hào)Vl和V2以選擇二者中的較大者用于設(shè)置 對(duì)壓控延遲線994C的延遲控制以生成第三時(shí)鐘信號(hào)φ8。復(fù)用器996的控制線可以由邏輯 電路(未示出)設(shè)置,如果偏斜值D偏斜大于零(D偏斜> 0)則設(shè)置為高或者如果偏斜值 D偏斜不大于零則設(shè)置為低。當(dāng)D偏斜大于0時(shí),那么Vl也大于V2。因此,復(fù)用器在這一 情況下將選擇VI??蛇x地,也可以實(shí)施定時(shí)生成器990用于生成Φ1、Φ2和Φ s時(shí)鐘信號(hào)的反信號(hào), 從而如先前討論的那樣在雙數(shù)據(jù)速率系統(tǒng)的差分信號(hào)接收器中使用定時(shí)生成器。在這一情 況下,可以向三個(gè)附加壓控延遲線添加如圖9中所示電壓信號(hào)控制的相同結(jié)構(gòu)。然而,將向 三個(gè)附加壓控延遲線施加⑶R時(shí)鐘信號(hào)Φ⑶R的反信號(hào)(即Φ⑶R-杠)。因此,三個(gè)附加 壓控延遲線將產(chǎn)生用于與如先前討論的雙數(shù)據(jù)速率接收器一起實(shí)施的Φ1-杠、Φ 2-杠和 Φ S-杠時(shí)鐘信號(hào)。如這里討論的那樣,差分信號(hào)鏈路DL和差分信號(hào)接收器部件可以形成數(shù)字處理 設(shè)備、計(jì)算機(jī)、計(jì)算機(jī)外設(shè)、圖形處理設(shè)備、存儲(chǔ)器芯片和系統(tǒng)(例如RAM應(yīng)用)、游戲控制 臺(tái)、監(jiān)視器、數(shù)字電視、機(jī)頂盒、移動(dòng)設(shè)備等的集成電路之間或者中的信號(hào)連接或者是這些 信號(hào)連接的部分。舉例而言,電路可以實(shí)施為如數(shù)字計(jì)算機(jī)中常用的中央處理單元或者CPU的部分或者可以實(shí)施為CPU與其它電路芯片之間的中間電路。如這里討論的電路可以并入 于處理器如CPU與高速緩存存儲(chǔ)器之間的通信路徑中。因此,接收的數(shù)據(jù)信號(hào)可以是在共 同裝置的電路部件之間發(fā)送而未在載波上調(diào)制或者解調(diào)的基帶數(shù)據(jù)信號(hào)。本技術(shù)也可以根 據(jù)協(xié)議如PCI Express, Serial ATA和其它協(xié)議實(shí)施為點(diǎn)到點(diǎn)連接的單元。本技術(shù)也可以 與總線連接(即如下布置,其中向連接到相同導(dǎo)體的多個(gè)設(shè)備發(fā)送相同信號(hào))一起使用。如 這里討論的實(shí)施例甚至可以形成一個(gè)或者多個(gè)存儲(chǔ)器與存儲(chǔ)器控制器之間的通信路徑。一般而言,在這里呈現(xiàn)的對(duì)內(nèi)偏斜補(bǔ)償技術(shù)中實(shí)施的各電路可以由基于金屬氧化 物半導(dǎo)體(MOS)技術(shù)的諸如跡線、電容器、電阻器、晶體管等電子元件構(gòu)造而且也可以使用 其它技術(shù)如雙極技術(shù)或者其中可以實(shí)現(xiàn)由信號(hào)控制的電流流動(dòng)的任何其它技術(shù)來實(shí)施。另外,可以使用制作集成電路的自動(dòng)化系統(tǒng)來構(gòu)造這些電路。例如,所述部件和系統(tǒng)可以用對(duì)制作集成電路塊進(jìn)行控制的電路形成裝置基于用于這樣做的設(shè)計(jì)控制指令 來設(shè)計(jì)為一個(gè)或者多個(gè)集成電路或者集成電路的一個(gè)或者多個(gè)部分。指令可以是以例如 存儲(chǔ)于計(jì)算機(jī)可讀介質(zhì)如磁帶或者光盤或者磁盤中的數(shù)據(jù)形式。設(shè)計(jì)控制指令通常對(duì)數(shù) 據(jù)結(jié)構(gòu)或者其它信息進(jìn)行編碼,這些數(shù)據(jù)結(jié)構(gòu)或者信息描述可以物理上創(chuàng)建為集成電路 塊的電路。雖然任何適當(dāng)格式可以用于這樣的編碼,但是通常用Caltech Intermediate Format (CIF)、Calma GDS II Stream Format (GDSII)或者電子設(shè)計(jì)互換格式(EDIF)編寫 這樣的數(shù)據(jù)結(jié)構(gòu)。集成電路設(shè)計(jì)領(lǐng)域技術(shù)人員可以根據(jù)上述類型的示意圖和對(duì)應(yīng)描述來開 發(fā)這樣的數(shù)據(jù)結(jié)構(gòu)并且在計(jì)算機(jī)可讀介質(zhì)上對(duì)數(shù)據(jù)結(jié)構(gòu)進(jìn)行編碼。集成電路制作領(lǐng)域技術(shù) 人員然后可以使用這樣的編碼數(shù)據(jù)以制作包括這里所述一個(gè)或者多個(gè)電路的集成電路。在前文描述中和在附圖中闡述具體術(shù)語和附圖符號(hào)以提供對(duì)本技術(shù)的透徹理解。 在一些實(shí)例中,術(shù)語和符號(hào)可以意味著并非實(shí)施本發(fā)明所必需的具體細(xì)節(jié)。例如,雖然這里 已經(jīng)使用術(shù)語“第一”、“第二”和“第三”,但是除非另有指明則該用語并非為了提供任何指 定順序或者限制而僅輔助說明本技術(shù)的單元。另外,雖然已經(jīng)參照具體實(shí)施例在這里描述 了本發(fā)明,但是將理解這些實(shí)施例僅舉例說明本技術(shù)的原理和應(yīng)用。因此將理解可以對(duì)示 例實(shí)施例進(jìn)行許多修改并且可以設(shè)計(jì)其它布置而不脫離本發(fā)明的精神實(shí)質(zhì)和范圍。例如,如先前所示,本技術(shù)可以由包括電路的接收器形成,其中該電路產(chǎn)生接收的 數(shù)據(jù)比特。該電路還可以通過基于第一相位的時(shí)鐘信號(hào)感測第一信號(hào)路徑上的第一發(fā)送信 號(hào)并且通過基于第二相位的時(shí)鐘信號(hào)感測第二信號(hào)路徑上的第二發(fā)送信號(hào)來生成數(shù)據(jù)比 特。另外,第二相位可以從第一相位偏移。然而,也可以實(shí)施其它實(shí)施例。例如,盡管前面描述的一些實(shí)施例,比如圖3的實(shí) 施例,已經(jīng)舉例說明了在正信號(hào)路徑304P和負(fù)信號(hào)路徑304N中的各信號(hào)路徑的接收器端 RE處的單個(gè)采樣器,但是可以根據(jù)這里描述的原理在差分判決電路307之前級(jí)聯(lián)附加的采 樣器以允許補(bǔ)償差分鏈路DL的路徑之間的更大偏斜。另外,雖然明確討論有線信道,但是無線信道也可以與接收器技術(shù)一起實(shí)施,從而 可以使用例如通過在本技術(shù)的電路塊之間發(fā)送的紅外線數(shù)據(jù)信號(hào)或者電磁數(shù)據(jù)信號(hào)來操 作的無線發(fā)送器和接收器在芯片之間產(chǎn)生和接收差分信號(hào)。類似地,信道可以用電容、電感 和/或光學(xué)原理來實(shí)施并且可以使用部件用于這樣的信道,比如能夠通過這樣的信道來發(fā) 送數(shù)據(jù)的發(fā)送器和接收器技術(shù)。
權(quán)利要求
一種接收器,包括第一采樣器,接收第一信號(hào)并且基于第一相位的時(shí)鐘信號(hào)來生成第一采樣;第二采樣器,接收第二信號(hào)并且基于第二相位的時(shí)鐘信號(hào)來生成第二采樣;以及比較器,使用所述第一和第二采樣來生成數(shù)據(jù)比特,其中所述第一與第二相位不同。
2.根據(jù)權(quán)利要求1所述的接收器,其中每個(gè)采樣器包括晶體管和電容器。
3.根據(jù)權(quán)利要求1所述的接收器,還包括定時(shí)生成器,生成所述第一相位的時(shí)鐘信號(hào) 并且生成所述第二相位的時(shí)鐘信號(hào)。
4.根據(jù)權(quán)利要求1所述的接收器,還包括相位優(yōu)化電路,所述相位優(yōu)化電路基于接收 器的性能確定相位偏移并且基于所述確定的相位偏移來設(shè)置所述第一相位和所述第二相 位中的至少一個(gè)相位。
5.根據(jù)權(quán)利要求1所述的接收器,還包括第三采樣器,接收所述第一信號(hào)并且基于第三相位的時(shí)鐘信號(hào)來生成第三采樣; 第四采樣器,接收所述第二信號(hào)并且使用第四相位的時(shí)鐘信號(hào)來生成第四采樣;以及 比較器,使用所述第三和第四采樣來生成數(shù)據(jù)比特,其中所述第三相位的時(shí)鐘信號(hào)為所述第一相位的時(shí)鐘信號(hào)的反信號(hào),并且其中所述第 四相位的時(shí)鐘信號(hào)為第二相位的時(shí)鐘信號(hào)的反信號(hào)。
6.一種從差分驅(qū)動(dòng)器接收發(fā)送的數(shù)據(jù)比特的方法,包括使用第一定時(shí)信號(hào)對(duì)第一信號(hào)路徑的第一發(fā)送信號(hào)進(jìn)行采樣以確定第一采樣值; 使用第二定時(shí)信號(hào)對(duì)第二信號(hào)路徑的第二發(fā)送信號(hào)進(jìn)行采樣以確定第二采樣值;并且 從所述第一采樣值和所述第二采樣值分辨接收的數(shù)據(jù)比特值, 其中所述第一定時(shí)信號(hào)和所述第二定時(shí)信號(hào)具有不同相位。
7.根據(jù)權(quán)利要求6所述的方法,其中所述分辨包括比較所述第一采樣值和所述第二采 樣值并且對(duì)所述比較的結(jié)果進(jìn)行采樣。
8.根據(jù)權(quán)利要求6所述的方法,還包括導(dǎo)出所述第一定時(shí)信號(hào)和所述第二定時(shí)信號(hào),從而在所述定時(shí)信號(hào)之間的相位偏移對(duì) 應(yīng)于在所述第一發(fā)送信號(hào)與所述第二發(fā)送信號(hào)之間的相位延遲的至少部分。
9.根據(jù)權(quán)利要求8所述的方法,其中所述導(dǎo)出包括混合多個(gè)時(shí)鐘信號(hào)以形成所述第一 時(shí)鐘信號(hào)和所述第二時(shí)鐘信號(hào)。
10.根據(jù)權(quán)利要求8所述的方法,其中所述導(dǎo)出包括通過評(píng)估所述接收的性能質(zhì)量來 設(shè)置所述相位偏移。
11.一種用于接收發(fā)送自差分驅(qū)動(dòng)器的數(shù)據(jù)的方法,包括延遲正信號(hào)路徑的第一值和負(fù)信號(hào)路徑的第二值,以生成第一和第二延遲值; 差分地比較來自負(fù)信號(hào)路徑和正信號(hào)路徑的延遲值,以生成比較值;以及 采樣比較值以確定接收的數(shù)據(jù)比特。
12.一種用于恢復(fù)來自差分信號(hào)路徑的數(shù)據(jù)的接收器,所述差分信號(hào)路徑具有在所述 差分信號(hào)路徑的正與負(fù)線之間的定時(shí)偏斜,所述接收器包括由生成為具有相位偏移的時(shí) 鐘信號(hào)控制的用于對(duì)差分信號(hào)路徑進(jìn)行采樣的裝置;以及差分判決裝置,用于分辨從所述 用于采樣的裝置輸出的數(shù)據(jù)。
13.根據(jù)權(quán)利要求12所述的接收器,還包括用于通過評(píng)估所述接收器的性能質(zhì)量來檢 測相位偏移并且根據(jù)所述檢測的偏移來生成所述時(shí)鐘信號(hào)的裝置。
14.根據(jù)權(quán)利要求12所述的接收器,其中所述采樣裝置包括第一采樣器和第二采樣ο
15.根據(jù)權(quán)利要求12所述的接收器,其中所述差分判決裝置包括差分采樣器。
16.根據(jù)權(quán)利要求15所述的接收器,其中所述差分判決裝置由相位與具有相位偏移的 時(shí)鐘信號(hào)中的較晚時(shí)鐘信號(hào)的反信號(hào)近似同步的時(shí)鐘信號(hào)所控制。
17.一種其上具有計(jì)算機(jī)可讀信息的信息承載介質(zhì),所述計(jì)算機(jī)可讀信息用于控制電 路形成裝置以形成包括差分信號(hào)接收器的集成電路塊,所述計(jì)算機(jī)可讀信息包括用于形成至少一個(gè)接收器電路以從第一和第二信號(hào)路徑接收差分信號(hào)的指令; 用于形成所述接收器電路的第一采樣器電路以接收所述第一信號(hào)路徑的指令,所述第 一采樣器電路由第一時(shí)鐘信號(hào)控制;用于形成所述接收器電路的第二采樣器電路以接收所述第二信號(hào)路徑的指令,所述第 二采樣器電路由第二時(shí)鐘信號(hào)控制;用于形成定時(shí)生成器以生成彼此具有相位偏移的第一時(shí)鐘信號(hào)和第二時(shí)鐘信號(hào)的指令。
18.根據(jù)權(quán)利要求17所述的信息承載介質(zhì),還包括用于形成所述接收器電路的差分采樣器電路的指令,所述差分采樣器電路具有與所述 第一采樣器電路的輸出和所述第二采樣器電路的輸出耦合的輸入。
19.根據(jù)權(quán)利要求18所述的信息承載介質(zhì),還包括用于形成差分限幅器電路的指令,所述差分限幅器電路具有與所述差分采樣器電路的 輸出耦合的輸入。
20.根據(jù)權(quán)利要求19所述的信息承載介質(zhì),還包括用于形成偏斜檢測電路以檢測在所述第一和第二信號(hào)路徑的信號(hào)之間的偏斜的指令。
21.一種用于傳送數(shù)據(jù)的系統(tǒng),包括 差分信號(hào)發(fā)送器;差分信號(hào)路徑,與所述差分信號(hào)發(fā)送器耦合; 差分信號(hào)接收器,所述差分信號(hào)接收器包括第一采樣器,接收差分信號(hào)路徑的第一信號(hào)并且基于第一相位的時(shí)鐘信號(hào)來生成第一 采樣;第二采樣器,接收差分信號(hào)路徑的第二信號(hào)并且使用第二相位的時(shí)鐘信號(hào)來生成第二 采樣;以及比較器,使用所述第一和第二采樣來生成數(shù)據(jù)比特, 其中所述第一和第二相位不同。
22.根據(jù)權(quán)利要求21所述的系統(tǒng),其中所述接收器還包括偏斜檢測器,通過對(duì)所述接收器的性能質(zhì)量進(jìn)行評(píng)估來檢測相位偏移并且利用檢測的 偏移,生成所述第一與第二相位的時(shí)鐘信號(hào)。
23.根據(jù)權(quán)利要求21所述的系統(tǒng),其中所述接收器還包括偏斜檢測器,通過對(duì)所述接收器的性能質(zhì)量進(jìn)行評(píng)估來檢測相位偏移并且利用檢測的偏移,生成所述第一與第二相位的時(shí)鐘信號(hào)。
24.根據(jù)權(quán)利要求23所述的系統(tǒng),其中所述接收器和發(fā)送器為存儲(chǔ)器控制器或者存儲(chǔ) 器的通信路徑的單元。
25.一種集成電路,包括第一采樣器,接收差分信號(hào)路徑的第一信號(hào),所述第一采樣器由第一時(shí)鐘信號(hào)控制;第二采樣器,接收差分信號(hào)路徑的第二信號(hào),所述第二采樣器由第二時(shí)鐘信號(hào)控制;差分采樣器,具有與所述第一采樣器和所述第二采樣器耦合的輸入,以從所述第一采 樣器和所述第二采樣器的輸出來分辨接收的數(shù)據(jù)值;定時(shí)生成器,生成彼此有相位偏移的第一時(shí)鐘信號(hào)和第二時(shí)鐘信號(hào)。
26.根據(jù)權(quán)利要求25所述的集成電路,還包括偏斜檢測器,通過對(duì)所述集成電路的性 能質(zhì)量進(jìn)行評(píng)估來檢測所述相位偏移。
27.一種存儲(chǔ)器,包括多個(gè)數(shù)據(jù)存儲(chǔ)單元;差分接收器,與所述數(shù)據(jù)存儲(chǔ)單元耦合以接收用于存儲(chǔ)于所述多個(gè)數(shù)據(jù)存儲(chǔ)單元中的 數(shù)據(jù)值;其中所述差分接收器包括第一采樣器,接收差分信號(hào)路徑的第一信號(hào),所述第一采樣 器由第一時(shí)鐘信號(hào)控制;第二采樣器,接收所述差分信號(hào)路徑的第二信號(hào),所述第二采樣器 由第二時(shí)鐘信號(hào)控制;以及差分采樣器,具有與所述第一采樣器和所述第二采樣器耦合的 輸入,以從所述第一采樣器和所述第二采樣器的輸出中分辨接收的數(shù)據(jù)值,定時(shí)生成器,生成彼此具有相位偏移的第一時(shí)鐘信號(hào)和第二時(shí)鐘信號(hào)。
28.根據(jù)權(quán)利要求27所述的存儲(chǔ)器,還包括偏斜檢測器,通過對(duì)所述差分接收器的性 能質(zhì)量進(jìn)行評(píng)估來檢測所述相位偏移。
29.根據(jù)權(quán)利要求28所述的存儲(chǔ)器,其中所述定時(shí)生成器包括至少一個(gè)時(shí)鐘和數(shù)據(jù)恢 復(fù)電路、至少一個(gè)鎖相環(huán)電路和至少一個(gè)相位混合器。
30.根據(jù)權(quán)利要求29所述的存儲(chǔ)器,其中所述多個(gè)數(shù)據(jù)存儲(chǔ)單元包括動(dòng)態(tài)隨機(jī)存取存 儲(chǔ)器的數(shù)據(jù)存儲(chǔ)單元。
31.一種存儲(chǔ)器,包括多個(gè)數(shù)據(jù)存儲(chǔ)單元;差分接收器,與所述數(shù)據(jù)存儲(chǔ)單元耦合以接收用于存儲(chǔ)于所述多個(gè)數(shù)據(jù)存儲(chǔ)單元中的 數(shù)據(jù)值;其中所述差分接收器包括第一受控的延遲線,以延遲差分信號(hào)路徑的第一信號(hào);第 二受控的延遲線,以延遲所述差分信號(hào)路徑的第二信號(hào);以及差分采樣器,具有與所述第一 受控延遲線和所述第二受控延遲線耦合的輸入,以從所述第一受控延遲線和所述第二受控 延遲線的輸出中分辨接收的數(shù)據(jù)值。
32.根據(jù)權(quán)利要求31所述的存儲(chǔ)器,其中所述多個(gè)數(shù)據(jù)存儲(chǔ)單元包括動(dòng)態(tài)隨機(jī)存取存 儲(chǔ)器的數(shù)據(jù)存儲(chǔ)單元。
全文摘要
一種差分信號(hào)接收器106實(shí)施用于改進(jìn)差分信道上的數(shù)據(jù)傳送的對(duì)內(nèi)偏斜補(bǔ)償。在一個(gè)實(shí)施例中,接收器通過具有不同相位的多個(gè)時(shí)鐘來實(shí)施采樣,從而可以單獨(dú)地或者個(gè)別地調(diào)節(jié)差分信道的信號(hào)的時(shí)間,以考慮它們之間的偏斜從而可以針對(duì)數(shù)據(jù)分辨來差分比較它們。在一個(gè)實(shí)施例中,正采樣器和負(fù)采樣器由不同時(shí)鐘信號(hào)控制以在不同時(shí)間允許對(duì)代表差分信道上的數(shù)據(jù)比特的正和負(fù)信號(hào)的采樣和保持。差分判決電路然后可以使用不同時(shí)鐘信號(hào)中的較晚信號(hào)來差分分辨數(shù)據(jù)。用于產(chǎn)生偏移時(shí)鐘的定時(shí)生成電路可以包括偏斜檢測器,該偏斜檢測器允許根據(jù)與差分信道的信號(hào)關(guān)聯(lián)的偏斜來動(dòng)態(tài)調(diào)節(jié)不同時(shí)鐘信號(hào)。
文檔編號(hào)H04L7/033GK101884192SQ200880118966
公開日2010年11月10日 申請日期2008年10月29日 優(yōu)先權(quán)日2007年12月6日
發(fā)明者B·S·雷伯維茲, J·金, 李海昌 申請人:拉姆伯斯公司