專利名稱:用于處理數(shù)據(jù)的方法
用于處理數(shù)據(jù)的方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種用于處理數(shù)據(jù)的方法、 一種用于處理數(shù)據(jù)的設(shè) 備、 一種計算機程序和一種計算機程序產(chǎn)品。
現(xiàn)有技術(shù)
為控制閥末級(Ventilendstufe),通常使用脈沖寬度調(diào)制信號 (PWM-信號)或者帶所謂的握手線路、時鐘線路和同步線路的串行接 口。需要附加的握手線路、時鐘線路和同步線路的串行協(xié)議是為較長 的傳輸線路設(shè)立的。而這種協(xié)議僅僅利用部分在短^^徑傳輸下(例如在 計算機和閥末級之間的短路徑傳輸下)存在的可能性。同樣,這種協(xié)議 很少利用可能存在的在發(fā)送器和接收器之間的同步。此外,為了同步, 這種協(xié)議需要線路上的靜止?fàn)顟B(tài),因為它們在此期間不被用于控制設(shè) 備中。
一種用于控制調(diào)整元件(Stellelement)的方法在出版物DE 199 50 027Al中描述。其中,^使用脈沖形狀的控制信號可對調(diào)整元件進行控 制,其中使用第 一周期持續(xù)時間事先規(guī)定第 一脈沖序列并且使用第二 周期持續(xù)時間確定配置控制信號的脈沖持續(xù)時間的量值。在每次確定
配置控制信號的脈沖持續(xù)時間的量值之后,引發(fā)控制信號脈沖并且重 新啟動第一力永沖序列。
出版物DE 100 05 154 Al涉及一種用于在總線系統(tǒng)的兩個用戶之 間建立通信和用于經(jīng)由所述總線系統(tǒng)加載數(shù)據(jù)的方法。數(shù)據(jù)被加載到 第一用戶的存儲器中并且所述數(shù)據(jù)由第二用戶發(fā)送??偩€系統(tǒng)具有可 事先規(guī)定并且對于所有用戶都有效的傳輸速率,工作中的所有用戶采 用此傳輸速率通信。數(shù)據(jù)的傳輸以幀形式進行,所述幀包含標(biāo)識符。 此外,每個總線用戶同等權(quán)利地發(fā)送幀并且每個用戶通過標(biāo)識符得到并々妄收為其確定的幀。設(shè)計為當(dāng)?shù)诙脩糁辽侔l(fā)送一個有別于事先給 定的傳輸率的幀的時候,第 一用戶從第二用戶接收幀。
從出版物DE 196 21 902 Al公知用于疊加信息的系統(tǒng)。帶有周期 性地具有兩個水平可預(yù)先給定的模擬信號的信息通過模擬信號的周 期持續(xù)時間表示。這使用所構(gòu)成的數(shù)字信號進行,所述數(shù)字信號表示 以數(shù)字的數(shù)據(jù)字形式的信息。為構(gòu)成疊加信號,數(shù)字信號疊加模擬信
7>開本發(fā)明
本發(fā)明涉及一種用于處理數(shù)據(jù)的方法。使用由數(shù)據(jù)塊和同步塊構(gòu) 成的串行協(xié)議傳輸被用于每條線路同時傳輸多個數(shù)據(jù)的串行數(shù)據(jù)流。
在擴展方案中,采用同步塊執(zhí)行數(shù)據(jù)塊的同步。所述協(xié)議可以在 對所述方法可能的實施中通過定時器單元例如高端定時器產(chǎn)生。
此外,在所述方法下,有可能能夠時間同步地或者同時和/或連續(xù) 傳輸數(shù)據(jù)。顯然,數(shù)據(jù)也可以被時移地以及斷續(xù)地傳輸。
通常數(shù)據(jù)由發(fā)送器(例如計算單元)傳輸?shù)浇邮掌?例如末級或者 閥末級)。此外,通常事先規(guī)定,由發(fā)送器借助于串行協(xié)議控制接收器。
此外,尤其能夠在考慮發(fā)送器和接收器之間的同步或者同時性的 情況下傳輸數(shù)據(jù)。在擴展方案中,接收器在一個循環(huán)之后重新被同步。
在另 一個擴展方案中,數(shù)據(jù)塊總是短于構(gòu)成為主-同步-塊的同步 塊的低電平階段。此外,可以設(shè)想,至少一個同步塊被接收器考慮進 一致性檢驗中。
此外,本發(fā)明涉及一種用于處理數(shù)據(jù)的裝置,其被構(gòu)成用于使用 由數(shù)據(jù)塊和同步塊構(gòu)成的串行協(xié)議傳輸被用于每條線路同時傳輸多 個數(shù)據(jù)的串行數(shù)據(jù)流。
采用所述裝置或者所述裝置的單個部件可以執(zhí)行根據(jù)本發(fā)明的 方法的單個步驟或者所有步驟。所述裝置可以包含發(fā)送器例如尤其帶 有計算單元的控制設(shè)備,以及接收器,例如如末級(尤其是閥級)或者
傳感器和/或促動器的外部模塊。根據(jù)本發(fā)明的帶有程序編碼工具的計算機程序被構(gòu)成用于以下 目的,即當(dāng)在計算機或者相應(yīng)的計算單元尤其在根據(jù)本發(fā)明的裝置中 實施所述計算機程序的時候,執(zhí)行根據(jù)本發(fā)明的方法的所有步驟。
此外,本發(fā)明涉及帶有程序編碼工具的計算機程序產(chǎn)品,所述程 序編碼工具被存儲在計算機可讀的數(shù)據(jù)載體上,以便當(dāng)在計算機或者 相應(yīng)的計算單元上(尤其在根據(jù)本發(fā)明的裝置上)實施所述計算機程序 的時候,執(zhí)行按照權(quán)利要求的方法的所有步驟。
采用本發(fā)明,尤其提供用于傳輸不同的信號或者數(shù)據(jù)的串行控制 協(xié)議。經(jīng)由本方法提供的串行協(xié)議例如適合于控制所謂的在機動車的
內(nèi)燃機中Gen9-閥末級和/或機動車的制動器控制設(shè)備。
采用本發(fā)明可以滿足關(guān)于噪音優(yōu)化和不同的控制器特征的要求, 因為現(xiàn)在大數(shù)據(jù)量的傳輸也是可能的。可以放棄成本高的和不靈活的 實現(xiàn)在硬件中所需要的功能性。采用本發(fā)明例如在通過PWM信號傳 輸?shù)臅r候有可能的是,經(jīng)由一條線路傳輸多于兩條不同的信息。在接 收器側(cè)對PWM信號的讀取對于在發(fā)送器和接收器之間的基頻振蕩普 遍地不敏感。此外,在串行傳輸下,通常不需要額外的握手線路、時 鐘線路和/或同步線路。
通過引入用于控制的新協(xié)議(典型地,其即使沒有額外的握手信 號、時鐘信號和/或同步信號也已足夠),可以在所述裝置內(nèi)從計算單 元發(fā)送例如數(shù)據(jù)流到末級或者閥末級,其中需要最小數(shù)量的線路,尤 其是僅僅一條線路。
通過被構(gòu)成為同步塊(例如再同步塊和主同步塊)的協(xié)議組成部 分,數(shù)據(jù)塊之間的快速重新同步和再同步是可能的。此外,發(fā)送器和 接收器之間的同步可以通過基礎(chǔ)時鐘(Basistakt)3皮用于經(jīng)濟地實現(xiàn)接 收器。
通過標(biāo)準(zhǔn)化所應(yīng)用的協(xié)議,通常有可能的是,采用同一協(xié)議將多 個相同功能的裝置(尤其是末級)以及諸如此類互連,而不必為每種裝 置組合匹配各自的協(xié)議。此外,可以實現(xiàn)例如在PWM末級下的可調(diào)整性,由此,例如在串行接口下普遍的是,可以在一條線路上額外傳 輸不同的數(shù)據(jù)內(nèi)容。
在一個擴展方案中,為生成協(xié)議,應(yīng)用一種被構(gòu)成為高端定時器
(HET)的定時器單元。因此,有效使用計算單元或者計算機的資源是 可能的,其中例如為控制末級僅僅需要最少的計算時間。此外,確定 的部分任務(wù)可以由定時器單元或者必要時由協(xié)處理器承擔(dān)。在需要部 分功能時,通過協(xié)處理器的快速和周期性的傳輸減輕計算機的負擔(dān)。 為此在擴展方案中事先規(guī)定,在低端區(qū)域中應(yīng)用與高端區(qū)域中相同的 驅(qū)動器末級,使得僅僅必須提供或者說明一部分功能。
所述用于控制的協(xié)議并不局限于閩末級,其可以被用于每種功能 塊(例如促動器的功能塊)和傳感器,傳感器通常與 一個控制設(shè)備共同 作用。因此,將所述協(xié)議用于閥控制(在所述閥控制下,每條線路通過 串行數(shù)據(jù)流傳輸多條信息)也是可能的。
采用本發(fā)明,得到了與PWM控制相比已減少的傳輸線路需求。 此外,將待傳輸?shù)男畔⒒蛘哂行?shù)據(jù)分配到多個相對較低頻率并且干 擾少的線路上是可能的。因此,與PWM傳輸相比,可以在一條數(shù)據(jù) 線路上傳輸多個有效數(shù)據(jù)并且由此傳輸多條信息。
與串行接口相比,在實施本發(fā)明的時候,可以對信號、有效信息 或者有效數(shù)據(jù)執(zhí)行時間同步的、連續(xù)的傳輸,這通常在放棄附加的同 步信號、握手信號和時鐘信號的情況下進行。此外,假如通過另一串 行接口協(xié)議進行應(yīng)答,產(chǎn)生改進的可靠性方案。這是可能的,因為在 實現(xiàn)本方法的情況下,可以保持小的必要線路數(shù)目。
在所述裝置的實施形式下,通常得出簡單的接收器結(jié)構(gòu)或者接收 部分的結(jié)構(gòu)以及尤其得到簡單的同步或者同步化?,F(xiàn)在,在發(fā)送器和 接收器之間的同步可以被任意使用。
應(yīng)該指出,術(shù)語"低"和"高"在接下來對本發(fā)明的另一個實施 例的說明中可以相互交換。通過交換形成的協(xié)議僅僅是倒置了 一下, 但功能等同。在本實施例中被規(guī)定用于閥控制的數(shù)據(jù)以串行數(shù)據(jù)流由發(fā)送器 (此處是計算機)輸出。所述數(shù)據(jù)流被如此構(gòu)成,使得在發(fā)送器和在此 構(gòu)成為閥末級的接收器之間明確的同步線路、時鐘線路或者握手線路 并不是必需的。
用于控制的協(xié)議通常由數(shù)據(jù)塊和同步塊組成。數(shù)據(jù)塊由數(shù)個相同 長度的比特組成。同步塊同樣由數(shù)個相同長度的比特組成。為滿足一 定的定時要求,同樣規(guī)定的再同步塊和主同步塊的長度不是由各個比 特長度整數(shù)可分。再同步塊至少大于一個比特并且包含低向高或者高 向低的過渡。主同步塊的低電平階段通常大于協(xié)議中最大的數(shù)據(jù)塊。
傳輸可以循環(huán)地進行,例如,每隔250iis,然而,傳輸也可以非
循環(huán)地進行,在傳輸階段之間的時間內(nèi),高電平位于線路(例如信號線 路)上,因而主同步塊可以清晰地由接收器識別。當(dāng)接收器和發(fā)送器使 用同一基礎(chǔ)時鐘的時候,接收器僅僅等待主同步塊的到達就夠了,主 同步塊的到達可以從所謂的低電平時間識別出來。采用在主同步塊中 的低-向-高邊緣可以同步協(xié)議比特的比特中心。假如在發(fā)送器和接收
器之間不存在公共的基礎(chǔ)時鐘,接收器可以通過測量主同步塊確定協(xié) 議比特的大小。主同步塊的大小在擴展方案中通過最大低電平時間確 定。釆用在主同步塊中的低-向-高邊緣,正如在同步情況下,接收器 可以同步到協(xié)議比特的比特中心。再同步塊的邊緣可以由接收器用于
主同步塊之間的再同步。同步比特用于限制在協(xié)"i義中出現(xiàn)的低電平階
段(Low-Phase)的數(shù)目。在可能的擴展方案中,所描述的邊緣可以被形
成為開始比特或者結(jié)束比特以及同步比特。
本發(fā)明其它的優(yōu)點和擴展方案從說明和附圖中得出。
應(yīng)該理解,先前所提到的和接下來要解說的特征不僅4又可以以所
說明的各個組合而且以其它的組合或者單獨使用,而不離開本發(fā)明的范疇。
圖1示意性地示出串行協(xié)議的第一實施形式。 圖2以示意性的表示示出按照現(xiàn)有技術(shù)的閥驅(qū)動器的例子。 圖3以示意性的表示示出在根據(jù)本發(fā)明的裝置的第 一實施形式中 的閥末級的第一實施形式。
圖4以示意性的表示示出在根據(jù)本發(fā)明的裝置的第二實施形式中 的閥末級的第二實施形式。
圖5以示意性的表示示出根據(jù)本發(fā)明的帶有多個閥末級的裝置的 第三實施形式。
圖6以示意性的表示示出串行協(xié)議的第二實施形式。
具體實施形式
借助圖中的實施形式示意性地說明本發(fā)明并且接下來參考附圖 i羊細i兌明。
圖1示出用于兩個閥的閥控制的串行協(xié)議2的第一實施形式,其 中每個任務(wù)一個數(shù)據(jù)塊4、 6、 8、 10、 12并且每個閥一個頻率或者周 期持續(xù)時間。其中為"閥控制參數(shù)值1"設(shè)置第一數(shù)據(jù)塊4,為"閥 控制參數(shù)值2"設(shè)置第二數(shù)據(jù)塊6,為"閥控制參數(shù)值3"設(shè)置第三數(shù) 據(jù)塊8,為"閥控制參數(shù)值4"設(shè)置第四數(shù)據(jù)塊IO并且為"aux,,設(shè)置 第五數(shù)據(jù)塊12,在"aux,,中放置了各個功能的附加信息。所述附加 信息,皮設(shè)置例如用于數(shù)據(jù)同步、用于控制監(jiān)控過程和測試過程或者用 于對閥和其它功能的開和關(guān)。此外,本發(fā)明的協(xié)議2包含再同步塊14
和主同步塊16并因此包含兩個同步塊。四個閥控制參凄t值和"aux,, 的單個數(shù)據(jù)塊4、 6、 8、 10、 12都比主同步塊16的低電平階段短。 由此實現(xiàn)了,閥末級最晚在協(xié)議2的一個循環(huán)18(在此持續(xù)250 jaS) 之后重新同步。
在本發(fā)明實施例中,串行協(xié)議2適合用于處理從發(fā)送器傳輸?shù)浇?收器的數(shù)據(jù)。采用由數(shù)據(jù)塊4、 6、 8、 10、 12和同步塊組成的協(xié)議2 傳輸串行數(shù)據(jù)流,采用所述串行數(shù)據(jù)流每條線路同時傳輸多個數(shù)據(jù)。采用兩個同步塊即再同步塊14和主同步塊16,可以在第一數(shù)據(jù) 塊4和第二數(shù)據(jù)塊6以及第二數(shù)據(jù)塊6和第三數(shù)據(jù)塊8之間分別執(zhí)行 數(shù)據(jù)塊4、 6、 8的同步19。
在再同步塊14的邊緣,閥末級可以作為接收器,在下一個主同 步塊18出現(xiàn)之前重新同步到用于傳輸數(shù)據(jù)流的串行協(xié)議2中的比特 位置上。再同步塊14和主同步塊16的Sync-比特(同步比特)可以由接 收器用于對協(xié)議2的一致性檢驗中。
圖2以示意性表示示出由現(xiàn)有技術(shù)已知的閥驅(qū)動器20的一個例 子,所述閥驅(qū)動器與多重緩沖串行外設(shè)接口 22(MIBSPI或者 multi-puffered-serial peripheral interface)連4妄。所述閥馬區(qū)動器20具有最 小數(shù)目的接頭,在本例子情況下僅僅一個接頭。然而,所述閥驅(qū)動器 的功能相當(dāng)程度地取決于待完成的任務(wù)的變動。此外,必須從硬件4支 術(shù)上實現(xiàn)用于支持閥的功能。這又意味著,假如必須提供很多應(yīng)用, 則引起高的硬件費用。在這同樣需要閥驅(qū)動器20的兩種方案,即一 種是所謂低端區(qū)域的方案和所謂高端區(qū)域的方案,這帶來所述閥驅(qū)動 器20的低靈活性。
圖3以示意性表示示出在根據(jù)本發(fā)明的裝置26的第一實施形式 內(nèi)的閥末級24的第一實施形式。此外,裝置26具有未示出的控制設(shè) 備計算單元。所述計算單元被設(shè)置為發(fā)送器并且閥末級24 ^皮設(shè)置為 接收器。裝置26被形成用于使用由數(shù)據(jù)塊和同步塊構(gòu)成的串行協(xié)議 從計算單元傳輸串行數(shù)據(jù)流到閥末級24,采用所述串行數(shù)據(jù)流每條線 路同時傳輸多個數(shù)據(jù)。
閥末級24和因此相應(yīng)的閥驅(qū)動器通過第一接頭與多重緩沖的串 行外設(shè)接口 28連接。在閥末級24和接口 28之間交換數(shù)據(jù)并由此交 換信號。在本實施形式中,接口 28優(yōu)先被規(guī)定用于監(jiān)控。采用本實 施例中12個第二接頭,閥末級24借助于脈寬調(diào)制與構(gòu)成為高端定時 器的定時器單元30連接。
在本實施方式中,運行時間取決于要進氣(beaufschlagend)的閥的復(fù)雜性并且可使用合適的方法度量(skalierbar)。此外,在所述閥進氣 的時候,產(chǎn)生高性能以及由此引起的高功效。同樣可以使用軟件實現(xiàn) 同步閥的功能。尤其在高端區(qū)域,在本發(fā)明的閥末級24的情況下, 提供了高靈活性。
在圖4中示意性地表示在根據(jù)本發(fā)明的裝置34的第二實施形式 內(nèi)的閥末級32的第二實施形式。未示出的控制設(shè)備計算單元被設(shè)置 為裝置34的另一個塊。計算單元在這被定義為發(fā)送器并且閥末級32 被定義為接收器。在實施根據(jù)本發(fā)明的方法的情況下規(guī)定,使用由數(shù) 據(jù)塊和同步塊構(gòu)成的串行協(xié)議從計算單元傳輸串行數(shù)據(jù)流到閥末級 32,采用所述串行數(shù)據(jù)流每條線路同時傳輸多個數(shù)據(jù)。
閥末級32和因此相應(yīng)的岡驅(qū)動器通過第一接頭與被構(gòu)成用于監(jiān) 控的多重緩沖的串行外設(shè)接口 36連接。因此,在閥末級32和接口 36 之間交換數(shù)據(jù)并由此交換信號。此外,視要求而定,設(shè)置了四到六個 第二接頭,經(jīng)由所述接頭閥末級32借助于脈寬調(diào)制與被構(gòu)成為高端 定時器的定時器單元38連接。在本實施例中,運行時間由要進氣的 閥的構(gòu)造以及由此的復(fù)雜性確定,要求也相應(yīng)地可度量。在通過所述 閥末級32對閥進氣的時候,產(chǎn)生高性能并由此產(chǎn)生高功效。此外, 可以通過軟件實現(xiàn)同步閥的功能。在本裝置34的情況下,在低端區(qū) 域以及高端區(qū)域帶來高靈活性。到定時器單元38的第二接頭的數(shù)目 低于在圖3中介紹的裝置26中的第二接頭的數(shù)目。
在圖5中示出的裝置40的第三實施形式具有第一閥末級42、第 二閥末級44以及第三閥末級46的^^一個實施形式。此外,第一閥末 級42具有"閥末級Nr. 1"48、"閥末級Nr.2"50、"閥末級Nr. 3" 52和" 閥末級Nr. 4" 54。"閥末級Nr. 1" 48和"閥末級Nr. 2" 50通過X軸向的 高端定時器56連接。"閥末級Nr. 3" 52和"閥末級Nr. 4" 54與Y軸向 的高端定時器58連接。第二閥末級44具有"閥末級Nr. 5" 60、"岡末 級Nr. 6" 62、"閥末級Nr. 7"64和"閥末級Nr. 8" 66。在本實施形式中 規(guī)定,"閥末級Nr. 5" 60和"閥末級Nr. 6" 62與X軸向的高端定時器68連接。"閥末級Nr. 7" 64和"閥末級Nr. 8" 66與Y軸向的高端定時 器70連接。第三閥末級46具有"閥末級Nr. 9" 72、"閥末級Nr. 10" 74、 "閥末級Nr. 11"76和"閥末級Nr. 12" 78,其所有都與X軸向的高端定 時器80連接。
圖6以不同分辨率的示意性表示示出串行協(xié)議82的第二實施形 式。協(xié)議82在圖6的上面區(qū)域中被縮小地表示并且在圖6的下面區(qū) 域中被細化,因而被;故大地表示。
對于協(xié)議82,在上面的區(qū)域中示出"用于第一閥控制值"的第一 數(shù)據(jù)塊84、用于"第二閥控制值,,的第二數(shù)據(jù)塊86、用于"第三閥 控制值,,的第三數(shù)據(jù)塊88、用于"第四閥控制值,,的第四數(shù)據(jù)塊90、 第一同步塊92(此處也^皮設(shè)置用于附加信息"Aux,,)和第二同步塊94。 協(xié)議82的循環(huán)96長度為250 iaS。
上同時從發(fā)送器傳輸多個數(shù)據(jù)到接收器)的時候,使用串行協(xié)議82傳 輸所述數(shù)據(jù)流,其中所述串行協(xié)議82包含數(shù)據(jù)塊84、 86、 88、 90和 同步塊92、 94。
在圖6的下面區(qū)域中,在放大地表示協(xié)議82的時候,繪出了用 于四個閥控制值的前四個數(shù)據(jù)塊84、 86、 88、 90的總和98。總和98 被設(shè)置用于兩個信道,其中對于每個比特,循環(huán)的長度為4 pS。第 一同步塊92中的附加數(shù)據(jù)比特在本實施形式中被用于各種數(shù)據(jù)。此 外,在圖6的下面區(qū)域中放大地表示數(shù)據(jù)流82的時候,示出了第二 同步塊94的終止-比特100以及開始-比特102。
權(quán)利要求
1.一種用于處理數(shù)據(jù)的方法,其中使用由數(shù)據(jù)塊(4,6,8,10,12,84,86,88,90)和同步塊(92,94)組成的串行協(xié)議傳輸串行數(shù)據(jù)流(2,82),采用所述串行數(shù)據(jù)流每條線路同時傳輸多個數(shù)據(jù)。
2. 按照權(quán)利要求1所述的方法,其中使用所述同步塊(92, 94)執(zhí) 行對所述數(shù)據(jù)塊(4, 6, 8, 10, 12, 84, 86, 88, 90)的同步(19)。
3. 按照權(quán)利要求1或者2所述的方法,其中通過定時器單元(30,8, 56, 58, 68, 70, 80)生成所述協(xié)議。
4. 按照前面所述的權(quán)利要求之一所述的方法,其中由發(fā)送器借助于所述串行協(xié)議控制接收器。
5. 按照權(quán)利要求4所述的方法,其中在考慮到所述發(fā)送器和所述接收器之間同步的情況下傳輸所述數(shù)據(jù)。
6. 按照權(quán)利要求4或者5所述的方法,其中所述接收器在循環(huán)(18,96)之后重新同步。
7. 按照前面所述的權(quán)利要求之一所述的方法,其中各個數(shù)據(jù)塊(4,6, 8, 10, 12, 84, 86, 88, 90)比構(gòu)成為主同步塊(16)的同步塊(92, 94)的低電平階段短。
8. 按照前面所述的權(quán)利要求之一所述的方法,其中至少一個同步塊(92, 94)被所述接收器用于一致性檢驗。
9. 按照權(quán)利要求4到8之一所述的方法,其中構(gòu)成為閥末級(24,2, 42, 44, 46)的接收器被控制。
10. —種用于處理數(shù)據(jù)的裝置,其被構(gòu)成用于使用由數(shù)據(jù)塊(4,6,8,10,12, 84, 86, 88, 90)和同步塊(92, 94)組成的串行協(xié)議(2, 82)傳輸串行數(shù)據(jù)流,采用所述串行數(shù)據(jù)流每條線路可同時傳輸多個數(shù)據(jù)。
11. 一種帶有程序編碼工具的計算機程序,以4更當(dāng)在計算機或者相應(yīng)的計算單元上,尤其在按照權(quán)利要求10所述的裝置(26, 34, 40)中運行所述計算機程序的時候,執(zhí)行按照權(quán)利要求1到9之一所述方法的所有步驟。
12. —種帶有程序編碼工具的計算機程序產(chǎn)品,所述程序編碼工具存儲在計算機可讀數(shù)據(jù)載體上,以便當(dāng)在計算機或者相應(yīng)的計算單元上,尤其在按照權(quán)利要求10所述的裝置(26,34,40)中運行所述計算機程序的時候,執(zhí)行按照權(quán)利要求1到9之一所述方法的所有步驟。
全文摘要
用于處理數(shù)據(jù)的方法,其中使用由數(shù)據(jù)塊(4,6,8,10,12)和同步塊形成的串行協(xié)議(2)傳輸被用于每條線路同時傳輸多個數(shù)據(jù)的串行數(shù)據(jù)流。
文檔編號H04J3/06GK101542949SQ200780042903
公開日2009年9月23日 申請日期2007年11月21日 優(yōu)先權(quán)日2006年11月21日
發(fā)明者A·魯普, R·鮑姆加爾特納 申請人:羅伯特.博世有限公司