專(zhuān)利名稱:位串行數(shù)據(jù)流中的干擾抑制的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及干擾抑制,特別是對(duì)基于幀的位(bit)串行數(shù)據(jù)流 中的雜散語(yǔ)線 (spurious spectral line)的抑制。
背景技術(shù):
例如,在數(shù)字無(wú)線電的設(shè)計(jì)中,有大量的具有高速、高分辨率數(shù) 字?jǐn)?shù)據(jù)的信號(hào)路徑。典型的例子是(a)從ADC (模擬數(shù)字轉(zhuǎn)換器) 至隨后的DSP (數(shù)字信號(hào)處理器);(b)使用在無(wú)線電發(fā)射機(jī)中的從 DSP至DAC (數(shù)字模擬轉(zhuǎn)換器);(c)在無(wú)線電基站DSP之間;(d) 在無(wú)線電基站子系統(tǒng)之間,例如在不同的板之間。減少ASIC (專(zhuān)用集成電路)、FPGA (現(xiàn)場(chǎng)可編程門(mén)陣列)、ADC 和DAC之間的路由數(shù)量是值得做的。為了做到這一點(diǎn),DSP和數(shù)據(jù)轉(zhuǎn) 換器部件正向使用位串行遷移,而不是位并行數(shù)字接口。 一些好處是-ADC/DAC和ASIC之間的數(shù)字接口導(dǎo)致總線線路數(shù)量大量減少, 從而減少信號(hào)路由占用的板空間。-大幅度地減少每一組件輸入/輸出管腳的數(shù)量可以在單個(gè)封裝 中整合更多的功能,從而進(jìn)一步減少板空間。 一個(gè)例子是二/四/八進(jìn) 制的ADC/DAC。這也在理論上使得大量的數(shù)字信號(hào)路徑在由管腳數(shù)限 制之前能夠由單個(gè)ASIC處理。-位串行接口可以使用任何可用的電氣標(biāo)準(zhǔn),例如LVDS (低電壓 差分信號(hào))和CML (電流模式邏輯)或定制的技術(shù)??捎玫木幋a標(biāo)準(zhǔn), 例如8b/10b編碼可能會(huì)使用或不必使用,并且時(shí)鐘可能會(huì)或不必嵌 入到數(shù)椐位流(對(duì)于特高位率,例如超過(guò)lGb/s,嵌入的時(shí)鐘/同步通 常優(yōu)于與數(shù)據(jù)并行的額外時(shí)鐘線)。具有嵌入的時(shí)鐘/同步的位串行通道的缺點(diǎn)是幀標(biāo)記位或位模式 必須插入到傳輸以標(biāo)記傳輸幀的起始和/或終止。這樣的起始/終止.標(biāo) 記的重復(fù)特性產(chǎn)生雜散譜線"fb/n,其中fb是位串行通道的位率,n 是以位傳輸?shù)膸L(zhǎng),而k是整數(shù)。最終的結(jié)果是這些雜散譜線可能導(dǎo) 致不希望的干擾。發(fā)明內(nèi)容本發(fā)明的目標(biāo)是利用幀標(biāo)記抑制位串行數(shù)據(jù)流中的雜散i瞽線。 這一 目標(biāo)根據(jù)所附的權(quán)利要求實(shí)現(xiàn)。簡(jiǎn)單地說(shuō),本發(fā)明是基于隨機(jī)化幀標(biāo)記的部分以消除重復(fù)的標(biāo)記 模式并使另一部分和隨機(jī)化的部分相關(guān)的思想。這樣,源自這些模式 的雜散語(yǔ)線被轉(zhuǎn)換成寬頻帶噪聲。結(jié)果是,沒(méi)有特別的頻率成分在頻 鐠中占主導(dǎo)地位,這降低了干擾。由于在每一幀標(biāo)記的各部分之間的 相關(guān)性,接收到的數(shù)據(jù)流可以容易地在接收端同步,而不必知道在發(fā) 送端使用的隨機(jī)化算法,
本發(fā)明連同其進(jìn)一步的目標(biāo)和優(yōu)點(diǎn)最好通過(guò)參考以下說(shuō)明并連同附圖理解,其中圖1是一種涉及位串行接口的應(yīng)用的一個(gè)例子;圖2是一種涉及位串行接口的應(yīng)用的另一個(gè)例子;圖3是一種涉及位串行接口的應(yīng)用的另一個(gè)例子;圖4是一種涉及位串行接口的應(yīng)用的另一個(gè)例子;圖5示出一種典型的位串行數(shù)據(jù)流的格式;圖6是示出常規(guī)位串行接口的原理的框圖;圖7示出由圖6中的接口產(chǎn)生的典型位串行數(shù)據(jù)流的頻譜的基本特性;圖8是根據(jù)本發(fā)明的位串行接口的發(fā)送端的第一實(shí)施例的框圖; 圖9示出根據(jù)本發(fā)明的提供有隨機(jī)化標(biāo)記的位串行數(shù)據(jù)流的第一 實(shí)施例;圖10示出根據(jù)本發(fā)明的提供有隨機(jī)化標(biāo)記的位串行數(shù)據(jù)流的第 二實(shí)施例;圖11示出根據(jù)本發(fā)明的提供有隨機(jī)化幀標(biāo)記的位串行數(shù)據(jù)流的 幀同步的原理;圖12是根據(jù)本發(fā)明的一種用于同步提供有隨機(jī)化幀標(biāo)記的位串 行數(shù)據(jù)流的裝置的第 一 實(shí)施例;圖13是根椐本發(fā)明的一種用于同步提供有隨機(jī)化幀標(biāo)記的位串行數(shù)據(jù)流的裝置的第二實(shí)施例;圖14是根據(jù)本發(fā)明的位串行接口的發(fā)送端的另一實(shí)施例的框圖;圖15是示出根據(jù)本發(fā)明的抑制方法的一個(gè)實(shí)施例的流程圖;和 圖16是根據(jù)本發(fā)明的同步方法的一個(gè)實(shí)施例的流程圖。
具體實(shí)施方式
詳細(xì)描述本發(fā)明之前, 一些位(bit)串行接口的應(yīng)用將參考圖 1-4描述。圖1是位串行接口的應(yīng)用的一個(gè)例子。在這種情況下,模擬RF (射頻)信號(hào)由RF級(jí)接收,并在那里由ADC數(shù)字化(直接在RF或在 向下轉(zhuǎn)換到中頻或基帶后)。通常,ADC經(jīng)由實(shí)線箭頭表示的位并行 接口連接到DSP。原因是ADC并行輸送數(shù)字樣本的位。然而,如前所 述,目前的趨勢(shì)是用位串行接口取代位并行接口。圖2是位串行接口的應(yīng)用的另一個(gè)例子。這基本上是圖1的逆向。 如圖l的例子中,DSP和DAC之間使用的傳統(tǒng)位并行接口由位串行接 口取代。圖3是涉及兩個(gè)DSP之間的位并行接口的例子,其可由位串行接 口取代。圖4是涉及兩個(gè)子系統(tǒng)之間的位并行接口的例子,例如兩塊印刷 電路板,其可由位串行接口取代。位串行接口的基本原理現(xiàn)在將參考附圖5和6進(jìn)行描述。圖5示出典型的位串行數(shù)椐流的格式。實(shí)際使用的數(shù)據(jù),通常稱 為有效載荷(payload),被分成通過(guò)標(biāo)記或標(biāo)記模式[A, Q]成幀 (frame)的N-位序列。作為例子,N-位有效載荷可包括由形成起始位 A的第一標(biāo)記元素和形成終止位Q的第二標(biāo)記元素包圍的8個(gè)數(shù)據(jù)位 (在另一實(shí)施例中,有效栽荷可包括7個(gè)數(shù)據(jù)位和校驗(yàn)位)。標(biāo)記[A, 。]典型地在以下選項(xiàng)中選擇[A,Q] =
,
,[1, 0]或[1, 1]圖6是示出常規(guī)位串行接口的原理的簡(jiǎn)單框圖。這個(gè)例子示出經(jīng)由位串行接口連接到DSP的ADC。在發(fā)送側(cè)位串行接口包括并行到串 行轉(zhuǎn)換器10。每個(gè)數(shù)字化的8位樣本通過(guò)起始位A-l和終止位Q- 0 成幀,然后作為結(jié)果的IO位由轉(zhuǎn)換器IO轉(zhuǎn)換成位串行形式。在位串行接口的接收側(cè),同步器12檢測(cè)由起始/終止位形成的重 復(fù)的已知[1, O]標(biāo)記。在同步后將有效栽荷位傳送到串行到并行轉(zhuǎn) 換器14,其以并行的形式輸出原始數(shù)字化樣本到DSP用于數(shù)字信號(hào)處 理。同步或標(biāo)記模式的檢測(cè)是簡(jiǎn)單的,因?yàn)闃?biāo)記模式在接口的接收側(cè) 是重復(fù)并已知的。然而,這種簡(jiǎn)單有它的代價(jià),如圖7所示,其包括 利用具有標(biāo)志[A, Q]-[l, O]的10-b幀的8-b隨機(jī)有效栽荷數(shù)據(jù)的 位串行數(shù)據(jù)流頻鐠的一般特征。如圖所示,標(biāo)記的重復(fù)性產(chǎn)生由隨機(jī) 有效載荷產(chǎn)生的超過(guò)"噪聲水平"的k*fb/ 10雜散譜線。通過(guò)利用根據(jù)本發(fā)明的隨機(jī)化幀標(biāo)記,起始/終止位的重復(fù)性被 加擾(scramble),因此圖7中所示雜散譜線將被轉(zhuǎn)變成寬帶噪聲, 有效地消除這些雜散i普線。結(jié)果將是頻鐠沒(méi)有明顯的干擾峰,代價(jià)是 噪聲背景(noise floor)略有提高。根據(jù)本發(fā)明的實(shí)施例,標(biāo)志[A , Q]可在下列選項(xiàng)中選擇[A,Q] = [ r" ri ],[r" r—J ,[r…ri ] or [r—,"〗其中ri是從隨機(jī)位序列獲得,而r-i是ri的反(inverse)。如果 對(duì)隨機(jī)性的要求格外高,隨機(jī)位序列可以利用偽隨機(jī)二進(jìn)制數(shù)發(fā)生器 或"真"隨機(jī)二進(jìn)制數(shù)發(fā)生器(如通過(guò)數(shù)字化熱噪聲電壓或嘈雜的信號(hào) 生成的位)產(chǎn)生。隨機(jī)數(shù)產(chǎn)生很好理解,并在文獻(xiàn)例如在[1, 2 ]中 已全面論述,因此這里我們不再描述。圖8是根椐本發(fā)明的位串行接口發(fā)送端的第一實(shí)施例的框圖。隨 機(jī)信號(hào)發(fā)生器16產(chǎn)生偽隨機(jī)或真實(shí)隨機(jī)位序列。該位序列被傳送到 并行/串行轉(zhuǎn)換器10以形成偽隨機(jī)或真隨機(jī)起始位序列。來(lái)自隨機(jī)信 號(hào)發(fā)生器16的位序列也被傳送到協(xié)作或相關(guān)單元18。來(lái)自單元18的 位序列#_傳送到并行/串行轉(zhuǎn)換器10以形成終止位序列。單元18的 目標(biāo)是在每個(gè)標(biāo)記中使每個(gè)終止位與起始位協(xié)作。在一個(gè)實(shí)施例中, 這可以通過(guò)對(duì)每個(gè)起始位的值取反(invert)來(lái)實(shí)現(xiàn)。在一個(gè)較簡(jiǎn)單的實(shí)施例中,該終止位可以等于起始位,在這種情況下,單元18可 以省略,因此,終止位只是起始位拷貝。此外,起始/終止位的角色 可以轉(zhuǎn)換,即終止位序列可以是(偽)隨機(jī)并控制起始位序列。起始/終止(或同步)位的確切模式可在不偏離本發(fā)明基本原理 下有多種實(shí)現(xiàn)方式。兩個(gè)可能的實(shí)現(xiàn)在圖9和圖10中說(shuō)明。圖9示 出起始/終止格式,其中有效栽荷數(shù)據(jù)由兩個(gè)相關(guān)標(biāo)記位封裝 (enclose)。圖10示出"幀分頻器"格式,其中有效栽荷數(shù)據(jù)字通過(guò) 兩個(gè)相鄰的相關(guān)標(biāo)志位分開(kāi)。圖11示出根據(jù)本發(fā)明的提供有隨機(jī)化 的幀標(biāo)記的位串行數(shù)據(jù)流的幀同步的原理。在該實(shí)施例中假設(shè)數(shù)據(jù)流 具有圖9中所示的格式,即隨機(jī)化的起始和終止位相等并封裝每幀。 如圖11所示,數(shù)據(jù)流經(jīng)過(guò)檢測(cè)窗口,其拾取由幀內(nèi)起始和終止位之 間預(yù)期的位距離分開(kāi)的兩個(gè)位。這些位被傳送到反相X0R門(mén),如果位 相等揄出"1 "如果不相等輸出"0"。因此,實(shí)際的位值不重要。主 要特征是,他們?cè)谕降奈恢檬窍嗟鹊?在該實(shí)施例中),例如圖11(a)中窗口的位置。這樣,當(dāng)窗口處于同步位置時(shí)輸出確定的"r'。在附圖11 (b)中窗口已移位1位的位置。在這種情況下,反相X0R 門(mén)的輸出將是"1 "或"0 ",因?yàn)橛行лd荷的數(shù)據(jù)位1和標(biāo)記元素 ri+1現(xiàn)已經(jīng)由窗口拾取。由于在這些位之間沒(méi)有相關(guān)性,每種結(jié)果有 50 %的概率。同樣的解釋典型地應(yīng)用在圖11 (c)的情形中,其中兩 個(gè)數(shù)據(jù)位被比較(假設(shè)有效載荷位基本不相關(guān))。在圖11 (d)中輪 到下一起始/終止對(duì),其結(jié)果是從反相X0R門(mén)確定的輸出"1"。應(yīng)該意識(shí)到的是,窗口偶爾也在"非標(biāo)記"位置(通常比率為50 % ) 輸出"1 ",但標(biāo)記位置始終輸出"1 "。因此,通過(guò)監(jiān)測(cè)經(jīng)由多個(gè)幀 的窗口輸出,可通過(guò)要求由整數(shù)個(gè)幀分開(kāi)的所有窗戶必須輸出"1", 來(lái)發(fā)現(xiàn)同步位置。圖12是基于該思想的用于同步位串行數(shù)據(jù)流的裝 置的實(shí)施例。在圖12中要同步的位串行數(shù)據(jù)流被傳送給具有多個(gè)幀 長(zhǎng)(例如5至40幀之間)的移位寄存器。預(yù)期的起始和終止位抽頭 (tap)被傳送到相應(yīng)的反相X0R門(mén),每幀一個(gè)。反相XOR門(mén)的輸出 連接到AND門(mén),當(dāng)所有反相X0R門(mén)輸出邏輯"1"信號(hào)時(shí),即當(dāng)移位 寄存器所有監(jiān)測(cè)的位的位置指示起始/終止位已被發(fā)現(xiàn)時(shí),其輸出輸送同步信號(hào)。這是圖12中所示的情況。如果假設(shè)有效載荷位基本上 不相關(guān),將非常不可能發(fā)現(xiàn)假(false)同步位置。這種情況出現(xiàn)的概率隨著移位寄存器的長(zhǎng)度(或被監(jiān)測(cè)幀的數(shù)量,P+l)非常迅速地 下降。圖13是根據(jù)本發(fā)明的用于同步提供有隨機(jī)化的幀標(biāo)記的位串行 數(shù)據(jù)流的裝置的第二實(shí)施例。該實(shí)施例適于圖10中的數(shù)據(jù)流格式。 與圖12的相關(guān)實(shí)施例的差別在于其它移位寄存器抽頭被監(jiān)測(cè)。在圖12和13的實(shí)施例中起始和終止位都是相等的。然而,它們 不相等(但相關(guān))的實(shí)施例可通過(guò)在X0R門(mén)后簡(jiǎn)單地省略反相器得到。如果額外的標(biāo)記位插入到幀中,接收器的相位/同步恢復(fù)可改善。 如果這是想要的,這將保證位流更多的開(kāi)關(guān)密度。此外,以不重復(fù)無(wú) 規(guī)則的間隔置入額外的標(biāo)記位,如在10-b幀中的位置{1, 3, 6, 10}, 可以幫助接收器的鎖相(然而,應(yīng)該指出的是,額外標(biāo)記位的隨意使 用將浪費(fèi)重要的傳輸帶寬)。如果使用額外的標(biāo)記位,這些可基于與 其他兩個(gè)標(biāo)記位相同的隨機(jī)位ri或者它們可基于另外的(獨(dú)立的) 隨機(jī)位Si,用于標(biāo)記和/或有效荷栽數(shù)據(jù)的平滑隨機(jī)化。在后一種情 況下,它們必須成對(duì)加入, 一個(gè)隨才幾化的位和1個(gè)相關(guān)位。隨才幾位Si 可以是來(lái)自與r,相同的隨機(jī)位源或第二隨機(jī)位源。第二組XOR或XN0R 門(mén),類(lèi)似于圖12和13中所示的,檢測(cè)兩個(gè)或更多Si標(biāo)記位。全同步 要求所有r,和Si檢測(cè)器輸出"1 "。正如以上所述,隨機(jī)標(biāo)記的標(biāo)記元素是相關(guān)的以能在接收器簡(jiǎn)單 同步是重要的。然而,如果主標(biāo)記元素是隨機(jī)化的,次標(biāo)記元素不必 一定等于主元素或是主元素的逆(inverted version)。由于同步是 基于標(biāo)記元素應(yīng)當(dāng)相關(guān)的事實(shí),它實(shí)際上只要求它們比有效載荷數(shù)據(jù) 位具有更強(qiáng)的相關(guān)性。因此,次標(biāo)記元素可通過(guò)稍微具有內(nèi)建(built in)隨機(jī)性函數(shù)從主標(biāo)記元素產(chǎn)生。這將進(jìn)一步抑制雜散鐠線。然而, 在這樣的實(shí)施例中圖12和13中反相X0R門(mén)不會(huì)總是在正確的同步位 置產(chǎn)生命中(hit) ( "1"輸出),其意味著AND門(mén)必須由,例如, 計(jì)數(shù)命中數(shù)的計(jì)數(shù)器替代。同步位置則可通過(guò)選擇給出最高命中數(shù)的 位置被發(fā)現(xiàn)。當(dāng)位串行數(shù)據(jù)經(jīng)由嘈雜通道發(fā)送以致于不可能所有幀都 浮皮正確檢測(cè)時(shí),這種同步方法也是希望的。在上述描述中假設(shè)經(jīng)由位串行通道發(fā)送的有效載荷數(shù)據(jù)是隨機(jī) 的。在一般的應(yīng)用中可能未必是真的。固定模式或其他重復(fù)數(shù)據(jù)(如 載波信號(hào))經(jīng)由通道發(fā)送需延長(zhǎng)的時(shí)間的情況是存在的。這些數(shù)據(jù)其本身有雜散(spuriou)內(nèi)容,并且它會(huì)在頻譜中顯示為語(yǔ)峰或譜線, 即使幀標(biāo)記是隨機(jī)化的。在本發(fā)明的實(shí)施例中,這些雜散譜線可通過(guò) 使用已在傳輸中的隨機(jī)化的幀標(biāo)記加擾有效栽荷數(shù)椐而被抑制。由于 用于創(chuàng)建幀標(biāo)記的隨機(jī)位ri來(lái)自于隨機(jī)位序列,其實(shí)際值0或1從幀 到幀隨機(jī)地(或偽隨機(jī)地)變化。因此,它也可以被用來(lái)加擾發(fā)送的 有效載荷數(shù)椐。簡(jiǎn)單的加擾方案可以是如圖14所示X0R有效載荷數(shù) 據(jù)位與L(或r-i)。根據(jù)本發(fā)明的加擾的一個(gè)重要優(yōu)點(diǎn)是XOR鍵已經(jīng)嵌 入到發(fā)送的數(shù)椐,這對(duì)高位率傳輸通道是至關(guān)重要的。可選校驗(yàn)位也 可能通過(guò)這種方式修改。如果標(biāo)記元素包括一個(gè)以上的位,有效栽荷的一部分可由第一隨 沖幾位序列n加擾,而第二部分可由第二隨機(jī)序列Si加擾,等等。圖15是示出根據(jù)本發(fā)明的抑制方法的實(shí)施例的流程圖。步驟Sl 隨機(jī)化幀中給定位置的第一幀標(biāo)記元素。步驟S2將幀中另一位置的 第二標(biāo)記元素與隨機(jī)化的第一標(biāo)記元素相關(guān)聯(lián)。步驟S3到下一幀, 然后重復(fù)該過(guò)程。圖16是根據(jù)本發(fā)明的同步方法實(shí)施例的流程圖。步驟S4檢測(cè)由 M位分開(kāi)的數(shù)據(jù)元素對(duì),其中M是第一和第二幀標(biāo)記元素之間的預(yù)期 距離。步驟S5確定每一對(duì)中數(shù)據(jù)元素間的互關(guān)性。步驟S6以每組包 括由整個(gè)幀分開(kāi)的對(duì)(在對(duì)的第一數(shù)據(jù)元素和下一對(duì)的第一數(shù)椐元素 之間的距離是幀長(zhǎng))的方式將所述對(duì)組織成組。步驟S7確定用于每 組的總相關(guān)性。步驟S8確定具有最高的總相關(guān)性的組。這將確定同 步位置。盡管本發(fā)明已參考有線位串行接口描述,應(yīng)意識(shí)到同樣的原理可同樣適用于光學(xué)以及無(wú)線接口 。此外,應(yīng)意識(shí)到本發(fā)明不僅限于單位標(biāo)記元素,也同樣適用于多位標(biāo)記元素。本發(fā)明還與額外數(shù)據(jù)位的插入相兼容,例如-填充(pad)數(shù)據(jù)到確定字長(zhǎng)(或達(dá)到通道內(nèi)的確定位率)。-發(fā)送額外的下行數(shù)據(jù),其可用于系統(tǒng)校準(zhǔn)/控制/通信。-額外的校驗(yàn)/糾錯(cuò)位。為了描述本發(fā)明,這些額外的位相當(dāng)于字長(zhǎng)N內(nèi)容的增加,因此 已經(jīng)由前述描述覆蓋。有效載荷數(shù)據(jù)還可以在成幀/傳輸前編碼,以便 -改善開(kāi)關(guān)密度以改善相位恢復(fù)。 -否則在接收器端幫助鎖相和接收。 -在校驗(yàn)位前加入錯(cuò)誤檢測(cè)/校正。 -進(jìn)一步控制有效載荷數(shù)據(jù)的語(yǔ)內(nèi)容。 -實(shí)現(xiàn)傳輸中的DC中性。希望經(jīng)由具有不同的、固定的幀大小的通道發(fā)送N-b數(shù)據(jù)字的情 況是存在的。例如通道具有包括如前所述的起始/終止標(biāo)記的n-b 固定幀大小。數(shù)據(jù)源是N-b ADC。解決辦法使用本發(fā)明兩次(1 )如前所述,使用兩個(gè)幀標(biāo)記位和可選校驗(yàn)位串行化ADC 源數(shù)據(jù)。在這和/或在下一步驟加擾有效栽荷數(shù)據(jù)。(2 )通過(guò)將其盲目地分離/組合成適合具有傳輸幀長(zhǎng)n的通道 的有效載荷核心的塊(chunk),發(fā)送串行化&成幀數(shù)據(jù)(包括其標(biāo) 記&可能的校驗(yàn)/空(dummy) /控制位)。(3 )接收器解包(unpack)來(lái)自傳輸幀的有效栽荷塊并將它 們組合到次位流,其轉(zhuǎn)到最后一步。(4 )在最后一步,為幀標(biāo)記搜索次位流,并解包N-b數(shù)據(jù)和 可能地去串行化。在多層次方式中使用本發(fā)明能定義固定格式通道接口 (電路塊), 其將處理鎖相和經(jīng)由通道的原始傳輸。實(shí)際數(shù)據(jù)格式在打包/解包的 第二層處理-因此它本身在一定程度上與通道自身的操作分開(kāi)。在前面部分中步驟(2 )及(3 )的傳輸通道可使用與本發(fā)明 不同的協(xié)議。作為例子,8b/10b通道可使用于物理傳輸層。本發(fā)明可 以用于幀,并持續(xù)追蹤,數(shù)據(jù)內(nèi)容,以及對(duì)其加擾,以改善物理傳輸 的譜的特性。為了進(jìn)一步抑制在某些頻帶中的干擾發(fā)射,用于隨機(jī)化的隨機(jī)位 序列可以不同于白噪聲序列,即有色噪聲序列。作為例子,以基帶中 增加噪聲為成本,在R F & IF帶中低通形序列將改善噪聲性能。本發(fā)明具有許多優(yōu)勢(shì),其中一些是-本發(fā)明有效地抑制同步位串行數(shù)字傳輸?shù)碾s散頻率內(nèi)容,從而 導(dǎo)致在干擾敏感系統(tǒng)-特別是在無(wú)線電基地站中性能的改善。-同步很簡(jiǎn)單,而且不需要用于隨機(jī)化的算法或處理的知識(shí)。-對(duì)于任何其中使用位串行數(shù)字接口的干擾敏感系統(tǒng)中的干擾控 制,它也具有非常廣泛的、普遍的應(yīng)用。-有效載荷數(shù)據(jù)加擾可基本實(shí)現(xiàn)復(fù)雜性的零增加。-隨著有效載荷數(shù)據(jù)加擾,并適當(dāng)?shù)剡x擇隨機(jī)位序列,統(tǒng)計(jì)上DC中性傳輸可以得到保證。-本發(fā)明適用于具有任意幀長(zhǎng)的數(shù)據(jù)包的位串行傳輸。 本領(lǐng)域技術(shù)人員應(yīng)當(dāng)理解,可在不偏離本發(fā)明范圍下對(duì)本發(fā)明進(jìn)行各種修改和變化,其由附帶的權(quán)利要求定義。參考文獻(xiàn)[1〗D. W. Clark, and L. -J. Weng,"Maximal and Near-Maximal Shift Register Sequences: Efficient Event Counters and Easy Discrete Logarithms", IEEE Trans. Computers, pp. 560—568, Vol. 43,No. 5, May 1994, IEEE.[2] T. Ritter,"The Efficient Generation of Cryptographic Confusion Sequences", Cryptologia, pp. 81—139, Vol. 15, No. 2, Apr. 1991.
權(quán)利要求
1、一種抑制基于幀的位串行數(shù)據(jù)流中的雜散譜線的方法,其中幀包括有效載荷數(shù)據(jù)和幀標(biāo)記,所述方法包括以下步驟隨機(jī)化每幀中第一位置的第一幀標(biāo)記元素;和使每幀中第二位置的第二幀標(biāo)記元素與相應(yīng)的隨機(jī)化的第一幀標(biāo)記元素相關(guān)。
2、 根據(jù)權(quán)利要求1所述的方法,包括使用述幀標(biāo)記元素之一 加擾每幀中的有效載荷數(shù)據(jù)的步驟。
3、 根據(jù)前述任一權(quán)利要求所述的方法,其中每個(gè)幀標(biāo)記元素 由單個(gè)位表示。
4、 根據(jù)前述任一權(quán)利要求所述的方法,包括使至少一個(gè)另外 的幀標(biāo)記元素與所述第一幀標(biāo)記元素相關(guān)的步驟。
5、 根據(jù)前述權(quán)利要求1-3中任一權(quán)利要求所述的方法,包括 隨機(jī)化至少 一個(gè)另外的幀標(biāo)記元素對(duì)并使該至少一個(gè)另外的幀標(biāo) 記元素對(duì)相關(guān)的步驟。
6、 根椐前述任一權(quán)利要求所述的方法,其中隨機(jī)化通過(guò)有色 噪聲序列實(shí)現(xiàn)。
7 、 一種用于抑制基于幀的位串行數(shù)據(jù)流中的雜散譜線的裝置, 其中幀包括有效載荷數(shù)據(jù)和幀標(biāo)記,所述裝置包括用于隨機(jī)化每幀中第一位置的第一幀標(biāo)記元素(起始)的裝置 (16);和用于使每幀中第二位置的第二幀標(biāo)記元素(終止)與相應(yīng)的隨 機(jī)化的第一幀標(biāo)記元素相關(guān)的裝置(18)。
8、 根據(jù)權(quán)利要求7所述裝置,包括使用所述幀標(biāo)記元素之一 加擾每幀中的有效栽荷數(shù)據(jù)的裝置。
9、 根據(jù)權(quán)利要求6或7所述的裝置,包括用于隨機(jī)化另外標(biāo) 記元素并使該另外標(biāo)記元素相關(guān)的裝置。
10、 根據(jù)權(quán)利要求7, 8或9所述的裝置,包括用于通過(guò)有色 噪聲序列隨機(jī)化的裝置。
11、 一種同步基于幀的位串行數(shù)據(jù)流的方法,其中幀包括有效栽荷數(shù)據(jù)和幀標(biāo)記,所述方法包括以下步驟 檢測(cè)分開(kāi)的數(shù)據(jù)元素集; 確定每集中數(shù)據(jù)元素之間的相關(guān)性;確定多組數(shù)據(jù)元素集的總相關(guān)性,其中所述集由全部幀長(zhǎng)分開(kāi);將所述數(shù)據(jù)流同步到具有最高總相關(guān)性的組。
12、 根據(jù)權(quán)利要求11所述的方法,其中每集包括兩個(gè)數(shù)據(jù)元素。
13、 一種用于同步基于幀的位串行數(shù)據(jù)流的裝置,其中幀包括 有效栽荷數(shù)據(jù)和幀標(biāo)記,所述裝置包括用于檢測(cè)分開(kāi)的數(shù)據(jù)元素集的裝置; 用于確定每集中數(shù)據(jù)元素之間相關(guān)性的裝置; 用于確定多組數(shù)據(jù)元素集總相關(guān)性的裝置,其中所述集由全部 幀長(zhǎng)分開(kāi);用于將所述數(shù)據(jù)流同步到具有最高總相關(guān)性的組的裝置。
14、 一種位串行數(shù)據(jù)流,其中幀包括有效荷載數(shù)據(jù)和幀標(biāo)記, 所述流包括每幀中第一位置的隨機(jī)化的第一幀標(biāo)記元素;和 每幀中第二位置的第二幀標(biāo)記元素,每個(gè)第二幀標(biāo)記元素與相應(yīng)的隨機(jī)化的第一幀標(biāo)記元素相關(guān)。
全文摘要
描述了一種用于抑制基于幀的位串行數(shù)據(jù)流中的雜散譜線的裝置,其中幀包括有效載荷數(shù)據(jù)和幀標(biāo)記。裝置包括用于隨機(jī)化每幀中第一位置的第一幀標(biāo)記元素(起始)的裝置(16)和用于將每幀中第二位置的第二幀標(biāo)記元素(終止)和隨機(jī)化的第一幀標(biāo)記元素相關(guān)的裝置(18)。
文檔編號(hào)H04L7/04GK101292462SQ200580051836
公開(kāi)日2008年10月22日 申請(qǐng)日期2005年10月14日 優(yōu)先權(quán)日2005年10月14日
發(fā)明者B·E·約翰遜, P·英格爾哈格 申請(qǐng)人:艾利森電話股份有限公司