專利名稱:直放站近端機(jī)的控制電路的制作方法
專利說明
一.技術(shù)領(lǐng)域本實(shí)用新型涉及光纖直放站的近端機(jī),具體的說是一種近端機(jī)中所采用的監(jiān)控電路。
二.
背景技術(shù):
光纖直放站是一種無線通信弱場補(bǔ)盲設(shè)備,目前已被廣泛應(yīng)用于因缺少基站而導(dǎo)致無線通信不暢的地區(qū),其具有模塊化、數(shù)字化、小型化、易施工、易維護(hù)、抗干擾等特點(diǎn),非常適合我國的國情。
光纖直放站系統(tǒng)主要由基站、近端機(jī)、遠(yuǎn)端機(jī)、重發(fā)天線等組成,其中近端機(jī)與遠(yuǎn)端機(jī)之間通過光纖連接。其工作方式是在基站端耦合基站的下行信號輸入近端機(jī),近端機(jī)將射頻信號進(jìn)行電/光轉(zhuǎn)換后經(jīng)光纜傳輸至遠(yuǎn)端機(jī),遠(yuǎn)端機(jī)接收來自近端機(jī)的信號,經(jīng)過光/電轉(zhuǎn)換后輸入下行放大組件,信號通過下行信道選擇器,中頻濾波后進(jìn)入功率放大器進(jìn)行下行信號放大,然后經(jīng)雙工器輸出至重發(fā)天線,覆蓋所需的空間,達(dá)到轉(zhuǎn)發(fā)信號覆蓋盲區(qū)的目的;重發(fā)天線接收到移動(dòng)臺(tái)的上行信號后通過射頻電纜傳送給遠(yuǎn)端機(jī),信號通過遠(yuǎn)端機(jī)上行組件,雙工器、低噪聲放大器后,由光端機(jī)進(jìn)行電/光轉(zhuǎn)換,然后通過光纖傳輸至近端機(jī),近端機(jī)將信號進(jìn)行光/電轉(zhuǎn)換后耦合至基站,以此建立信號盲區(qū)或弱信號區(qū)的上行通信鏈路,保證信號盲區(qū)或弱信號區(qū)能夠正常通話。其中近端機(jī)監(jiān)控電路主要執(zhí)行工作狀態(tài)檢測;故障自動(dòng)報(bào)警;遠(yuǎn)程遙測、遙控;系統(tǒng)管理并具有自動(dòng)保護(hù)的功能。目前,監(jiān)控電路采用的是MCS51型CPU做為核心,AT89C52是該類型單片機(jī)中最通用又非常便宜的芯片,但其處理能力有限,并且只有一個(gè)串口。而隨著功能的擴(kuò)展,監(jiān)控電路不僅要對機(jī)內(nèi)模塊進(jìn)行控制和狀態(tài)監(jiān)測,還需通過有線或無線方式與遠(yuǎn)程監(jiān)控中心計(jì)算機(jī)連網(wǎng)以實(shí)現(xiàn)遠(yuǎn)程遙測、遙控,這樣AT89C52已經(jīng)不能滿足需要,但是采用其變種單片機(jī)或購買串口擴(kuò)展芯片大多價(jià)格偏高,不利于成本的降低。
三.
發(fā)明內(nèi)容
1、發(fā)明目的本實(shí)用新型的目的是提供一種既增加了串口,同時(shí)可以減輕電路中主CPU工作負(fù)擔(dān),而且成本低廉的直放站近端機(jī)的控制電路。
2、技術(shù)方案為實(shí)現(xiàn)上述目的,本實(shí)用新型所述的一種直放站近端機(jī)的控制電路,包括主CPU、串口芯片、地址鎖存器、擴(kuò)展存儲(chǔ)器、I/O擴(kuò)展芯片及電源,主CPU的高8位地址線分別與擴(kuò)展存儲(chǔ)器及I/O擴(kuò)展芯片相連接,低8位地址線依次連接地址鎖存器和擴(kuò)展存儲(chǔ)器,主CPU、地址鎖存器、擴(kuò)展存儲(chǔ)器和I/O擴(kuò)展芯片的數(shù)據(jù)端口通過數(shù)據(jù)總線相連,串口芯片連接在主CPU上,電源通過線路給各芯片供電,其特征是它還設(shè)有輔CPU,輔CPU的控制線與主CPU連接,輔CPU數(shù)據(jù)端口通過數(shù)據(jù)總線與主CPU連接,在輔CPU上也接有一個(gè)串口芯片。通過接入輔CPU,既可以增加一個(gè)用于通信的串口芯片,同時(shí)可以減輕電路中主CPU的工作負(fù)擔(dān)。所述輔CPU最好采用價(jià)格較低的MCS51型CPU,其既能夠滿足需要,同時(shí)能夠有效降低成本。
為了防止CPU死機(jī),在主CPU和輔CPU的RSET端口上分別接有一個(gè)WDT(看門狗)電路。
本實(shí)用新型的工作原理是主CPU的功能是本地信號的采集、本地控制、數(shù)據(jù)通過串口芯片上傳,與輔CPU通信,接收輔CPU的數(shù)據(jù)并通過串口芯片轉(zhuǎn)發(fā)出去。
輔CPU接收主CPU的數(shù)據(jù)并解析,把相應(yīng)指令通過串口芯片發(fā)送出去,接收串口芯片傳入的數(shù)據(jù)并解析處理,然后通知主CPU并發(fā)送數(shù)據(jù)給它。
I/O擴(kuò)展芯片的數(shù)據(jù)線接到數(shù)據(jù)總線上,(主CPU的PO口)取三根地址線選擇I/O擴(kuò)展芯片,I/O擴(kuò)展芯片接收控制指令后根據(jù)數(shù)據(jù)配置輸出及輸入端口,其中輸出端口用于配置外圍模塊,輸入端口用于信號檢測。配置好后接收主CPU的數(shù)據(jù),并轉(zhuǎn)發(fā)出去用于控制外圍模塊,同時(shí)主CPU通過不斷讀取輸入端口傳入的數(shù)據(jù)以獲得外部狀態(tài)。
地址鎖存器的功能是地址碼鎖存,當(dāng)主CPU讀外部數(shù)據(jù)時(shí),數(shù)據(jù)總線(CPU的PO口)做為地址總線低8位發(fā)出地址碼并由地址鎖存器鎖存,然后主CPU通過數(shù)據(jù)總線與擴(kuò)展存儲(chǔ)器通信。
擴(kuò)展存儲(chǔ)器的作用是主CPU把檢測的數(shù)據(jù)和各種參數(shù)存儲(chǔ)到擴(kuò)展存儲(chǔ)器中,防止主CPU在工作過程中因掉電而丟失數(shù)據(jù)。
控制電路的功能1、通過串口芯片接收外部遠(yuǎn)程監(jiān)控中心計(jì)算機(jī)的數(shù)據(jù)并解析處理后,執(zhí)行相應(yīng)操作(控制、檢測、與輔CPU通信)能夠檢測模塊狀態(tài),有異常時(shí)能夠主動(dòng)告警并上傳數(shù)據(jù)給遠(yuǎn)程監(jiān)控中心,并能夠根據(jù)檢測量動(dòng)態(tài)調(diào)整被控模塊的參數(shù)。2、主CPU把其不能識(shí)別的指令轉(zhuǎn)發(fā)給輔CPU,輔CPU對其進(jìn)行解析后通過串口芯片發(fā)給遠(yuǎn)端機(jī),對遠(yuǎn)端機(jī)進(jìn)行查詢或控制,輔CPU還可以接收來自遠(yuǎn)端機(jī)的數(shù)據(jù)并將數(shù)據(jù)進(jìn)行解析后,通知主CPU通信。
3、有益效果本實(shí)用新型與現(xiàn)有技術(shù)相比,其顯著優(yōu)點(diǎn)是(1)通過接入輔CPU,由輔CPU接入一個(gè)用于通信的串口芯片,使控制電路增加了一個(gè)串口,有利與外界的通信;(2)輔CPU可以接收來自遠(yuǎn)端機(jī)的數(shù)據(jù)并將數(shù)據(jù)進(jìn)行解析后,通知主CPU通信,這樣可以分擔(dān)了主CPU的部分工作,減輕主CPU的工作負(fù)擔(dān);(3)所述輔CPU可以采用價(jià)格較低的型號,既能夠滿足需要,同時(shí)能夠有效降低成本。
四.
圖1是本實(shí)用新型的電路圖。
五.具體實(shí)施方式
如圖1所示,本實(shí)用新型所述的直放站近端機(jī)的控制電路,包括主CPU、串口芯片、地址鎖存器、擴(kuò)展存儲(chǔ)器、I/O擴(kuò)展芯片、輔CPU,其中主CPU是AT89C52,串口芯片是MAX232、地址鎖存器是74LS373、擴(kuò)展存儲(chǔ)器是6264、I/O擴(kuò)展芯片是8255、輔CPU是AT89C2051,主CPU的高8位地址線分別與擴(kuò)展存儲(chǔ)器及I/O擴(kuò)展芯片相連接,低8位地址線依次連接地址鎖存器和擴(kuò)展存儲(chǔ)器,主CPU、地址鎖存器、擴(kuò)展存儲(chǔ)器和I/O擴(kuò)展芯片的數(shù)據(jù)端通過數(shù)據(jù)總線相連,串口芯片連接在主CPU上,電源通過線路給各芯片供電,它還設(shè)有,輔CPU的控制線與主CPU連接,輔CPU數(shù)據(jù)端口通過數(shù)據(jù)總線與主CPU連接,在輔CPU上也接有一個(gè)串口芯片MAX232。為了防止CPU死機(jī),在主CPU和輔CPU的RSET端口上分別接有一個(gè)WDT電路。
權(quán)利要求1.一種直放站近端機(jī)的控制電路,包括主CPU、串口芯片、地址鎖存器、擴(kuò)展存儲(chǔ)器、I/O擴(kuò)展芯片及電源,主CPU的高8位地址線分別與擴(kuò)展存儲(chǔ)器及I/O擴(kuò)展芯片相連接,低8位地址線依次連接地址鎖存器和擴(kuò)展存儲(chǔ)器,主CPU、地址鎖存器、擴(kuò)展存儲(chǔ)器和I/O擴(kuò)展芯片的數(shù)據(jù)端口通過數(shù)據(jù)總線相連,串口芯片連接在主CPU上,電源通過線路給各芯片供電,其特征是它還設(shè)有輔CPU,輔CPU的控制線與主CPU連接,輔CPU數(shù)據(jù)端口通過數(shù)據(jù)總線與主CPU連接,在輔CPU上也接有一個(gè)串口芯片。
2.根據(jù)權(quán)利要求1所述的直放站近端機(jī)的控制電路,其特征是所述輔CPU是MCS51型CPU。
3.根據(jù)權(quán)利要求1或2所述的直放站近端機(jī)的控制電路,其特征是在主CPU和輔CPU的RSET端口上分別接有一個(gè)WDT電路。
專利摘要本實(shí)用新型公開了一種直放站近端機(jī)的控制電路,包括主CPU、串口芯片、地址鎖存器、擴(kuò)展存儲(chǔ)器、I/O擴(kuò)展芯片及電源,主CPU的高8位地址線分別與擴(kuò)展存儲(chǔ)器及I/O擴(kuò)展芯片相連接,低8位地址線依次連接地址鎖存器和擴(kuò)展存儲(chǔ)器,主CPU、地址鎖存器、擴(kuò)展存儲(chǔ)器和I/O擴(kuò)展芯片的數(shù)據(jù)端口通過數(shù)據(jù)總線相連,串口芯片連接在主CPU上,電源通過線路給各芯片供電,它還設(shè)有輔CPU,輔CPU的控制線與主CPU連接,輔CPU數(shù)據(jù)端口通過數(shù)據(jù)總線與主CPU連接,在輔CPU上也接有一個(gè)串口芯片。通過接入輔CPU,既可以增加一個(gè)用于通信的串口芯片,同時(shí)可以減輕電路中主CPU的工作負(fù)擔(dān)。所述輔CPU最好采用價(jià)格較低的MCS51型CPU,其既能夠滿足需要,同時(shí)能夠有效降低成本。
文檔編號H04B10/08GK2857341SQ200520076638
公開日2007年1月10日 申請日期2005年10月24日 優(yōu)先權(quán)日2005年10月24日
發(fā)明者吳佳平, 馬卿, 朱靜 申請人:南京泰通科技有限公司