專利名稱:接口裝置和同步調(diào)整方法
技術(shù)領(lǐng)域:
本發(fā)明涉及在顯示裝置中顯示所輸入的圖像信號時所使用的接口裝置和對圖像信號的同步調(diào)整方法。
背景技術(shù):
在利用液晶顯示器(LCD)等顯示裝置顯示CCD固體攝像元件或CMOS固體攝像元件所攝像的圖像時,利用從固體攝像元件接收圖像數(shù)據(jù)的輸入,在對圖像數(shù)據(jù)實施種種處理的基礎(chǔ)上,向顯示裝置的控制器傳輸?shù)慕涌谘b置。例如,在附帶照相機的移動電話中裝有接口裝置,該裝置接收固體攝像元件所取得的圖像數(shù)據(jù),將表示字符(character)圖像或電源的剩余量或電波的接收狀態(tài)的圖標(biāo)或者菜單等的屏幕畫面(OSD)合成后,向顯示裝置的控制器輸出。
圖9是表示合成固體攝像元件所取得的圖像和屏幕圖像后進行顯示用的接口裝置100及其外圍裝置的構(gòu)成的框圖。接口裝置100與固體攝像元件200、主處理裝置(CPU)300、LCD控制器400和LCD顯示裝置402連接而使用。并且,接口裝置100構(gòu)成為包括固體攝像元件接口(I/F)10、速率變更緩沖器12、H/V定標(biāo)器(scaler)14、幀緩沖器電路16、子OSD緩沖器電路18、LCD接口(I/F)20和CPU接口(I/F)28。并且,還可以包括JPEG行緩沖器22、JPEG編解碼器(CODEC)24和代碼緩沖器電路26。
固體攝像元件200從元件外部接收光而攝像圖像,并作為圖像信號輸出。接口裝置100的固體攝像元件接口10接收從固體攝像元件200輸出的圖像信號,進行圖像信號所包含的偽數(shù)據(jù)的刪除等之后,向速率變更緩沖器12輸出。速率變更緩沖器12具備行緩沖器,把來自固體攝像元件200原圖像數(shù)據(jù)的發(fā)送定時變更為接口裝置100能夠處理的定時。H/V定標(biāo)器14把原圖像數(shù)據(jù)變換為連接于接口裝置100的LCD的顯示畫面尺寸相適應(yīng)的圖像尺寸。例如,在固體攝像元件200中取得1280×1024像素的圖像,LCD的顯示尺寸為176×220像素的情況下,進行圖像尺寸的縮小處理。已經(jīng)變換過尺寸的原圖像數(shù)據(jù)向幀緩沖器電路16輸出。幀緩沖器電路16中具有為了把原圖像數(shù)據(jù)通過LCD控制器400顯示在LCD上而暫時存儲和保存的緩沖存儲器的功能。并且,接收通過了CPUI/F28的來自CPU300的指令信號,根據(jù)該指令信號,通過重疊固體攝像元件200所取得的原圖像數(shù)據(jù)和預(yù)先準(zhǔn)備的裝飾圖像數(shù)據(jù),或進行圖像數(shù)據(jù)的旋轉(zhuǎn)等加工處理,從而生成裝飾合成圖像數(shù)據(jù)。裝飾合成圖像數(shù)據(jù)被輸出到子OSD緩沖器電路18。子OSD緩沖器電路18接收通過了CPUI/F28的來自CPU300的指令信號,根據(jù)該指令信號,在裝飾合成圖像數(shù)據(jù)上合成表示電源剩余量或電波接收狀態(tài)的圖標(biāo)或菜單等屏幕畫面數(shù)據(jù),以生成顯示用圖像數(shù)據(jù)。
LCD控制器400裝有圖像用存儲器。LCD控制器400讀出保存在子OSD緩沖器電路18內(nèi)的顯示用圖像數(shù)據(jù)之后,暫時存儲并保存在圖像用存儲器中。然后,與發(fā)送同步信號VACT對應(yīng),以規(guī)定周期(例如,60Hz)讀出存儲在圖像用存儲器中的圖像數(shù)據(jù),并逐次向LCD顯示裝置402傳輸。由此,圖像顯示在LCD顯示裝置402的畫面上。
另外,JPEG行緩沖器22從速率變更緩沖器12接收原尺寸的原圖像數(shù)據(jù),或從自H/V定標(biāo)器14接收尺寸變更過的原圖像數(shù)據(jù),或從幀緩沖器電路16接收裝飾合成圖像數(shù)據(jù),保存圖像數(shù)據(jù)到JPEG編解碼器24的JPEG形式的壓縮處理為止。JPEG編解碼器24讀出保存在JPEG行緩沖器22內(nèi)的圖像數(shù)據(jù),進行JPEG形式的壓縮處理。壓縮處理所生成的JPEG代碼暫時存儲和保存在代碼緩沖器電路26中。CPU300從代碼緩沖器電路26讀出JPEG代碼,存儲和保存在并設(shè)的存儲器(省略圖示)中。并且,通過從H/V定標(biāo)器14向代碼緩沖器電路26直接傳輸圖像數(shù)據(jù),從而可以不對尺寸變更過的原圖像數(shù)據(jù)進行壓縮處理就向CPU 300傳輸,并保存在存儲器中。以JPEG代碼已經(jīng)存儲的圖像數(shù)據(jù)可以進行相反于上述處理的解壓縮處理。
近年來,為了將LCD控制器小型化和簡單化并提高通用性,大多利用沒有安裝圖像用存儲器的LCD控制器。一般地,向LCD控制器發(fā)送圖像數(shù)據(jù)所花費的時間短于在固體攝像元件中取得圖像的時間。因此,在利用沒有內(nèi)置圖像用存儲器的LCD控制器的情況下,需要每隔規(guī)定周期向LCD逐次持續(xù)傳輸圖像數(shù)據(jù),直到取得下一幀圖像為止的期間。因此,在接口裝置側(cè)具備具有2幀份的幀緩沖器的幀緩沖器電路。在一幀份的幀緩沖器中保存當(dāng)前正在顯示的圖像數(shù)據(jù)的同時,在另一幀份的幀緩沖器中保存下一個幀的圖像數(shù)據(jù)并進行圖像處理,在下一幀結(jié)束對圖像數(shù)據(jù)的處理后,切換2個幀緩沖器,向LCD控制器發(fā)送新的幀的圖像數(shù)據(jù)為好。
此時,在利用沒有內(nèi)置圖像用存儲器的LCD控制器的情況下,在接口裝置中有必要謀求接收來自固體攝像元件的圖像信號的定時與向LCD控制器發(fā)送圖像數(shù)據(jù)的定時的同步。
在圖10中表示表示圖像信號取得定時的取得同步信號VREF和表示圖像數(shù)據(jù)發(fā)送定時的發(fā)送同步信號VACT的時間圖。取得同步信號VREF和發(fā)送同步信號VACT各自以規(guī)定周期重復(fù)高電平和低電平。接口裝置100根據(jù)取得同步信號VREF的上升沿,開始從固體攝像元件200接收圖像信號,只是在取得同步信號VREF維持高電平的時間,繼續(xù)從固體攝像元件200接收圖像信號。并且,接口裝置100根據(jù)發(fā)送同步信號VACT的上升沿,開始向LCD控制器400發(fā)送圖像數(shù)據(jù),只是在發(fā)送同步信號VACT維持高電平的時間繼續(xù)發(fā)送圖像數(shù)據(jù)。通常,取得同步信號VREF的幀速率設(shè)定為發(fā)送同步信號VACT的幀速率的整數(shù)倍。
但是,一般地,固體攝像元件的圖像的取得開始定時是委托給用戶而不能控制的,所以,存在在取得同步信號VREF和發(fā)送同步信號VACT沒有上升的期間(消隱期間)一致的時刻,不能切換幀緩沖器的情況。
在取得同步信號VREF和發(fā)送同步信號VACT的上升的同步?jīng)]有取得的狀態(tài)下,切換幀緩沖器的情況下,有可能向LCD控制器發(fā)送的圖像數(shù)據(jù)在正在顯示的圖像的幀的途中被切換、或LCD的顯示圖像被擾亂。并且,存在在切換幀緩沖器的時刻,不能保證從幀緩沖器讀出圖像數(shù)據(jù)的動作,保存在幀緩沖器中的圖像數(shù)據(jù)被破壞的可能性。
發(fā)明內(nèi)容
本發(fā)明是鑒于上述問題而進行的,其目的在于,提供一種可以使圖像數(shù)據(jù)的取得和發(fā)送同步的接口裝置和同步調(diào)整方法。
本發(fā)明是一種接口裝置,其中同步于具有包括有效期間和消隱期間的規(guī)定周期的取得同步信號,在該取得同步信號的有效期間內(nèi)取得圖像信號;同步于具有包括有效期間和消隱期間并不同于所述取得同步信號的周期的發(fā)送同步信號,在該發(fā)送同步信號的有效期間內(nèi)輸出顯示用圖像數(shù)據(jù);其特征在于,求出所述取得同步信號與所述發(fā)送同步信號之間的相位差,通過變更所述發(fā)送同步信號的消隱期間,從而修正所述所述取得同步信號與所述發(fā)送同步信號之間的相位差。
在此,最好是包括邊緣檢測電路,其檢測所述取得同步信號的變化和所述發(fā)送同步信號的變化;相位差計數(shù)電路,其根據(jù)所述邊緣檢測電路的所述取得同步信號和所述發(fā)送同步信號的變化的檢測結(jié)果,求出所述取得同步信號與所述發(fā)送同步信號之間的相位差;和同步信號生成電路,其根據(jù)所述相位差計數(shù)電路中所求出的所述取得同步信號與所述發(fā)送同步信號之間的相位差,通過橫跨所述發(fā)送同步信號的多個幀而使所述發(fā)送同步信號的消隱期間增減,從而修正所述取得同步信號與所述發(fā)送同步信號之間的相位差。
另外,更優(yōu)選的是包括邊緣檢測電路,其檢測所述取得同步信號的變化和所述發(fā)送同步信號的變化;相位差計數(shù)電路,其根據(jù)所述邊緣檢測電路的所述取得同步信號和所述發(fā)送同步信號的變化的檢測結(jié)果,求出所述取得同步信號與所述發(fā)送同步信號之間的相位差;同步信號生成電路,其根據(jù)所述相位差計數(shù)電路中所求出的所述取得同步信號與所述發(fā)送同步信號之間的相位差,通過橫跨所述發(fā)送同步信號的多個幀,使所述發(fā)送同步信號的消隱期間增加,從而修正所述取得同步信號與所述發(fā)送同步信號之間相位差。
本發(fā)明的其他方式是一種接口裝置,其中同步于具有包括有效期間和消隱期間的規(guī)定周期的取得同步信號,在該取得同步信號的有效期間內(nèi)取得圖像信號;同步于具有包括有效期間和消隱期間并不同于所述取得同步信號的周期的發(fā)送同步信號,在該發(fā)送同步信號的有效期間內(nèi)輸出顯示用圖像數(shù)據(jù);其特征在于,配合所述取得同步信號的有效期間的結(jié)束時刻,開始規(guī)定時間的所述發(fā)送同步信號的消隱期間。
本發(fā)明的其他方式是一種接口裝置,其中同步于具有包括有效期間和消隱期間的規(guī)定周期的取得同步信號,在該取得同步信號的有效期間內(nèi)取得圖像信號;同步于具有包括有效期間和消隱期間并不同于所述取得同步信號的周期的發(fā)送同步信號,在該發(fā)送同步信號有效期間內(nèi)輸出顯示用圖像數(shù)據(jù);其特征在于,從所述取得同步信號的有效期間的結(jié)束時刻到規(guī)定的待機時間的期間內(nèi),判斷所述發(fā)送同步信號的有效期間是否結(jié)束;在所述待機時間期間內(nèi),所述發(fā)送同步信號的有效期間還沒有結(jié)束的情況下,開始規(guī)定時間的所述發(fā)送同步信號的消隱期間。
在本發(fā)明的接口裝置中,最好是還包括多個幀緩沖器電路,其分別具有用于保存至少一幀份圖像數(shù)據(jù)的存儲容量;切換電路,其把所述多個幀緩沖器電路切換為,將所取得的圖像信號作為圖像數(shù)據(jù)進行緩沖的幀緩沖器電路或?qū)⑺4娴膱D像數(shù)據(jù)作為顯示用圖像數(shù)據(jù)進行輸出的幀緩沖器電路;切換控制電路,其對所述切換電路輸出切換信號,根據(jù)該切換信號進行所述切換電路的切換控制;所述切換控制電路在所述發(fā)送同步信號和所述取得同步信號的消隱期間,輸出所述切換信號。
此時,其特征在于開始所述取得同步信號的消隱期間之后,經(jīng)過規(guī)定的待機時間后,所述切換控制電路輸出所述切換信號。
本發(fā)明的其他方式是一種接口裝置的同步調(diào)整方法,其中該接口裝置同步于具有包括有效期間和消隱期間的規(guī)定周期的取得同步信號,在該取得同步信號的有效期間內(nèi)取得圖像信號;同步于具有包括有效期間和消隱期間并不同于所述取得同步信號的周期的發(fā)送同步信號,在該發(fā)送同步信號的有效期間內(nèi)輸出顯示用圖像數(shù)據(jù);其特征在于,包括通過變更所述發(fā)送同步信號的消隱期間來修正所述取得同步信號與所述發(fā)送同步信號之間的相位差的第一工序。
在此,最好是還包括檢測所述取得同步信號的變化和所述發(fā)送同步信號的變化的第二工序;根據(jù)所述第二工序的所述取得同步信號和所述發(fā)送同步信號的變化的檢測結(jié)果,求出所述取得同步信號與所述發(fā)送同步信號之間的相位差的第三工序;在所述第一工序中,根據(jù)所述第三工序中所求出的所述取得同步信號與所述發(fā)送同步信號之間的相位差,通過橫跨所述發(fā)送同步信號的多個幀,使所述發(fā)送同步信號的消隱期間增加,從而修正所述取得同步信號與所述發(fā)送同步信號之間的相位差。
另外,更優(yōu)選的是還包括檢測所述取得同步信號的變化和所述發(fā)送同步信號的變化的第二工序;根據(jù)所述第二工序的所述取得同步信號和所述發(fā)送同步信號的變化的檢測結(jié)果,求出所述取得同步信號與所述發(fā)送同步信號之間的相位差的第三工序;在所述第一工序中,根據(jù)所述第三工序中所求出的所述取得同步信號與所述發(fā)送同步信號之間的相位差,通過橫跨所述發(fā)送同步信號的多個幀,使所述發(fā)送同步信號的消隱期間增減,從而修正所述取得同步信號與所述發(fā)送同步信號之間的相位差。
本發(fā)明的其他方式是一種接口裝置的同步調(diào)整方法,其中該接口裝置同步于具有包括有效期間和消隱期間的規(guī)定周期的取得同步信號,在該取得同步信號的有效期間內(nèi)取得圖像信號;同步于具有包括有效期間和消隱期間并不同于所述取得同步信號的周期的發(fā)送同步信號,在該發(fā)送同步信號的有效期間內(nèi)輸出顯示用圖像數(shù)據(jù);其特征在于,配合所述取得同步信號的有效期間的結(jié)束時刻,開始規(guī)定時間的所述發(fā)送同步信號的消隱期間。
本發(fā)明的其他方式是一種接口裝置的同步調(diào)整方法,其中該接口裝置同步于具有包括有效期間和消隱期間的規(guī)定周期的取得同步信號,在該取得同步信號的有效期間內(nèi)取得圖像信號;同步于具有包括有效期間和消隱期間并不同于所述取得同步信號的周期的發(fā)送同步信號,在該發(fā)送同步信號的有效期間內(nèi)輸出顯示用圖像數(shù)據(jù);其特征在于,從所述取得同步信號的有效期間的結(jié)束時刻到規(guī)定的待機時間的期間,判斷所述發(fā)送同步信號的有效期間是否結(jié)束;在所述待機時間期間內(nèi)所述發(fā)送同步信號的有效期間還沒有結(jié)束的情況下,開始規(guī)定時間的所述發(fā)送同步信號的消隱期間。
根據(jù)本發(fā)明,即使在利用沒有內(nèi)置圖像用存儲器的LCD控制器的情況下,也可以適當(dāng)維持圖像的取得和發(fā)送的同步。其結(jié)果是,可以防止伴隨幀緩沖器的切換的顯示圖像的紊亂。并且,可以抑制圖像數(shù)據(jù)的破壞。
圖1是表示本發(fā)明的實施方式的圖像處理裝置的構(gòu)成的圖。
圖2是表示本發(fā)明的第一控制方法的時間圖。
圖3是表示本發(fā)明的第一控制方法的時間圖。
圖4是表示本發(fā)明的第二控制方法中利用的切換控制電路的構(gòu)成的圖。
圖5是表示本發(fā)明的第二控制方法的時間圖。
圖6是表示同步信號的相位偏差的圖。
圖7是表示同步信號的相位偏差的圖。
圖8是表示本發(fā)明的第二控制方法的變形例的時間圖。
圖9是表示現(xiàn)有的圖像處理裝置的構(gòu)成的圖。
圖10是表示同步信號的時間圖。
圖中10-固體攝像元件接口,12-速率變更緩沖器,14-H/V定標(biāo)器,16-幀緩沖器電路,18-子屏幕緩沖器電路,20-LCD接口,22-JPEG行行緩沖器,24-JPEG編解碼器,26-代碼緩沖器電路,30、32-幀緩沖器電路,34-切換電路,36-定時發(fā)生器,38-切換控制電路,40、42一邊緣檢測電路,44-相位差計數(shù)電路,46-同步信號生成電路,48-切換信號生成電路,100、102-接口裝置,200-固體攝像元件,400-LCD控制器,402-LCD顯示裝置。
具體實施例方式
如圖1所示,本發(fā)明實施方式的接口裝置102與固體攝像元件200、主處理裝置(CPU)300、LCD控制器400和LCD顯示裝置402連接而被使用。接口裝置102構(gòu)成為包括固體攝像元件接口(I/F)10、速率變更緩沖器12、H/V定標(biāo)器14、子OSD緩沖器電路18、LCD接口(I/F)20、CPU接口(I/F)28、第一幀緩沖器電路30、第二幀緩沖器電路32、切換電路34、定時發(fā)生器36和切換控制電路38。另外,接口裝置102還可以包括JPEG行緩沖器22、JPEG編解碼器(CODEC)24和代碼緩沖器電路26。在圖1中,對具有與現(xiàn)有技術(shù)相同功能的構(gòu)成部分附以相同的符號。
固體攝像元件200可以構(gòu)成為包括CCD固體攝像元件或CMOS固體攝像元件等及其控制器。固體攝像元件200構(gòu)成為包含配置為矩陣狀的受光像素。受光像素從元件外部接收光之后,生成與該光強度相應(yīng)的信息電荷。固體攝像元件200向固體攝像元件接口(I/F)10輸出具有與每一個受光像素所生成的信息電荷量相應(yīng)的強度的圖像信號。此時,固體攝像元件200接收安裝在接口裝置102的定時發(fā)生器36所生成的取得同步信號VREF,同步于取得同步信號VREF的上升沿而開始新的幀的圖像的取得,在取得同步信號VREF維持高電平的有效期間內(nèi)按順序輸出圖像信號。
固體攝像元件接口10接收從固體攝像元件200輸出的圖像信號。固體攝像元件接口10接收定時發(fā)生器36所生成的取得同步信號VREF,同步于固體攝像元件200的圖像信號的輸出,進行圖像信號的接收處理。即,同步于取得同步信號VREF的上升沿,開始新的幀的圖像信號的取得,在取得同步信號VREF維持高電平的有效期間內(nèi),從固體攝像元件200按順序接收一幀份的圖像信號。并且,固體攝像元件接口10進行圖像信號所包含的偽數(shù)據(jù)的刪除之后,作為原圖像數(shù)據(jù)向速率變更緩沖器12輸出。例如,原圖像數(shù)據(jù)可以是如YUV422形式的圖像數(shù)據(jù)。
速率變更緩沖器12具備行緩沖器,把來自固體攝像元件的原圖像數(shù)據(jù)的發(fā)送定時變更為接口裝置102中能夠處理的定時。H/V定標(biāo)器14把原圖像數(shù)據(jù)變換為與連接于接口裝置102的LCD顯示畫面相適應(yīng)的圖像尺寸。在圖像尺寸的變換中可以利用現(xiàn)有的插補處理等。尺寸變換過的原圖像數(shù)據(jù)向幀緩沖器電路30、32輸出。
幀緩沖器電路30、32分別具備暫時存儲和保存原圖像數(shù)據(jù)用的存儲器。幀緩沖器電路30、32是為了顯示在LCD顯示裝置402上而暫時緩沖原圖像數(shù)據(jù)的。并且,幀緩沖器電路30、32也起加工處理原圖像數(shù)據(jù)用的緩沖存儲器的作用。幀緩沖器電路30、32通過CPUI/F28從CPU300接收指令信號,根據(jù)該指令信號,對固體攝像元件200所取得的原圖像數(shù)據(jù)實施種種加工處理之后,生成裝飾合成圖像數(shù)據(jù)。例如,對原圖像數(shù)據(jù)和預(yù)先準(zhǔn)備的裝飾圖像數(shù)據(jù)進行加權(quán)后加法合成;或進行圖像數(shù)據(jù)的旋轉(zhuǎn)等加工處理。所謂裝飾圖像數(shù)據(jù),例如,可以是將原圖像數(shù)據(jù)鑲邊的框緣圖像、或在原圖像數(shù)據(jù)內(nèi)重疊的字符圖像。這種裝飾圖像數(shù)據(jù)可以預(yù)先存儲并保存在內(nèi)置于幀緩沖器電路30的圖像存儲器或并設(shè)在CPU300中的圖像存儲器內(nèi),根據(jù)需要,從幀緩沖器電路30讀出并使用。裝飾圖像數(shù)據(jù)向JPEG行緩沖器22和子OSD緩沖器電路18輸出。
另外,幀緩沖器電路30和32的輸入輸出由切換電路34和切換控制電路38進行切換。根據(jù)從切換控制電路38輸出的切換信號VSWT,進行切換電路34的切換,幀緩沖器電路30和32的任意一方的輸入連接在H/V定標(biāo)器14上。并且,幀緩沖器電路30和32的任意一方的輸出連接在JPEG行緩沖器22上,另一方的輸出就連接在子OSD緩沖器電路18上。此時,切換電路34進行切換,以便幀緩沖器電路30和32的任意一方從H/V定標(biāo)器14接收輸入,同時向JPEG行緩沖器22進行輸出。另外,幀緩沖器電路30和32的任意一方不連接H/V定標(biāo)器14而其輸出連接在子OSD緩沖器電路18上。此外,在圖1中,切換電路34是作為示意性的切換電路來表示,實際的構(gòu)成并未限于這些。
例如,在幀緩沖器電路30輸出連接子OSD緩沖器電路18的情況下,幀緩沖器電路32的輸入就連接H/V定標(biāo)器14,同時,幀緩沖器電路32的輸出連接JPEG行緩沖器22。該情況下,幀緩沖器電路32接收來自H/V定標(biāo)器14的圖像數(shù)據(jù),并按順序存儲在緩沖存儲器中。與此同時,根據(jù)來自CPU 300的指令信號,進行圖像數(shù)據(jù)的加工處理。并且,向JPEG行緩沖器22輸出已經(jīng)加工的圖像數(shù)據(jù),在JPEG編解碼器24中進行圖像數(shù)據(jù)的壓縮處理。另一方面,幀緩沖器電路30不連接H/V定標(biāo)器14,而將存儲在緩沖存儲器內(nèi)的圖像數(shù)據(jù)向子OSD緩沖器電路18輸出。在幀緩沖器電路32中結(jié)束新的一幀份的圖像數(shù)據(jù)的緩沖,進一步在結(jié)束了對該圖像數(shù)據(jù)的加工處理和壓縮處理的時刻,根據(jù)切換信號VSWT,對切換電路34進行切換。由此,切換幀緩沖器電路30、32的輸入輸出的對象。對切換控制電路38的切換信號的生成,后面敘述。
子OSD緩沖器電路18通過CPUI/F28接收來自CPU 300的指令信號,根據(jù)該指令信號,在裝飾合成圖像數(shù)據(jù)上合成屏幕圖像數(shù)據(jù),以生成顯示用圖像數(shù)據(jù)。另外,所謂屏幕圖像數(shù)據(jù)是指例如表示電源的剩余量或電波接收狀態(tài)的圖標(biāo)或菜單等的、電子裝置的控制或狀態(tài)顯示相關(guān)的圖像數(shù)據(jù)。但是,不限于這些。這種屏幕圖像數(shù)據(jù)預(yù)先存儲和保存在子OSD緩沖器電路18內(nèi)置的圖像存儲器或并設(shè)在CPU 300內(nèi)的圖像存儲器中,根據(jù)需要,從子OSD緩沖器電路18讀出并使用。
子OSD緩沖器電路18中生成的顯示用圖像數(shù)據(jù)通過LCDI/F20而由LCD控制器400讀出,并傳輸?shù)絃CD顯示裝置402。具體地,LCDI/F20和LCD控制器400分別從定時發(fā)生器36和切換控制電路38接收圖像傳輸時鐘DCLK和發(fā)送同步信號VACT,并向LCD顯示裝置402按順序傳輸從子OSD緩沖器電路18輸出的顯示用圖像數(shù)據(jù)。
圖像傳輸時鐘DCLK是向LCD顯示裝置402進行圖像數(shù)據(jù)的傳輸處理時、用于控制每一個數(shù)據(jù)的發(fā)送定時的信號。圖像傳輸時鐘DCLK是在定時發(fā)生器36中生成的。發(fā)送同步信號VACT是表示在LCD顯示裝置402中顯示圖像時的幀的開始定時的信號。發(fā)送同步信號VACT是重復(fù)作為高電平的有效期間和作為低電平的消隱期間的組合的脈沖狀信號。在本實施方式中,在作為高電平的有效期間內(nèi)進行一幀份的圖像數(shù)據(jù)的傳輸。另外,發(fā)送同步信號VACT是在切換控制電路38中生成的。
本實施方式的LCD控制器400沒有安裝用于緩沖圖像數(shù)據(jù)的存儲器。因此,LCD控制器400同步于發(fā)送同步信號VACT為有效期間的上升沿,通過LCD(I/F)20讀出作為處理了保存在幀緩沖器電路30、32任意一方的圖像數(shù)據(jù)的子OSD緩沖器電路18的顯示用圖像數(shù)據(jù)之后,與圖像傳輸時鐘DCLK同步,把顯示用圖像數(shù)據(jù)按順序向LCD顯示裝置402傳輸。由此,LCD顯示裝置402按順序被顯示用圖像數(shù)據(jù)更新,在LCD顯示裝置402上顯示圖像。即,在本實施方式中,具備多個幀緩沖器電路30、32以便可以保存至少兩幀份的圖像數(shù)據(jù),通過將幀緩沖器電路30、32的任意一方利用于圖像輸出,從而在LCD控制器400中不安裝緩沖存儲器也可以進行圖像的顯示。此時,雖然有必要取得該取得同步信號VREF與發(fā)送同步信號VACT的同步,當(dāng)關(guān)于該同步調(diào)整方法,與利用切換控制電路38和切換電路34的切換處理一起,在后面敘述。
在本實施方式中,也可以在接口裝置102中設(shè)置JPEG行緩沖器22、PEG編解碼器(CODEC)24和代碼緩沖器電路26。該情況下,可以把圖像數(shù)據(jù)以壓縮狀態(tài)或非壓縮狀態(tài)存儲在外部存儲器中。
JPEG行緩沖器22從速率變更緩沖器12接收原尺寸的原圖像數(shù)據(jù)、或從H/V定標(biāo)器14接收尺寸變更過的原圖像數(shù)據(jù)、或從幀緩沖器電路30和32接收裝飾合成圖像數(shù)據(jù),保存圖像數(shù)據(jù)到JPEG編解碼器24的處理結(jié)束為止。在JPEG行緩沖器22內(nèi)保存哪個圖像數(shù)據(jù),最好是可以根據(jù)CPU 300的控制信號來選擇的構(gòu)成。JPEG編解碼器24、代碼緩沖器電路26和CPU 300具有附以和圖9的相同符號的構(gòu)成部同樣的功能。
CPU 300從用戶接收成為顯示對象的圖像數(shù)據(jù)的指定之后,讀出保存在外部存儲器中的以JPEG代碼表現(xiàn)的圖像數(shù)據(jù),通過CPUI/F28向代碼緩沖器電路26傳輸。JPEG編解碼器24接收來自CPU 300的解壓縮處理的指示信號,把在代碼緩沖器電路26中緩沖過的JPEG代碼解壓縮處理為位映射形式等的圖像數(shù)據(jù)。解壓縮處理過的圖像數(shù)據(jù)通過JPEG行緩沖器22向H/V定標(biāo)器14傳輸。在H/V定標(biāo)器14中,根據(jù)需要變換圖像數(shù)據(jù)的畫面尺寸之后,向幀緩沖器電路30或32輸出。由此,可以在LCD顯示裝置402上顯示保存在外部存儲器內(nèi)的圖像數(shù)據(jù)。
下面,說明切換控制電路38的發(fā)送同步信號VACT和切換信號VSWT的生成以及發(fā)送同步信號VACT與取得同步信號VREF之間的同步調(diào)整。
《第一控制方法》在第一控制方法中,同步于對新的一幀份的圖像信號緩沖的結(jié)束時刻,進行幀緩沖器電路30和32的輸入輸出的切換控制。在圖2和圖3中表示采用了第一控制方法時的每一個信號的時間圖。在圖2和圖3中,橫軸表示時間,縱軸表示信號的振幅。
定時發(fā)生器36接收系統(tǒng)的基本時鐘,根據(jù)基本時鐘生成圖像傳輸時鐘DCLK和取得同步信號VREF。圖像傳輸時鐘DCLK可以利用分頻電路等將基本時鐘分頻來生成。
取得同步信號VREF是根據(jù)用戶進行的攝像裝置的電源接通操作或快門操作等生成的。CPU 300根據(jù)用戶進行的攝像裝置的操作等,向定時發(fā)生器36發(fā)送指示取得同步信號VREF的生成開始的信號。定時發(fā)生器36如果從CPU 300接收指示信號,則如圖2(a)和圖3(a)所示,生成取得同步信號VREF。取得同步信號VREF重復(fù)以下循環(huán)只是規(guī)定的有效期間T1維持高電平,接著,只是規(guī)定的消隱時間T2維持低電平。即,取得同步信號VREF具有加法運算了有效期間T1和消隱時間T2的周期T3。
取得同步信號VREF被輸入到固體攝像元件200和固體攝像元件I/F10。在固體攝像元件200中,同步于取得同步信號VREF的上升沿,取得新的幀的圖像,在取得同步信號VREF維持高電平的期間內(nèi)輸出一幀份的圖像信號。在固體攝像元件I/F10中,同步于取得同步信號VREF,接收來自固體攝像元件200的圖像信號。
切換控制電路38從定時發(fā)生器36接收取得同步信號VREF。切換控制電路38接收取得同步信號VREF,根據(jù)取得同步信號VREF生成發(fā)送同步信號VACT和切換信號VSWT。切換控制電路38生成發(fā)送同步信號VACT,該信號通常只在規(guī)定的有效期間T4成為高電平,接著,只在規(guī)定的消隱期間T5成為低電平。
一般地,由于向LCD控制器400發(fā)送圖像數(shù)據(jù)的時間短于在固體攝像元件200中取得圖像所花費的時間,所以,發(fā)送同步信號VACT的周期T6設(shè)定成比取得同步信號VREF的周期T3還短。并且,取得同步信號VREF的周期T3設(shè)定成發(fā)送同步信號VACT的周期T6的整數(shù)倍。具體地,取得同步信號VREF的周期T3設(shè)定成發(fā)送同步信號VACT的周期T6的2~5倍。因此,如圖2和圖3所示,經(jīng)過取得同步信號VREF的周期T3的期間,多次重復(fù)發(fā)送同步信號VACT。
從定時發(fā)生器36輸出的圖像傳輸時鐘DCLK和從切換控制電路38輸出的發(fā)送同步信號VACT輸入到LCD(I/F)20和LCD控制器400,如上所述,根據(jù)圖像傳輸時鐘DCLK和發(fā)送同步信號VACT,把顯示用圖像數(shù)據(jù)向LCD顯示裝置402傳輸并顯示圖像。
這樣,接口裝置102同步于以規(guī)定周期T6重復(fù)的發(fā)送同步信號VACT,通過子OSD緩沖器電路、LCD(I/F)20、LCD控制器400,把保存在幀緩沖器電路30或32中的圖像數(shù)據(jù)顯示在LCD顯示裝置402上。但是,在由于用戶的操作等、取得同步信號VREF的周期產(chǎn)生了偏差的情況下,由于取得同步信號VREF與發(fā)送同步信號VACT之間的上升沿會產(chǎn)生相位差,所以,有必要使表示圖像顯示定時的發(fā)送同步信號VACT和表示幀緩沖器電路30、32的輸入輸出切換定時的切換信號VSWT同步于取得同步信號VREF的周期。
幀緩沖器電路30、32在從固體攝像元件200傳輸新的一幀份的圖像數(shù)據(jù),結(jié)束該圖像數(shù)據(jù)的緩沖、加工處理和壓縮處理的時刻,有必要切換輸入輸出。如圖2(b)和圖3(b)所示,切換控制電路38在取得同步信號VREF從高電平變化為低電平時刻、即從固體攝像元件200一幀份的圖像信號被緩沖的時刻到經(jīng)過規(guī)定的待機時間T7后,生成具有脈沖的切換信號VSWT。切換信號VSWT向切換電路34輸出。切換電路34從切換控制電路38接收切換信號VSWT,切換幀緩沖器電路30、32的輸入輸出。此時,如上所述,進行切換電路34的切換,以便幀緩沖器電路30和32的任意一方的輸入互補性地連接在H/V定標(biāo)器14上。并且,進行切換電路34的切換,以便切換幀緩沖器電路30、32的任意一方的輸出連接JPEG行緩沖器22而另一方的輸出連接子OSD緩沖器電路18。
例如,在切換幀緩沖器電路30的輸出連接子OSD緩沖器電路18,幀緩沖器電路32的輸入和輸出分別連接H/V定標(biāo)器14和JPEG行緩沖器22的狀態(tài)下,切換信號VSWT重新上升的情況下,切換電路34進行切換,以便成為切換幀緩沖器電路30的輸入和輸出分別連接H/V定標(biāo)器14和JPEG行緩沖器22,幀緩沖器電路32的輸出連接子OSD緩沖器電路18的狀態(tài)。
此時,待機時間T7最好設(shè)定成比從結(jié)束圖像數(shù)據(jù)的緩沖到結(jié)束該圖像數(shù)據(jù)的加工處理和壓縮處理為止的時間還要長的時間。例如,構(gòu)成為從JPEG編解碼器24接收表示對一幀份的圖像數(shù)據(jù)壓縮處理結(jié)束的控制信號,在接收了該控制信號的時刻,使切換信號VSWT上升。由此,從結(jié)束圖像數(shù)據(jù)的緩沖到結(jié)束對該圖像數(shù)據(jù)的加工處理和壓縮處理為止的期間,維持幀緩沖器電路30和32的輸入輸出的連接狀態(tài),可以可靠地執(zhí)行加工處理或壓縮處理。
并且,切換控制電路38是在取得同步信號VREF從高電平變化為低電平的時刻,調(diào)查發(fā)送同步信號VACT為高電平還是低電平。
如圖2所示,取得同步信號VREF從高電平變化為低電平的時刻t1,如果發(fā)送同步信號VACT為高電平,則如圖2(c)所示,把發(fā)送同步信號VACT立即變?yōu)榈碗娖健H缓?,在?jīng)過消隱時間T5的時刻t2,使發(fā)送同步信號VACT上升為高電平。此時,因為設(shè)定成固體攝像元件200中的圖像的取得所需的時間一般短于向LCD控制器400發(fā)送圖像數(shù)據(jù)的時間,取得同步信號VREF的周期T3為發(fā)送同步信號VACT的周期T6的2~5倍,所以在發(fā)送同步信號VACT為高電平的狀態(tài)、即LCD顯示裝置402中的顯示處理處于幀的中間的狀態(tài)下,即使重新使發(fā)送同步信號VACT同步,也因為進行顯示相同于發(fā)送同步信號VACT的前一個周期的顯示用圖像數(shù)據(jù)的可能性高,所以擾亂LCD顯示裝置402的顯示圖像的可能性小。
另外,作為本實施方式的變形例,也可以是檢測出新圖像數(shù)據(jù)的緩沖的結(jié)束以及圖像數(shù)據(jù)的加工處理和壓縮處理的結(jié)束后,等待只在規(guī)定的待機期間TW將發(fā)送同步信號VACT強制性地設(shè)為低電平,在待機期間TW的期間內(nèi)調(diào)查發(fā)送同步信號VACT是否變?yōu)橄[期間,盡可能在發(fā)送同步信號VACT為消隱期間時使其與取得同步信號VREF同步為好。如圖2(d)所示,在待機期間TW內(nèi)發(fā)送同步信號VACT上升而變?yōu)橄[期間的情況下,從發(fā)送同步信號VACT已變?yōu)榈碗娖降臅r刻到經(jīng)過周期T5后,使發(fā)送同步信號VACT上升。如圖2(e)所示,在待機期間TW內(nèi)發(fā)送同步信號VACT沒有變?yōu)橄[期間的情況下,經(jīng)過周期T5后,使發(fā)送同步信號VACT下降而變?yōu)橄[期間,從發(fā)送同步信號VACT已變?yōu)榈碗娖降臅r刻到經(jīng)過周期T5后,使發(fā)送同步信號VACT上升。
另一方面,如圖3所示,在取得同步信號VREF從高電平變化為低電平的時刻t3,如果發(fā)送同步信號VACT為低電平,則從時刻t3進一步待機到經(jīng)過消隱時間T5為止,在時刻t4使發(fā)送同步信號VACT上升為高電平。該情況下,由于在發(fā)送同步信號VACT為低電平的狀態(tài)、即處于LCD顯示裝置402的消隱期間的狀態(tài)下,重新使發(fā)送同步信號VACT同步,所以不會擾亂LCD顯示裝置402的顯示圖像。
由此,可以減少發(fā)送同步信號VACT為高電平的狀態(tài)、即LCD顯示裝置402中的顯示處理處于幀的中間的狀態(tài)下,使發(fā)送同步信號VACT同步的處理頻度。其結(jié)果是,可以減少擾亂LCD顯示裝置402的顯示圖像的可能性。
另外,在圖2和圖3的情況下,消隱時間T2和待機期間T7同樣,最好設(shè)定成比從結(jié)束圖像數(shù)據(jù)的緩沖到加工處理和壓縮處理該圖像數(shù)據(jù)為止的時間還要長的時間。例如,構(gòu)成為從JPEG編解碼器接受表示結(jié)束一幀份的圖像數(shù)據(jù)的壓縮處理的控制信號,在接收該控制信號的時刻,使切換信號VSWT上升為好。
《第二控制方法》上述第一控制方法與發(fā)送同步信號VACT的情況無關(guān),配合取得同步信號VREF的變化而強制性地使發(fā)送同步信號VACT同步。在第二控制方法中,通過橫跨多個周期來調(diào)整發(fā)送同步信號VACT,從而可以同步于取得同步信號VREF。
在圖4中示出利用于第二控制方法的切換控制電路38的構(gòu)成。切換控制電路38構(gòu)成為包括第一邊緣檢測電路40、第二邊緣檢測電路42、相位差計數(shù)電路44、同步信號生成電路46和切換信號生成電路48。
向第一邊緣檢測電路40反饋輸入同步信號生成電路46中生成的發(fā)送同步信號VACT。從定時發(fā)生器36向第二邊緣檢測電路42輸入取得同步信號VREF。在邊緣檢測電路40和42中,分別檢測表示取得同步信號VREF和發(fā)送同步信號VACT的變化的邊緣,在檢測出邊緣的時刻,向相位差計數(shù)電路44和切換信號生成電路48輸出檢測通知信號。
在相位差計數(shù)電路44中,從定時發(fā)生器36接收圖像傳輸時鐘DCLK以及從第一和第二邊緣檢測電路40、42接收檢測通知信號,求出取得同步信號VREF和發(fā)送同步信號VACT的下降時刻的相位差,向同步信號生成電路46輸出用于修正發(fā)送同步信號VACT的相位差的修正時鐘信號ADJ_NUM、修正幀信號ADJ_FRM和修正開始信號ADJ_ST。并且,從接收同步信號生成電路46接收表示發(fā)送同步信號VACT的相位修正結(jié)束的修正結(jié)束信號ADJ_END,將切換指示信號SW_ST輸出到切換信號生成電路48。
同步信號生成電路46生成發(fā)送同步信號VACT之后,向LCDI/F20和LCD控制器400輸出。同步信號生成電路46具有從相位差計數(shù)電路44接收修正時鐘信號ADJ_NUM、修正幀信號ADJ_FRM和修正開始信號ADJ_ST,在發(fā)送同步信號VACT和取得同步信號VREF的相位產(chǎn)生偏差的情況下,修正發(fā)送同步信號VACT的功能。另外,切換信號生成電路48接收切換指示信號SW_ST和檢測通知信號,生成并輸出用于切換幀緩沖器電路30和32的切換信號VSWT。
在圖6(a)~(c)中示出取得同步信號VREF與發(fā)送同步信號VACT的相位存在偏差時的典型關(guān)系。和第一實施方式同樣,取得同步信號VREF是根據(jù)攝像裝置的電源操作或快門操作等在定時發(fā)生器36中生成的。取得同步信號VREF重復(fù)以下循環(huán)只在規(guī)定的有效期間T1維持高電平,接著,只在規(guī)定的消隱時間T2維持低電平。即,取得同步信號VREF具有加法運算了有效期間T1和消隱時間T2的周期T3。并且,發(fā)送同步信號VACT通常只在規(guī)定的有效期間T4成為高電平,接著,只在規(guī)定的消隱時間T5成為低電平。發(fā)送同步信號VACT的周期T6設(shè)定成壁取得同步信號VREF的周期T3還短。在此,將取得同步信號VREF的T3設(shè)定為發(fā)送同步信號VACT的周期T6的整數(shù)倍。具體地,將取得同步信號VREF的T3設(shè)定為發(fā)送同步信號VACT的周期T6的2~5倍。
首先,參照圖5的流程圖,說明增加發(fā)送同步信號VACT的消隱期間來修正取得同步信號VREF與發(fā)送同步信號VACT之間的相位偏差的方法。以下的處理是取得同步信號VREF和發(fā)送同步信號VACT順著時間的變化而執(zhí)行的。
在步驟S10中,判斷是否有攝像裝置的電源接通或攝像裝置的快門被按等來自用戶的攝像指示。如果有來自用戶的攝像指示,則CPU300向定時發(fā)生器36輸出指示信號,使取得同步信號VREF的輸出開始,同時向步驟S12轉(zhuǎn)移。如果沒有攝像指示,則重復(fù)步驟S10的處理。
在步驟S12中,在相位差計數(shù)電路44中將表示取得同步信號VREF與發(fā)送同步信號VACT的相位偏差的計數(shù)器值初始設(shè)定為0。在步驟S14中,判斷取得同步信號VREF是否已變?yōu)榈碗娖健亩〞r發(fā)生器36將取得同步信號VREF輸入到第二邊緣檢測電路42,判斷取得同步信號VREF是否已變?yōu)榈碗娖?。在取得同步信號VREF變?yōu)榈碗娖降那闆r下,向相位差計數(shù)電路44和切換信號生成電路48輸出表示檢測出邊緣的檢測通知信號。然后,向步驟S16轉(zhuǎn)移處理。在取得同步信號VREF為高電平的情況下,重復(fù)步驟S14的判斷處理。
在步驟S16中,判斷發(fā)送同步信號VACT是否為低電平。將同步信號生成電路46中生成的發(fā)送同步信號VACT反饋輸入到第一邊緣檢測電路40,檢測發(fā)送同步信號VACT是否為低電平。在發(fā)送同步信號VACT為低電平的情況下,向步驟S24轉(zhuǎn)移處理;在為高電平的情況下,向步驟S18轉(zhuǎn)移處理。
在步驟S18中,在相位差計數(shù)電路44中增加計數(shù)值。相位差計數(shù)電路44如果從第二邊緣檢測電路42接收表示取得同步信號VREF已經(jīng)變?yōu)榈碗娖降臋z測通知信號,則根據(jù)圖像傳輸時鐘DCLK的1個時鐘脈沖,使計數(shù)值只增加1。即,如圖6(a)和圖6(b)的相位差θa和θb所示,計數(shù)值變?yōu)楸硎緩脑诓襟ES14中取得同步信號VREF已變?yōu)榈碗娖綍r刻開始的時間的值。如果圖像傳輸時鐘DCLK計數(shù)規(guī)定的時鐘脈沖即只計數(shù)1個時鐘脈沖,則處理向步驟S20轉(zhuǎn)移。
在步驟S20中,判斷發(fā)送同步信號VACT是否已經(jīng)變?yōu)榈碗娖?。第一邊緣檢測電路40接收發(fā)送同步信號VACT的反饋輸入,檢測發(fā)送同步信號VACT是否已變?yōu)榈碗娖健T诎l(fā)送同步信號VACT已經(jīng)變?yōu)榈碗娖降那闆r下,向相位差計數(shù)電路44和切換信號生成電路48輸出表示已經(jīng)檢測出邊緣的檢測通知信號,同時向步驟S24轉(zhuǎn)移處理。在維持高電平的情況下,使處理向步驟S22轉(zhuǎn)移。
在步驟S20中,在檢測出發(fā)送同步信號VACT已經(jīng)變?yōu)榈碗娖降那闆r下,如圖6(a)所示,從取得同步信號VREF變?yōu)榈碗娖降较乱淮稳〉猛叫盘朧REF變?yōu)楦唠娖綖橹?,至少一次是發(fā)送同步信號VACT變?yōu)榈碗娖健T撉闆r下,相位差計數(shù)電路44接收來自第一邊緣檢測電路40的檢測通知信號并停止計數(shù)值的增加。因此,相位差計數(shù)電路44的計數(shù)值變?yōu)楸硎救〉猛叫盘朧REF變?yōu)榈碗娖降臅r刻到發(fā)送同步信號VACT變?yōu)榈碗娖降臅r刻為止的相位差θa的值。
在步驟S22中,判斷取得同步信號VREF是否已變?yōu)楦唠娖?。第二邊緣檢測電路42檢測從定時發(fā)生器36所輸入的取得同步信號VREF是否已變?yōu)楦唠娖?。在取得同步信號VREF已經(jīng)變?yōu)楦唠娖降那闆r下,向相位差計數(shù)電路44和切換信號生成電路48輸出表示已經(jīng)檢測出邊緣的檢測通知信號之后,向步驟S28轉(zhuǎn)移處理。在取得同步信號VREF維持低電平的情況下,將處理返回到步驟S16。
在步驟S22中檢測出取得同步信號VREF已變?yōu)楦唠娖降那闆r下,如圖6(b)所示,從取得同步信號VREF已變?yōu)榈碗娖降较乱淮稳〉猛叫盘朧REF變?yōu)楦唠娖綖橹?,發(fā)送同步信號VACT一次也沒有變?yōu)榈碗娖?。該情況下,相位差計數(shù)電路44接收來自第一邊緣檢測電路40的檢測通知信號,停止計數(shù)值的增加。因此,相位差計數(shù)電路44計數(shù)值變?yōu)楸硎緩娜〉猛叫盘朧REF變?yōu)榈碗娖降臅r刻到下一次取得同步信號VREF變?yōu)楦唠娖降臅r刻為止的相位差θb的值。
在步驟S24中,判斷發(fā)送同步信號VACT是否已變?yōu)楦唠娖?。第一邊緣檢測電路40接收發(fā)送同步信號VACT的反饋輸入,檢測發(fā)送同步信號VACT是否已變?yōu)楦唠娖?。在發(fā)送同步信號VACT已經(jīng)變?yōu)楦唠娖降那闆r下,向相位差計數(shù)電路44發(fā)送表示從第一邊緣檢測電路40已經(jīng)檢測出邊緣的檢測通知信號,同時,向步驟S36轉(zhuǎn)移處理。在維持低電平的情況下,向步驟S26轉(zhuǎn)移處理。
在步驟S24中檢測出發(fā)送同步信號VACT已經(jīng)變?yōu)楦唠娖降那闆r下,如圖6(c)所示,從取得同步信號VREF變?yōu)榈碗娖降较乱淮稳〉猛叫盘朧REF變?yōu)楦唠娖綖橹?,發(fā)送同步信號VACT變?yōu)榈碗娖?,再變化為高電平。該情況下,由于步驟S36以后的處理,相位差計數(shù)電路44計測從發(fā)送同步信號VACT已變?yōu)楦唠娖降臅r刻到取得同步信號VREF變?yōu)楦唠娖降臅r刻為止的相位差θc。步驟S36以后的處理在后面敘述。
在步驟S26中,判斷取得同步信號VREF是否已變?yōu)楦唠娖?。第二邊緣檢測電路42檢測從定時發(fā)生器36輸入的取得同步信號VREF是否已變?yōu)楦唠娖?。在取得同步信號VREF已經(jīng)變?yōu)楦唠娖降那闆r下,向相位差計數(shù)電路44和切換信號生成電路48輸出表示已經(jīng)檢測出邊緣的檢測通知信號,向步驟S28轉(zhuǎn)移處理。在取得同步信號VREF維持低電平的情況下,將處理返回到步驟S24。
在步驟S28中,作為修正時鐘信號ADJ_NUM,運算發(fā)送同步信號VACT的每一幀的相位修正量。相位差計數(shù)電路44以預(yù)先設(shè)定的修正幀信號ADJ_FRM除以計數(shù)值,而算出修正時鐘信號ADJ_NUM。修正幀信號ADJ_FRM是表示進行相位修正的發(fā)送同步信號VACT的幀數(shù)的值。修正幀信號ADJ_FRM通常設(shè)定為幾幀~幾十幀的范圍。
在步驟S30中,從相位差計數(shù)電路44對同步信號生成電路46發(fā)送修正時鐘信號ADJ_NUM和修正幀信號ADJ_FRM。接著,在步驟S32中,從相位差計數(shù)電路44對同步信號生成電路46發(fā)送修正開始信號ADJ_ST,通過把修正幀信號ADJ_FRM的幀數(shù)的發(fā)送同步信號VACT的消隱期間,只增加以修正時鐘信號ADJ_NUM表現(xiàn)的時間,從而修正與取得同步信號VREF的相位偏差。
例如,如果計數(shù)值為100、修正幀信號ADJ_FRM值為2幀,則在相位差計數(shù)電路44運算出修正時鐘信號ADJ_NUM=100÷2=50。同步信號生成電路46如果接收修正開始信號ADJ_ST,則根據(jù)修正幀信號ADJ_FRM和修正時鐘信號ADJ_NUM,進行在2幀份的發(fā)送同步信號VACT中,分別使消隱期間只增加圖像傳輸時鐘DCLK的50時鐘份的相位修正處理。
在步驟S34中,判斷相位修正處理是否結(jié)束。在同步信號生成電路46中,在結(jié)束了步驟S32的發(fā)送同步信號VACT與取得同步信號VREF的相位差修正的情況下,向相位差計數(shù)電路44輸出表示處理結(jié)束的修正結(jié)束信號ADJ_END。在相位差計數(shù)電路44中,如果接收修正結(jié)束信號ADJ_END,則向切換信號生成電路48輸出切換指示信號SW_ST,同時,轉(zhuǎn)移到步驟S12并重復(fù)處理。切換信號生成電路48接收切換指示信號SW_ST,生成用于切換幀緩沖器電路30和32的切換信號VSWT之后,向切換電路34輸出。
在步驟S36中,在相位差計數(shù)電路44中將表示發(fā)送同步信號VACT與取得同步信號VREF的相位偏差的計數(shù)器值初始設(shè)定為0。在步驟S38中,判斷取得同步信號VREF是否已變?yōu)楦唠娖健T诘诙吘墮z測電路42中,判斷取得同步信號VREF是否已變?yōu)楦唠娖健T谌〉猛叫盘朧REF已變?yōu)楦唠娖降那闆r下,向相位差計數(shù)電路44和切換信號生成電路48輸出表示檢測出邊緣的檢測通知信號,然后向步驟S42轉(zhuǎn)移處理。在取得同步信號VREF維持低電平的情況下,使處理向步驟S40轉(zhuǎn)移。
在步驟S40中,在相位差計數(shù)電路44增加計數(shù)值。相位差計數(shù)電路44如果從第二邊緣檢測電路42接收檢測通知信號,則根據(jù)圖像傳輸時鐘DCLK的1個時鐘脈沖,使計數(shù)值只增加1。即,如圖6(c)所示,計數(shù)值變?yōu)楸硎緩牟襟ES24中發(fā)送同步信號VACT已變?yōu)楦唠娖降臅r刻到取得同步信號VREF返回高電平為止的相位差θc的值。若圖像傳輸時鐘DCLK只計數(shù)規(guī)定的時鐘脈沖數(shù)、例如1個時鐘脈沖,則向步驟S38轉(zhuǎn)移處理。
另一方面,在步驟S42~步驟S48中,進行和上述的步驟S28~步驟S34相同的處理。即,在相位差計數(shù)電路44中,運算修正時鐘信號ADJ_NUM,在同步信號生成電路46中,根據(jù)修正幀信號ADJ_FRM和修正時鐘信號ADJ_NUM,修正發(fā)送同步信號VACT與取得同步信號VREF的相位差,在修正處理結(jié)束的時刻,在切換信號生成電路48中向切換電路34輸出切換信號VSWT。
如上所述,通過隨時進行依據(jù)本實施方式的修正處理,增加發(fā)送同步信號VACT的消隱期間,從而可以修正圖6(a)~(c)所示的發(fā)送同步信號VACT與取得同步信號VREF的相位偏差。另外,如圖7所示,在取得同步信號VREF變?yōu)榈碗娖胶笤僮優(yōu)楦唠娖降钠陂g,即使在包含多幀份的發(fā)送同步信號VACT的情況下,也可以利用上述的處理,修正發(fā)送同步信號VACT與取得同步信號VREF的相位偏差。
另外,發(fā)送同步信號VACT的消隱時間最好設(shè)定成比從圖像數(shù)據(jù)的緩沖結(jié)束之后到對該圖像數(shù)據(jù)的加工處理和壓縮處理結(jié)束為止的時間還要長。在本實施方式中,因為增加發(fā)送同步信號VACT的消隱時間來進行相位修正,所以可以防止至少在結(jié)束對圖像數(shù)據(jù)的加工處理和壓縮處理之前,幀緩沖器電路30和32被切換的現(xiàn)象。另外,也可以構(gòu)成為從JPEG編解碼器接收表示對一幀份的圖像數(shù)據(jù)的壓縮處理結(jié)束的控制信號,接收該控制信號后,使發(fā)送同步信號VACT上升。
《變形例》在上述的第二實施方式中,通過增加發(fā)送同步信號VACT的消隱期間,而使其與取得同步信號VREF同步。在本變形例中,通過增減發(fā)送同步信號VACT的消隱期間,而使其與取得同步信號VREF同步。
本變形例的切換控制電路38具有和上述第二實施方式相同的構(gòu)成,但不同點在于在相位差計數(shù)電路44中利用標(biāo)記Minus_Flag。標(biāo)記Minus_Flag的值表示進行相位修正時增加還是減少發(fā)送同步信號VACT的消隱期間。初始設(shè)定值是表示增加的“0”,根據(jù)需要可以設(shè)定為,表示減少的“1”。下面,參照圖8的流程圖,說明本變形例的發(fā)送同步信號VACT與取得同步信號VREF的相位修正處理。
在步驟S50中,判斷是否有攝像裝置的電源被接通或攝像裝置的快門被按等、來自用戶的攝像指示。如果有來自用戶的攝像指示,則CPU 300向定時發(fā)生器36輸出指示信號,開始取得同步信號VREF的輸出,同時使處理向步驟S52轉(zhuǎn)移。如果沒有攝像指示,則重復(fù)步驟S50的處理。
在步驟S52中,在相位差計數(shù)電路44中將表示發(fā)送同步信號VACT與取得同步信號VREF的相位差的計數(shù)值初始設(shè)定為0。在步驟S54中,判斷取得同步信號VREF是否已變?yōu)榈碗娖?。從定時發(fā)生器36向第二邊緣檢測電路42輸入取得同步信號VREF,判斷取得同步信號VREF是否已變?yōu)榈碗娖?。在取得同步信號VREF已變?yōu)榈碗娖降那闆r下,將表示檢測出邊緣的檢測通知信號輸出到相位差計數(shù)電路44和切換信號生成電路48,同時將處理轉(zhuǎn)移到步驟S56。在取得同步信號VREF為高電平的情況下,重復(fù)步驟S54的判斷處理。
在步驟S56中,判斷發(fā)送同步信號VACT是否為低電平。將同步信號生成電路46中生成的發(fā)送同步信號VACT反饋輸入到第一邊緣檢測電路40,以檢測發(fā)送同步信號VACT是否為低電平。在發(fā)送同步信號VACT為低電平的情況下,使處理移動到步驟S62,在發(fā)送同步信號VACT為高電平的情況下,向步驟S58轉(zhuǎn)移處理。
在步驟S58中判斷發(fā)送同步信號VACT是否已變?yōu)榈碗娖?。第一邊緣檢測電路40接收發(fā)送同步信號VACT的反饋輸入,檢測發(fā)送同步信號VACT是否已變?yōu)榈碗娖健T诎l(fā)送同步信號VACT已變?yōu)榈碗娖降那闆r下,將表示檢測出邊緣的檢測通知信號輸出到相位差計數(shù)電路44和切換信號生成電路48,同時將處理轉(zhuǎn)移到步驟S62。在維持高電平的情況下,向步驟S60轉(zhuǎn)移處理。
在步驟S58中檢測出發(fā)送同步信號VACT已變?yōu)榈碗娖降那闆r下,如圖6(a)所示,從取得同步信號VREF變?yōu)榈碗娖降较乱淮稳〉猛叫盘朧REF變?yōu)楦唠娖綖橹?,發(fā)送同步信號VACT至少一次變?yōu)榈碗娖健?br>
在步驟S60中,判斷取得同步信號VREF是否已變?yōu)楦唠娖?。第二邊緣檢測電路42檢測從定時發(fā)生器36輸入的取得同步信號VREF是否已變?yōu)楦唠娖健T谌〉猛叫盘朧REF已變?yōu)楦唠娖降那闆r下,將表示已經(jīng)檢測出邊緣的檢測通知信號輸出到相位差計數(shù)電路44和切換信號生成電路48,向步驟S66轉(zhuǎn)移處理。在取得同步信號VREF維持低電平的情況下,將處理返回到步驟S56。
在步驟S60中檢測出取得同步信號VREF已變?yōu)楦唠娖降那闆r下,如圖6(b)所示,從取得同步信號VREF變?yōu)榈碗娖降较乱淮稳〉猛叫盘朧REF變?yōu)楦唠娖綖橹?,發(fā)送同步信號VACT一次也沒有變?yōu)榈碗娖健?br>
在步驟S62中,判斷發(fā)送同步信號VACT是否已變?yōu)榈碗娖?。第一邊緣檢測電路40接收發(fā)送同步信號VACT的反饋輸入,檢測發(fā)送同步信號VACT是否已變?yōu)楦唠娖?。在發(fā)送同步信號VACT已變?yōu)楦唠娖降那闆r下,將表示從第一邊緣檢測電路40已經(jīng)檢測出邊緣的檢測通知信號發(fā)送到相位差計數(shù)電路44,同時將處理移動到步驟S74。在發(fā)送同步信號VACT維持低電平的情況下,向步驟S64轉(zhuǎn)移處理。
在步驟S62中檢測出發(fā)送同步信號VACT已變?yōu)榈碗娖降那闆r下,如圖6(c)所示,從取得同步信號VREF變?yōu)榈碗娖降较乱淮稳〉猛叫盘朧REF變?yōu)楦唠娖綖橹梗l(fā)送同步信號VACT變?yōu)榈碗娖街?,再變化為高電平?br>
在步驟S64中判斷取得同步信號VREF是否已變?yōu)楦唠娖?。第二邊緣檢測電路42檢測從定時發(fā)生器36輸入的取得同步信號VREF是否已變?yōu)楦唠娖健T谌〉猛叫盘朧REF已變?yōu)楦唠娖降那闆r下,將表示已經(jīng)檢測出邊緣的檢測通知信號輸出到相位差計數(shù)電路44和切換信號生成電路48,向步驟S66轉(zhuǎn)移處理。在取得同步信號VREF維持低電平的情況下,將處理返回到步驟S62。
在步驟S66中,在相位差計數(shù)電路44中將標(biāo)記Minus_Flag的值置為“1”。即,在如圖6(a)所示,從取得同步信號VREF變?yōu)榈碗娖降较乱淮稳〉猛叫盘朧REF變?yōu)楦唠娖綖橹?,發(fā)送同步信號VACT變?yōu)榈碗娖剑唤又?,到取得同步信號VREF變?yōu)楦唠娖綖橹梗l(fā)送同步信號VACT維持低電平的情況;和在如圖6(b)所示,從取得同步信號VREF變?yōu)榈碗娖降较乱淮稳〉猛叫盘朧REF變?yōu)楦唠娖綖橹梗l(fā)送同步信號VACT一次也沒有變?yōu)榈碗娖降那闆r下,變?yōu)檫M行縮短發(fā)送同步信號VACT的消隱期間的處理。
在步驟S68中,判斷發(fā)送同步信號VACT是否已變?yōu)楦唠娖?。第一邊緣檢測電路40接收發(fā)送同步信號VACT的反饋輸入,檢測發(fā)送同步信號VACT是否已變?yōu)楦唠娖?。在發(fā)送同步信號VACT已變?yōu)楦唠娖降那闆r下,將表示從第一邊緣檢測電路40已經(jīng)檢測出邊緣的檢測通知信號發(fā)送到相位差計數(shù)電路44,同時,向步驟S72轉(zhuǎn)移處理。在維持低電平的情況下,使處理向步驟S64轉(zhuǎn)移。
在步驟S70中,在相位差計數(shù)電路44中增加計數(shù)值。相位差計數(shù)電路44根據(jù)圖像傳輸時鐘DCLK的1個時鐘脈沖,使計數(shù)值只增加1。即,計數(shù)值在如圖6(a)和圖6(b)的時間圖的狀況下,變?yōu)楸硎緩牟襟ES64中取得同步信號VREF變?yōu)楦唠娖降臅r刻到步驟S68中發(fā)送同步信號VACT變?yōu)楦唠娖降臅r刻為止的相位差θ′a和θ′b的值。如果圖像傳輸時鐘DCLK計數(shù)規(guī)定的時鐘脈沖數(shù),例如只計數(shù)1個時鐘脈沖,則處理返回到步驟S68。
在步驟S72中,計數(shù)值變換為補數(shù)。相位差計數(shù)電路44調(diào)查標(biāo)記Minus_Flag的值是否為“1”,如果標(biāo)記Minus_Flag的值為“1”,則將計數(shù)值變換為補數(shù)。由此,計數(shù)值變?yōu)楸硎矩?fù)值。然后,向步驟S80轉(zhuǎn)移處理。
在步驟S74中,將計數(shù)值初始設(shè)定為0。在步驟S76中,判斷取得同步信號VREF是否已變?yōu)楦唠娖?。第二邊緣檢測電路42檢測從定時發(fā)生器36輸入的取得同步信號VREF是否已變?yōu)楦唠娖健T谌〉猛叫盘朧REF已變?yōu)楦唠娖降那闆r下,將表示已經(jīng)檢測出邊緣的檢測通知信號輸出到相位差計數(shù)電路44和切換信號生成電路48,向步驟S80轉(zhuǎn)移處理。在取得同步信號VREF維持低電平的情況下,使處理向步驟S78轉(zhuǎn)移。
在步驟S78中,在相位差計數(shù)電路44中使計數(shù)值增加。相位差計數(shù)電路44根據(jù)圖像傳輸時鐘DCLK的1個時鐘脈沖,使計數(shù)值只增加1。即,計數(shù)值在圖6(c)的時間圖的狀況下,變?yōu)楸硎緩牟襟ES62中發(fā)送同步信號VACT變?yōu)楦唠娖降臅r刻到步驟S76中取得同步信號VREF變?yōu)楦唠娖降臅r刻為止的相位差θc的值。如果圖像傳輸時鐘DCLK計數(shù)規(guī)定的時鐘脈沖數(shù),例如只計數(shù)1個時鐘脈沖,則處理返回到步驟S76。
在步驟S80中,作為修正時鐘信號ADJ_NUM,運算發(fā)送同步信號VACT的每一幀的相位修正量。相位差計數(shù)電路44用修正幀信號ADJ_FRM值除以計數(shù)值,而算出修正時鐘信號ADJ_NUM。修正幀信號ADJ_FRM是表示進行相位修正的發(fā)送同步信號VACT的幀數(shù)的值,是預(yù)先設(shè)定的。修正幀信號ADJ_FRM通常設(shè)定為幾幀~幾十幀的范圍。在本實施方式中,在圖6(a)和圖6(b)的時間圖的狀況下,修正時鐘信號ADJ_NUM是作為負(fù)值來計算,在圖6(c)的時間圖的狀況下,修正時鐘信號ADJ_NUM是作為正值來計算的。
在步驟S82中,從相位差計數(shù)電路44對同步信號生成電路46發(fā)送修正時鐘信號ADJ_NUM和修正幀信號ADJ_FRM。接著,在步驟S84中,從相位差計數(shù)電路44對同步信號生成電路46發(fā)送修正開始信號ADJ_ST,通過使修正時鐘信號ADJ_NUM的幀數(shù)的發(fā)送同步信號VACT的消隱期間只變化以修正幀信號ADJ_FRM來表示的時間,從而修正與取得同步信號VREF的相位偏差。在此,圖6(a)和圖6(b)的時間圖的狀況下,由于修正時鐘信號ADJ_NUM是作為負(fù)值來運算的,所以發(fā)送同步信號VACT的消隱期間被縮短而修正相位差。另一方面,在圖6(c)的時間圖的狀況中,因為修正時鐘信號ADJ_NUM是作為正值來運算的,所以發(fā)送同步信號VACT的消隱期間被增加而修正相位差。
在步驟S86中,判斷相位修正處理是否已結(jié)束。在同步信號生成電路46中,在步驟S84的發(fā)送同步信號VACT與取得同步信號VREF的相位差的修正結(jié)束的情況下,向相位差計數(shù)電路44輸出表示處理結(jié)束的修正結(jié)束信號ADJ_END。在相位差計數(shù)電路44中,如果接收修正結(jié)束信號ADJ_END,則向切換信號生成電路48輸出切換指示信號SW_ST。切換信號生成電路48接收切換指示信號SW_ST而生成用于切換幀緩沖器電路30和32的切換信號VSWT之后,向切換電路34輸出。
如上所述,通過隨時進行依據(jù)本實施方式的修正處理,增減發(fā)送同步信號VACT的消隱期間,從而可以修正圖6(a)~(c)所示的發(fā)送同步信號VACT與取得同步信號VREF的相位偏差。
并且,發(fā)送同步信號VACT的消隱時間最好設(shè)定成比從圖像數(shù)據(jù)的緩沖結(jié)束到對該圖像數(shù)據(jù)的加工處理和壓縮處理結(jié)束為止的時間還要長。例如,可以構(gòu)成為從JPEG編解碼器24接收表示對一幀份的圖像數(shù)據(jù)的壓縮處理結(jié)束的控制信號,接收該控制信號后,使發(fā)送同步信號VACT上升。
權(quán)利要求
1.一種接口裝置,其中同步于具有包括有效期間和消隱期間的規(guī)定周期的取得同步信號,在該取得同步信號的有效期間內(nèi)取得圖像信號;同步于具有包括有效期間和消隱期間并不同于所述取得同步信號的周期的發(fā)送同步信號,在該發(fā)送同步信號的有效期間內(nèi)輸出顯示用圖像數(shù)據(jù);其特征在于,求出所述取得同步信號與所述發(fā)送同步信號的相位差,通過變更所述發(fā)送同步信號的消隱期間,從而修正所述取得同步信號與所述發(fā)送同步信號的相位差。
2.根據(jù)權(quán)利要求1所述的接口裝置,其特征在于,包括邊緣檢測電路,其檢測所述取得同步信號的變化和所述發(fā)送同步信號的變化;相位差計數(shù)電路,其根據(jù)所述邊緣檢測電路的所述取得同步信號和所述發(fā)送同步信號的變化的檢測結(jié)果,求出所述取得同步信號與所述發(fā)送同步信號的相位差;和同步信號生成電路,其根據(jù)所述相位差計數(shù)電路中求出的所述取得同步信號與所述發(fā)送同步信號的相位差,通過橫跨所述發(fā)送同步信號的多個幀,增減所述發(fā)送同步信號的消隱期間,從而修正所述取得同步信號與所述發(fā)送同步信號的相位差。
3.根據(jù)權(quán)利要求1所述的接口裝置,其特征在于,包括邊緣檢測電路,其檢測所述取得同步信號的變化和所述發(fā)送同步信號的變化;相位差計數(shù)電路,其根據(jù)所述邊緣檢測電路的所述取得同步信號和所述發(fā)送同步信號的變化的檢測結(jié)果,求出所述取得同步信號與所述發(fā)送同步信號的相位差;和同步信號生成電路,其根據(jù)所述相位差計數(shù)電路中求出的所述取得同步信號與所述發(fā)送同步信號的相位差,通過橫跨所述發(fā)送同步信號的多個幀,增加所述發(fā)送同步信號的消隱期間,從而修正所述取得同步信號與所述發(fā)送同步信號的相位差。
4.一種接口裝置,其中同步于具有包括有效期間和消隱期間的規(guī)定周期的取得同步信號,在該取得同步信號的有效期間內(nèi)取得圖像信號;同步于具有包括有效期間和消隱期間并不同于所述取得同步信號的周期的發(fā)送同步信號,在該發(fā)送同步信號的有效期間內(nèi)輸出顯示用圖像數(shù)據(jù);其特征在于,配合所述取得同步信號的有效期間的結(jié)束時刻,開始規(guī)定時間的所述發(fā)送同步信號的消隱期間。
5.一種接口裝置,其中同步于具有包括有效期間和消隱期間的規(guī)定周期的取得同步信號,在該取得同步信號的有效期間內(nèi)取得圖像信號;同步于具有包括有效期間和消隱期間并不同于所述取得同步信號的周期的發(fā)送同步信號,在該發(fā)送同步信號的有效期間內(nèi)輸出顯示用圖像數(shù)據(jù)的接口裝置;其特征在于,判斷在從所述取得同步信號的有效期間的結(jié)束時刻到規(guī)定的待機時間的期間內(nèi)所述發(fā)送同步信號的有效期間是否結(jié)束;在所述待機時間的期間內(nèi)所述發(fā)送同步信號的有效期間沒有結(jié)束的情況下,開始規(guī)定時間的所述發(fā)送同步信號的消隱期間。
6.根據(jù)權(quán)利要求1至5中任一項所述的接口裝置,其特征在于,包括多個幀緩沖器電路,其分別具有用于保存至少一幀份圖像數(shù)據(jù)的存儲容量;切換電路,其把所述多個幀緩沖器電路切換為,把所取得的圖像信號作為圖像數(shù)據(jù)進行緩沖的幀緩沖器電路或把已經(jīng)保存的圖像數(shù)據(jù)作為顯示用圖像數(shù)據(jù)進行輸出的幀緩沖器電路;和切換控制電路,其對所述切換電路輸出切換信號,并根據(jù)該切換信號,進行所述切換電路的切換控制;所述切換控制電路在所述發(fā)送同步信號和所述取得同步信號的消隱期間內(nèi)輸出所述切換信號。
7.根據(jù)權(quán)利要求6所述的接口裝置,其特征在于,開始所述取得同步信號的消隱期間后,經(jīng)過規(guī)定的待機時間后,所述切換控制電路輸出所述切換信號。
8.一種接口裝置中的同步調(diào)整方法,其中該接口裝置同步于具有包括有效期間和消隱期間的規(guī)定周期的取得同步信號,在該取得同步信號的有效期間中取得圖像信號;同步于具有包括有效期間和消隱期間并不同于所述取得同步信號的周期的發(fā)送同步信號,在該發(fā)送同步信號的有效期間中輸出顯示用圖像數(shù)據(jù);其特征在于,包括通過變更所述發(fā)送同步信號的消隱期間來修正所述所述取得同步信號與所述發(fā)送同步信號的相位差的第一工序。
9.根據(jù)權(quán)利要求8所述的同步調(diào)整方法,其特征在于,包括檢測所述取得同步信號的變化和所述發(fā)送同步信號的變化的第二工序;根據(jù)所述第二工序的所述取得同步信號和所述發(fā)送同步信號的變化的檢測結(jié)果,求出所述取得同步信號與所述發(fā)送同步信號的相位差的第三工序;在所述第一工序中,根據(jù)所述第三工序中求出的所述取得同步信號與所述發(fā)送同步信號的相位差,通過橫跨所述發(fā)送同步信號的多個幀來增加所述發(fā)送同步信號的消隱期間,從而修正所述取得同步信號與所述發(fā)送同步信號的相位差。
10.根據(jù)權(quán)利要求8所述的同步調(diào)整方法,其特征在于,包括檢測所述取得同步信號的變化和所述發(fā)送同步信號的變化的第二工序;根據(jù)所述第二工序的所述取得同步信號和所述發(fā)送同步信號的變化的檢測結(jié)果,求出所述取得同步信號與所述發(fā)送同步信號的相位差的第三工序;在所述第一工序中,根據(jù)所述第三工序中求出的所述取得同步信號與所述發(fā)送同步信號的相位差,通過橫跨所述發(fā)送同步信號的多個幀來增減所述發(fā)送同步信號的消隱期間,從而修正所述取得同步信號與所述發(fā)送同步信號的相位差。
11.一種接口裝置同步調(diào)整方法,其中該接口裝置同步于具有包括有效期間和消隱期間的規(guī)定周期的取得同步信號,在該取得同步信號的有效期間中取得圖像信號;同步于具有包括有效期間和消隱期間并不同于所述取得同步信號的周期的發(fā)送同步信號,在該發(fā)送同步信號的有效期間中輸出顯示用圖像數(shù)據(jù);其特征在于,配合所述取得同步信號的有效期間的結(jié)束時刻,開始規(guī)定時間的所述發(fā)送同步信號的消隱期間。
12.一種接口裝置的同步調(diào)整方法,其中該接口裝置同步于具有包括有效期間和消隱期間的規(guī)定周期的取得同步信號,在該取得同步信號的有效期間中取得圖像信號;同步于具有包括有效期間和消隱期間并不同于所述取得同步信號的周期的發(fā)送同步信號,在該發(fā)送同步信號的有效期間中輸出顯示用圖像數(shù)據(jù);其特征在于,判斷從所述取得同步信號的有效期間的結(jié)束時刻到規(guī)定的待機時間的期間內(nèi),所述發(fā)送同步信號的有效期間是否結(jié)束;在所述待機時間期間中所述發(fā)送同步信號的有效期間沒有結(jié)束的情況下,開始規(guī)定時間的所述發(fā)送同步信號的消隱期間。
全文摘要
本發(fā)明要解決的問題是在進行圖像數(shù)據(jù)的緩沖等時,適當(dāng)維持圖像的取得和發(fā)送。本發(fā)明提供一種接口裝置,其中具備切換控制電路(38)。切換控制電路(38)求出具有包含有效期間和消隱期間的規(guī)定周期的取得同步信號與具有包含有效期間和消隱期間并不同于取得同步信號的周期的發(fā)送同步信號的相位差,通過變更發(fā)送同步信號的消隱期間,來修正取得同步信號與發(fā)送同步信號的相位差。
文檔編號H04N1/64GK1728765SQ200510085959
公開日2006年2月1日 申請日期2005年7月21日 優(yōu)先權(quán)日2004年7月30日
發(fā)明者杉谷孝幸 申請人:三洋電機株式會社