專利名稱:線纜多媒體數(shù)據(jù)接收卡的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及數(shù)據(jù)通信和處理技術(shù),具體地說,涉及一種線纜多媒體數(shù)據(jù)接收卡。
本實(shí)用新型的可通過以下技術(shù)方案來實(shí)現(xiàn),構(gòu)造一種線纜多媒體數(shù)據(jù)接收卡,其特征在于,包括QAM高頻頭、自編程邏輯電路以及網(wǎng)絡(luò)接口單元;所述QAM高頻頭包括數(shù)字高頻頭單元及與之連接的QAM解調(diào)芯片;所述自編程邏輯電路包括TS解復(fù)用單元、可將TS流解碼為高速IP數(shù)據(jù)的高速IP數(shù)據(jù)解碼單元、以及提供MII接口給所述網(wǎng)絡(luò)接口單元的MII接口單元。
在本實(shí)用新型的線纜多媒體數(shù)據(jù)接收卡中,所述數(shù)字高頻頭單元和QAM解調(diào)芯片在I2C總線控制下,將接收到的有線電纜RF信號(hào)解碼處理成TS流。
在本實(shí)用新型的線纜多媒體數(shù)據(jù)接收卡中,所述TS流經(jīng)所述TS解復(fù)用單元解復(fù)用后,再由所述高速IP數(shù)據(jù)解碼單元恢復(fù)出帶寬達(dá)54MHz的高速IP數(shù)據(jù),所述高速IP數(shù)據(jù)經(jīng)所述MII接口單元送到所述網(wǎng)絡(luò)控制芯片,再由PCI總線輸入到電腦主機(jī)。
在本實(shí)用新型的線纜多媒體數(shù)據(jù)接收卡中,所述TS流經(jīng)所述TS解復(fù)用單元解復(fù)用后,經(jīng)所述MII接口直接送到所述網(wǎng)絡(luò)控制芯片,再經(jīng)PCI總線輸入到電腦主機(jī),由驅(qū)動(dòng)軟件捕獲TS流后將其解復(fù)用為ES,再進(jìn)行MPEG2解碼,輸出標(biāo)準(zhǔn)清晰度視頻/音頻信號(hào)。
實(shí)施本實(shí)用新型提供的線纜多媒體數(shù)據(jù)接收卡,由于是基于DVB數(shù)字電視標(biāo)準(zhǔn),將接收通過線纜傳輸?shù)臄?shù)字電視、數(shù)據(jù)流與常規(guī)ISP(internet服務(wù)提供商)返回鏈路結(jié)合起來,從而可以實(shí)現(xiàn)在用戶端提供數(shù)字電視、高速Internet瀏覽、高速數(shù)據(jù)下載、在線游戲及其它服務(wù)。通過利用IP OVERDVB系統(tǒng)的IP多點(diǎn)傳送功能,信息可以同時(shí)以兆位速度傳輸?shù)缴逃没蚣矣脗€(gè)人計(jì)算機(jī)上而無須與ISP持續(xù)連接。本實(shí)用新型的裝置支持國(guó)際上符合DVB標(biāo)準(zhǔn)的任何數(shù)據(jù),包括視頻、音頻和數(shù)據(jù),同時(shí)具有用途廣、可靠性高和成本低的優(yōu)點(diǎn)。
下面將結(jié)合附圖和實(shí)施例,進(jìn)一步說明本實(shí)用新型的特點(diǎn)。
從
圖1中可以看出,數(shù)字高頻頭101通過線纜接收正在傳送的RF(射頻)信號(hào),產(chǎn)生IF(中頻)信號(hào),送到QAM解調(diào)芯片102進(jìn)行Viterbi(一種容錯(cuò)編碼標(biāo)準(zhǔn))解碼、卷積去交織、RS解碼等信道解碼過程,并在I2C總線控制下,解出TS信號(hào)流。
上述TS流進(jìn)入自編程經(jīng)TS解復(fù)用單元103解復(fù)用后,再由高速IP數(shù)據(jù)解碼單元104恢復(fù)出帶寬達(dá)54MHz的高速IP數(shù)據(jù),高速IP數(shù)據(jù)經(jīng)MII接口單元105送到網(wǎng)絡(luò)控制芯片RTL8130,再由PCI總線輸入到電腦主機(jī),從而為用戶提供高速Internet瀏覽、高速數(shù)據(jù)下載、在線游戲及其它服務(wù)。
另一方面,上述TS流進(jìn)入自編程經(jīng)TS解復(fù)用單元103解復(fù)用后,經(jīng)MII接口105直接送到網(wǎng)絡(luò)控制芯片RTL8130,再經(jīng)PCI總線輸入到電腦主機(jī),由驅(qū)動(dòng)軟件捕獲TS流后將其解復(fù)用為ES,再進(jìn)行MPEG2解碼,輸出標(biāo)準(zhǔn)清晰度視頻/音頻信號(hào)。
上述驅(qū)動(dòng)軟件的模塊框圖如圖2所示,從圖中可以看出,與本實(shí)用新型的線纜多媒體數(shù)據(jù)接收卡201配合的驅(qū)動(dòng)軟件,在控制軟件204的作用下完成兩個(gè)接口的功能,其中NDIS接口202提供IP數(shù)據(jù),經(jīng)基于IP的各種協(xié)議的驅(qū)動(dòng)軟件,如TCP、DUP等協(xié)議,提供給各種應(yīng)用軟件,如InternetBrowser,F(xiàn)TP等。
另一方面,驅(qū)動(dòng)軟件的應(yīng)用層接口203提供TS,TS捕獲模塊205將捕獲到的TS傳送Video and Audio(視頻及音頻)解復(fù)用模塊206分別解復(fù)用為Video ES和Audio ES,其中Audio ES經(jīng)Audio MPEG2解碼模塊207解碼為聲音信號(hào),輸出到聲卡;Video ES經(jīng)Video MPEG2解碼模塊208解碼為圖像信號(hào),輸出到顯卡。
可見,本實(shí)用新型的接收卡使用一個(gè)驅(qū)動(dòng)軟件完成了兩個(gè)接口,并使用軟件模塊205、206、207及208來解碼DVB標(biāo)準(zhǔn)清晰度數(shù)字電視信號(hào),代替了現(xiàn)有技術(shù)中專用的MEPG2硬件IC,可大大降低制造成本。
圖3所示為圖1中數(shù)字高頻頭及QAM解調(diào)芯片的電路原理,該部分主要包括用于接收RF信號(hào)的高頻頭TUN1,其型號(hào)為PHILIPS-UV1316L;還包括QAM解調(diào)芯片STV0297。
圖4所示為圖1中自編程高速IP數(shù)據(jù)解碼邏輯電路的電路原理,該部分主要包括型號(hào)XC2S 100的主解碼芯片。
圖5所示為圖1中網(wǎng)絡(luò)控制芯片的電路原理,該部分主要包括型號(hào)為RTL8130的集成電路U14,以及接插件J3、J5等。
本實(shí)用新型的設(shè)備具有帶寬大、速率高、費(fèi)用低、安裝簡(jiǎn)單等優(yōu)點(diǎn)。
一個(gè)實(shí)驗(yàn)性例子的具體技術(shù)指標(biāo)如下1、符合DVB ETSI/EN 301 192標(biāo)準(zhǔn),支持?jǐn)?shù)據(jù)管道(Data Piping)、數(shù)據(jù)流(Data Streaming)及多協(xié)議封裝(Multiprotocol Encapsulation)。
2、可接收高達(dá)60Mbps的數(shù)據(jù)流;3、支持FTP、HTTP、SMTP協(xié)議;4、支持IP單目(Unicast)接收、多目(Multicast)接收;5、符合PCI2.2總線規(guī)范;工作頻率范圍45MHz~860MHz。
權(quán)利要求1.一種線纜多媒體數(shù)據(jù)接收卡,其特征在于,包括QAM高頻頭、自編程邏輯電路以及網(wǎng)絡(luò)接口單元;所述QAM高頻頭包括數(shù)字高頻頭單元(101)及與之連接的QAM解調(diào)芯片(102);所述自編程邏輯電路包括TS解復(fù)用單元(103)、可將TS流解碼為高速IP數(shù)據(jù)的高速IP數(shù)據(jù)解碼單元(104)、以及提供MII接口給所述網(wǎng)絡(luò)接口單元的MII接口單元(105)。
2.根據(jù)權(quán)利要求1所述的線纜多媒體數(shù)據(jù)接收卡,其特征在于,所述數(shù)字高頻頭單元(101)和QAM解調(diào)芯片(102)在I2C總線控制下,將接收到的有線電纜RF信號(hào)解碼處理成TS流。
3.根據(jù)權(quán)利要求2所述的線纜多媒體數(shù)據(jù)接收卡,其特征在于,所述TS流經(jīng)所述TS解復(fù)用單元(103)解復(fù)用后,再由所述高速IP數(shù)據(jù)解碼單元(104)恢復(fù)出帶寬達(dá)54MHz的高速IP數(shù)據(jù),所述高速IP數(shù)據(jù)經(jīng)所述MII接口單元(106)送到所述網(wǎng)絡(luò)控制芯片,再由PCI總線輸入到電腦主機(jī)。
4.根據(jù)權(quán)利要求2所述的線纜多媒體數(shù)據(jù)接收卡,其特征在于,所述TS流經(jīng)所述TS解復(fù)用單元(103)解復(fù)用后,經(jīng)所述MII接口直接送到所述網(wǎng)絡(luò)控制芯片,再經(jīng)PCI總線輸入到電腦主機(jī),由驅(qū)動(dòng)軟件捕獲TS流后將其解復(fù)用為ES,再進(jìn)行MPEG2解碼,輸出標(biāo)準(zhǔn)清晰度視頻/音頻信號(hào)。
5.根據(jù)權(quán)利要求1-4中任一項(xiàng)所述的線纜多媒體數(shù)據(jù)接收卡,其特征在于,所述自編程邏輯電路采用可編程邏輯芯片XC2S100,所述網(wǎng)絡(luò)接口電路中采用RTL8130網(wǎng)絡(luò)控制芯片。
專利摘要一種基于DVB標(biāo)準(zhǔn)的線纜多媒體數(shù)據(jù)接收卡,包括QAM高頻頭、自編程邏輯電路以及網(wǎng)絡(luò)接口單元;所述QAM高頻頭包括數(shù)字高頻頭單元及與之連接的QAM解調(diào)芯片;所述自編程邏輯電路包括TS解復(fù)用單元、可將TS流解碼為高速IP數(shù)據(jù)的高速IP數(shù)據(jù)解碼單元、以及提供MII接口給所述網(wǎng)絡(luò)接口單元的MII接口單元。這種線纜多媒體數(shù)據(jù)接收卡可插接在電腦PCI總線上對(duì)接收到的線纜傳輸信號(hào)進(jìn)行解碼,可接收高速數(shù)據(jù),同時(shí)還可解符合DVB標(biāo)準(zhǔn)的標(biāo)準(zhǔn)清晰度數(shù)字電視信號(hào)。
文檔編號(hào)H04N7/10GK2521848SQ0125844
公開日2002年11月20日 申請(qǐng)日期2001年11月29日 優(yōu)先權(quán)日2001年11月29日
發(fā)明者袁明 申請(qǐng)人:深圳市同洲電子股份有限公司