一種基于半橋控制驅(qū)動電路的藍光led用邏輯控制系統(tǒng)的制作方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種LED保護電路,具體是指一種基于半橋控制驅(qū)動電路的藍光LED用邏輯控制系統(tǒng)。
【背景技術(shù)】
[0002]目前,由于LED燈具有能耗低、使用壽命長以及安全環(huán)保等特點,其已經(jīng)成為了人們生活照明的主流產(chǎn)品之一。由于LED燈不同于傳統(tǒng)的白熾燈,其需要由專用的驅(qū)動電路來進行驅(qū)動,因此市面上便出現(xiàn)了各式各樣的用于防止驅(qū)動系統(tǒng)免受內(nèi)部或外部不利因素干擾的保護系統(tǒng)。
[0003]邏輯控制電路是LED燈保護系統(tǒng)中的一個重要控制部分,其運行速度的快慢和性能穩(wěn)定與否直接決定了 LED燈保護系統(tǒng)的使用范圍和性能好壞。但是,目前這些邏輯控制電路的結(jié)構(gòu)都較為復(fù)雜,不僅其能耗較高,而且其運行速度較慢,不能很好的體現(xiàn)出邏輯控制的快速、低能耗的優(yōu)勢。
【發(fā)明內(nèi)容】
[0004]本發(fā)明的目的在于克服目前LED燈保護系統(tǒng)用的邏輯控制電路結(jié)構(gòu)復(fù)雜、能耗較高、運行速度較慢的缺陷,提供一種基于半橋控制驅(qū)動電路的藍光LED用邏輯控制系統(tǒng)。
[0005]本發(fā)明的目的通過下述技術(shù)方案實現(xiàn):一種基于半橋控制驅(qū)動電路的藍光LED用邏輯控制系統(tǒng),其包括與非門IC4,輸入端與與非門IC4的輸出端相連接的非門IC5,輸出端與與非門IC4的負(fù)極輸入端相連接的非門IC3,與與非門IC4的正極輸入端相連接的第一邏輯鏈路和第二邏輯鏈路,以及串接在第一邏輯鏈路和非門IC5的輸出端之間的緩沖晶體振蕩電路,為了達到本發(fā)明的目的,本發(fā)明還包括有與第一邏輯鏈路和第二邏輯鏈路相連接的半橋控制驅(qū)動電路。
[0006]進一步的,所述半橋控制驅(qū)動電路由處理芯片U3,場效應(yīng)管MOS5,三極管Q5,N極與三極管Q5的發(fā)射極相連接、P極則經(jīng)電阻R6后形成CTl輸出端的二極管D7,正極與二極管D7的P極相連接、負(fù)極接地的極性電容C5,與極性電容C5相并聯(lián)的穩(wěn)壓二極管D6,正極經(jīng)電阻R9后與處理芯片U3的RT管腳相連接、負(fù)極則經(jīng)電阻R7后與場效應(yīng)管MOS5的柵極相連接的極性電容C7,串接在場效應(yīng)管MOS5的柵極和源極之間的電阻R8,正極與處理芯片U3的CT管腳相連接、負(fù)極則與場效應(yīng)管MOS5的漏極相連接的極性電容C6,一端與處理芯片U3的HV管腳相連接、另一端則與三極管Q5的基極相連接的電阻R10,以及P極與處理芯片U3的VS管腳相連接、N極則與第一邏輯鏈路相連接的二極管D8組成;所述極性電容C7的負(fù)極則與第二邏輯鏈路相連接,而場效應(yīng)管MOS5的源極則形成CT2輸出端;所述處理芯片U3的VCC管腳和其VB管腳分別與二極管D7的P極和N極相連接,其SGND管腳和VS管腳均與極性電容C7的負(fù)極相連接,其PGND管腳接地;所述三極管Q5的集電極與極性電容C7的負(fù)極相連接。
[0007]該緩沖晶體振蕩電路由倒相放大器U1,輸入端與倒相放大器Ul的輸出端相連接的倒相放大器U2,正極與倒相放大器Ul的輸入端相連接、負(fù)極順次經(jīng)電感L2和電感LI后與倒相放大器Ul的輸出端相連接的可調(diào)電容C4,一端與倒相放大器Ul的輸入端相連接、另一端與電感LI和電感L2的連接點相連接的晶體振蕩器X,一端與倒相放大器Ul的輸入端相連接、另一端與倒相放大器U2的輸出端相連接的電阻R5,以及與電阻R5相并聯(lián)的電容C3組成;所述倒相放大器Ul的輸入端則同時與非門IC5的輸出端、第一邏輯鏈路和第二邏輯鏈路相連接。
[0008]所述第一邏輯鏈路由非門IC1,輸入端與非門ICl的輸出端相連接、輸出端順次經(jīng)電阻R3、二極管D2后與倒相放大器Ul的輸入端相連接的非門IC2,P極與非門ICl的輸入端相連接、N極順次經(jīng)電阻R2和電容Cl后與非門ICl的輸入端相連接的二極管D1,以及與二極管Dl相并聯(lián)的電阻Rl組成;所述非門ICl的輸出端則與與非門IC4的正極輸入端相連接,而二極管Dl的N極則與二極管D8的N極相連接。
[0009]所述的第二邏輯鏈路由異或門IC6,P極與與非門IC4的正極輸入端相連接、N極與異或門IC6的第一輸入端相連接的二極管D4,N極與非門IC3的輸入端相連接、P極經(jīng)二極管D5后與異或門IC6的第一輸入端相連接的二極管D3,與二極管D3相并聯(lián)的電阻R4,以及正極與二極管D3的N極相連接、負(fù)極接地的電容C2組成;所述異或門IC6的第二輸入端則分別與非門IC5的輸出端和倒相放大器Ul的輸入端相連接,而二極管D3的P極則與極性電容C7的負(fù)極相連接。
[0010]所述的處理芯片U3為GR6953集成芯片。
[0011]本發(fā)明較現(xiàn)有技術(shù)相比,具有以下優(yōu)點及有益效果:
[0012](I)本發(fā)明的整體結(jié)構(gòu)簡單,其制作和使用非常方便。
[0013](2)本發(fā)明完全采用邏輯電子元件來實現(xiàn)其邏輯控制功能,因此其能耗非常低,運算速度快。
[0014](3)本發(fā)明的性能非常穩(wěn)定,可以適用于不同的環(huán)境溫度。
[0015](4)本發(fā)明采用半橋控制驅(qū)動電路作為驅(qū)動電路,并且采用GR6953集成電路作為處理芯片,使其驅(qū)動速度更快,并具有低功耗啟動的優(yōu)點,從而使本發(fā)明能耗比傳統(tǒng)的驅(qū)動系統(tǒng)降低1/2。
【附圖說明】
[0016]圖1為本發(fā)明的整體結(jié)構(gòu)示意圖。
【具體實施方式】
[0017]下面結(jié)合實施例對本發(fā)明作進一步地詳細(xì)說明,但本發(fā)明的實施方式不限于此。
[0018]實施例
[0019]如圖1所示,本發(fā)明由邏輯控制元件與非門IC4、非門IC5、非門IC3,緩沖晶體振蕩電路、第一邏輯鏈路,第二邏輯鏈路以及半橋控制驅(qū)動電路組成。
[0020]連接時,非門IC5的輸入端要與與非門IC4的輸出端相連接,非門IC3的輸出端則與與非門IC4的負(fù)極輸入端相連接,同時,非門ICl的輸出端要與非門IC2的輸入端相連接。而半橋控制驅(qū)動電路則分別與第一邏輯鏈路和第二邏輯鏈路相連接。
[0021 ] 所述緩沖晶體振蕩電路由倒相放大器U1、倒相放大器U2、晶體振蕩器X、可調(diào)電容C4、電阻R5、電容C3及電感LI和電感L2組成。連接時,倒相放大器U2的輸入端與倒相放大器Ul的輸出端相連接;可調(diào)電容C4的正極與倒相放大器Ul的輸入端相連接,其負(fù)極順次經(jīng)電感L2和電感LI后與倒相放大器Ul的輸出端相連接;晶體振蕩器X的一端與倒相放大器Ul的輸入端相連接,其另一端與電感LI和電感L2的連接點相連接。
[0022]電阻R5和電容C3組成RC濾波電路,連接時,電阻R5的一端與倒相放大器Ul的輸入端相連接,其另一端與倒相放大器U2的輸出端相連接。所述電容C3則與電阻R5相并聯(lián)。
[0023]所述第一邏輯鏈路由非門IC1、非門IC2、電阻R3、二極管D2、二極管D1、電阻R1、電阻R2和電容Cl組成。其中,非門IC2的輸入端與非門ICl的輸出端相連接,而非門IC2的輸出端則順次經(jīng)電阻R3、二極管D2后與倒相放大器Ul的輸入端相連接;二極管Dl的P極與非門ICl的輸入端相連接,其N極順次經(jīng)電阻R2和電容Cl后與非門ICl的輸入端相連接;電阻Rl與二極管Dl相并聯(lián)。同時,該非門ICl的輸出端需要與與非門IC4的正