一種抗干擾的定時(shí)開關(guān)電路的制作方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種定時(shí)開關(guān)電路,尤其涉及一種抗干擾的定時(shí)開關(guān)電路。
【背景技術(shù)】
[0002]隨著電子技術(shù)的發(fā)展,特別是隨大規(guī)模集成電路出現(xiàn),加速了工業(yè)發(fā)展的進(jìn)度,目前工業(yè)生產(chǎn)設(shè)備總會(huì)有些元件受到外部較強(qiáng)的電場(chǎng),磁場(chǎng)或者靜電場(chǎng)的干擾,這些干擾會(huì)通過電源或者傳輸導(dǎo)線影響電器元件的正常工作,總之,在工業(yè)控制中,特別是高頻火花干擾、電磁干擾及繼電器的吸合與釋放等,常常給電路帶來有害影響,現(xiàn)今的定時(shí)開關(guān)電路不但結(jié)構(gòu)復(fù)雜,而且普遍容易受到外界干擾。
【發(fā)明內(nèi)容】
[0003]本發(fā)明的目的就在于為了解決上述問題而提供一種抗干擾的定時(shí)開關(guān)電路。
[0004]本發(fā)明通過以下技術(shù)方案來實(shí)現(xiàn)上述目的:
[0005]本發(fā)明包括電源、第一三極管、第二三極管、第三三極管、第四三極管、第一電容、第二電容、第三電容、第四電容、第五電容、第六電容、第七電容、第一二極管、第二二極管、第三二極管、第四二極管、第五二極管、第六二極管、第一電阻、第二電阻、第三電阻、第四電阻、第五電阻、第六電阻、第七電阻、第八電阻、第九電阻、第十電阻、電位器、時(shí)基芯片和繼電器,所述電源的正極同時(shí)與所述第一電容的第一端和所述第一二極管的負(fù)極連接,所述電源的負(fù)極同時(shí)與所述第二電阻的第一端、所述第四電阻的第一端和所述第八電阻的第一端連接,所述第一電容的第二端同時(shí)與所述第一三極管的集電極、所述第三電阻的第一端和所述第四電阻的第二端連接,所述第一二極管的正極同時(shí)與所述第二二極管的負(fù)極和所述第二電阻的第二端連接,所述第二二極管的正極同時(shí)與所述第一三極管的基極和所述第一電阻的第一端連接,所述第一三極管的發(fā)射極同時(shí)與所述第一電阻的第二端、所述第二三極管的發(fā)射極、所述第三電容的負(fù)極、所述第四電容的第一端、所述第五電容的負(fù)極、所述時(shí)基芯片的接地端、所述第六電容的第一端、所述第三二極管的正極、所述第五二極管的正極和所述第九電阻的第一端連接并接地,所述第三電阻的第二端與所述第二三極管的基極連接,所述第二三極管的集電極同時(shí)與所述第五電阻的第一端和所述第六電阻的第二端連接,所述第五電阻的第二端同時(shí)與所述第三電容的正極、所述第四電容的第二端和所述時(shí)基芯片的觸發(fā)端連接,所述第六電阻的第二端同時(shí)與所述第二電容的第一端、所述第七電阻的第一端、所述時(shí)基芯片的復(fù)位端、所述時(shí)基芯片的電源端、所述第三三極管的發(fā)射極和所述第七電容的第一端連接,所述第二電容的第二端和所述第七電容的第二端均接地,所述第七電阻的第二端與所述電位器的第一端連接,所述電位器的滑動(dòng)端同時(shí)與所述時(shí)基芯片的閾值端、所述時(shí)基芯片的放電端、所述電位器的第二端和所述第五電容的正極連接,所述時(shí)基芯片的控制端與所述第六電容的第二端連接,所述時(shí)基芯片的輸出端與所述第四二極管的正極連接,所述第四二極管的負(fù)極同時(shí)與所述第三二極管的負(fù)極和所述第十電阻的第一端連接,所述第八電阻的第二端同時(shí)與所述繼電器線圈的第一端、所述第三三極管的集電極、所述第十一電阻的第一端和所述第六二極管的負(fù)極連接,所述第三三極管的基極同時(shí)與所述第十一電阻的第二端和所述第五二極管的負(fù)極連接,所述繼電器線圈的第二端同時(shí)與所述第六二極管的正極和所述第四三極管的集電極連接,所述第四三極管的基極與所述第十電阻的第二端連接,所述第四三極管的發(fā)射極與所述第九電阻的第二端連接。
[0006]進(jìn)一步地,所述第二二極管和所述第五二極管均為穩(wěn)壓二極管。
[0007]進(jìn)一步地,所述第三電容和所述第五電容均為極性電容。
[0008]本發(fā)明的有益效果在于:
[0009]本發(fā)明電路結(jié)構(gòu)簡(jiǎn)單,性能穩(wěn)定,通過三極管、穩(wěn)壓二極管和阻容元件等組成降壓穩(wěn)壓電路和高閾值反相器,從而抑制各種干擾脈沖,提高了抗干擾性能,可以運(yùn)用于多種工業(yè)控制系統(tǒng)當(dāng)中。
【附圖說明】
[0010]圖1是本發(fā)明電路原理圖。
【具體實(shí)施方式】
[0011]下面結(jié)合附圖對(duì)本發(fā)明作進(jìn)一步說明:
[0012]如圖1所示,本發(fā)明包括電源、第一三極管VT1、第二三極管VT2、第三三極管VT3、第四三極管VT4、第一電容Cl、第二電容C2、第三電容C3、第四電容C4、第五電容C5、第六電容C6、第七電容C7、第一二極管、第二二極管、第三二極管、第四二極管、第五二極管、第六二極管、第一電阻R1、第二電阻R2、第三電阻R3、第四電阻R4、第五電阻R5、第六電阻R6、第七電阻R7、第八電阻R8、第九電阻R9、第十電阻R10、電位器RP、時(shí)基芯片IC和繼電器J,第二二極管D2和第五二極管D5均為穩(wěn)壓二極管,第三電容C3和第五電容C5均為極性電容,電源的正極同時(shí)與第一電容Cl的第一端和第一二極管Dl的負(fù)極連接,電源的負(fù)極同時(shí)與第二電阻R2的第一端、第四電阻R4的第一端和第八電阻R8的第一端連接,第一電容Cl的第二端同時(shí)與第一三極管VTl的集電極、第三電阻R3的第一端和第四電阻R4的第二端連接,第一二極管Dl的正極同時(shí)與第二二極管D2的負(fù)極和第二電阻R2的第二端連接,第二二極管D2的正極同時(shí)與第一三極管VT的基極和第一電阻Rl的第一端連接,第一三極管VTl的發(fā)射極同時(shí)與第一電阻Rl的第二端、第二三極管VT2的發(fā)射極、第三電容C3的負(fù)極、第四電容C4的第一端、第五電容C5的負(fù)極、時(shí)基芯片IC的接地端1、第六電容C6的第一端、第三二極管D3的正極、第五二極管D5的正極和第九電阻R9的第一端連接并接地,第三電阻R3的第二端與第二三極管VT2的基極連接,第二三極管VT2的集電極同時(shí)與第五電阻R5的第一端和第六電阻R6的第