本發(fā)明涉及一種改進的產生雙頻率信號的頻綜電路實現(xiàn)方法,用于衛(wèi)星導航抗干擾天線的射頻電路中。
背景技術:
頻綜電路是衛(wèi)星導航抗干擾天線中必不可少的一部分,產生上變頻電路、下變頻電路所需的射頻本振信號和數(shù)字抗干擾電路的中頻時鐘信號。在不斷追求小型化、高集成化的今天,頻綜電路板的面積要求越來越小,指標要求越來越高,難度不斷加大。原有的頻綜電路剛開始采用兩個pll電路,后來有了集成芯片后采用集成芯片電路產生兩個頻率,但是射頻頻率與中頻頻率均為正弦波。數(shù)字抗干擾電路發(fā)展到今天,要求中頻頻率為lvttl的方波信號,有人利用比較器來實現(xiàn),但是受比較器的速度限制,頻率達不到兆赫茲,達到兆赫茲就會產生嚴重的失真,不是理想的方波信號。
技術實現(xiàn)要素:
鑒于現(xiàn)有技術存在的不足,本發(fā)明提供了一種改進的產生雙頻率信號的頻綜電路實現(xiàn)方法。該電路能夠產生正弦波的射頻頻率信號與lvttl方波的中頻頻率信號。中頻頻率信號是62mhz的高頻方波,不是削頂?shù)恼也ǎㄊд嫘盘枺?。正弦波轉方波電路簡單,適用頻率更高,效果更好。
本發(fā)明為實現(xiàn)上述目的,所采取的技術方案是:一種改進的產生雙頻率信號的頻綜電路實現(xiàn)方法,其特征在于:包括電源電路、晶振電路、鎖相環(huán)電路、中頻信號放大電路、正弦波轉方波電路、射頻信號放大電路,所述晶振電路通過鎖相環(huán)電路依次與中頻信號放大電路、正弦波轉方波電路連接,鎖相環(huán)電路與射頻信號放大電路連接,電源電路分別與晶振電路、鎖相環(huán)電路、中頻信號放大電路、正弦波轉方波電路、射頻信號放大電路連接;
所述電源電路具體連接為:
穩(wěn)壓器n8的1腳分別接穩(wěn)壓器n8的3腳、電容c33的一端及+5v電源,電容c33的另一端接地,穩(wěn)壓器n8的2腳接地,穩(wěn)壓器n8的5腳分別接電容c34、電容c31、電容c7和電容c32的一端,并提供+3.3v電源,電容c34、電容c31、電容c7、電容c32的另一端分別接地;
穩(wěn)壓器n8的型號為adp150aujz-3.3-r7;
晶振電路連接為:
溫補晶振g1的4腳分別接電阻r7的一端和+3.3v電源,電阻r7的另一端分別接電阻r6的一端和溫補晶振g1的1腳,電阻r6的另一端通過電阻r8接地,溫補晶振g1的2腳接地,溫補晶振g1的3腳分別接電容c6和電容c9的一端,電容c6的另一端接地,電容c9的另一端通過電感l(wèi)2分別接電容c15的、電容c16和電感l(wèi)3的一端,電容c15的另一端和電容c16的另一端分別接地,電感l(wèi)3的另一端通過電阻r9分別接電阻r10和電容c14的一端,電阻r10的另一端接地;
溫補晶振g1的型號為:tg271331-10.00mhz-e;
鎖相環(huán)電路連接為:
鎖相環(huán)芯片n1的1腳接單片機芯片n2的6腳,鎖相環(huán)芯片n1的2腳接單片機芯片n2的5腳,鎖相環(huán)芯片n1的3腳、6腳、9腳、10腳、16腳、18腳和21腳分別接地,鎖相環(huán)芯片n1的7腳和8腳相接,鎖相環(huán)芯片n1的12腳分別接電容c19、電容c2、電容c17和電容c18的一端及+3.3v電源,電容c19、電容c2、電容c17、電容c18的另一端接地,鎖相環(huán)芯片n1的13腳接單片機芯片n2的2腳,鎖相環(huán)芯片n1的14腳分別接鎖相環(huán)芯片n1的17腳和23腳及+3.3v電源,鎖相環(huán)芯片n1的15腳接晶振電路電容c14的另一端,鎖相環(huán)芯片n1的19腳和20腳并聯(lián)電感l(wèi)1,鎖相環(huán)芯片n1的24腳接單片機芯片n2的7腳,單片機芯片n2的8腳接電容c4的一端及+3.3v電源,電容c4的另一端接地,單片機芯片n2的4腳接地,單片機芯片n2的1腳分別接電阻r4的一端及復位芯片n3的2腳,電阻r4的另一端接地,復位芯片n3的3腳接電容c11的一端及+3.3v電源,電容c11的另一端接地,復位芯片n3的1腳接地;
鎖相環(huán)芯片n1的型號為:si4133-bt,
單片機芯片n2的型號為:attiny13a-ssu,
復位芯片n3的型號為:adm809saksz;
中頻信號放大電路連接為:
濾波器z1的1腳通過電容c5接鎖相環(huán)電路鎖相環(huán)芯片n1的22腳,濾波器z1的2腳、4腳接地,濾波器z1的3腳通過電容c1接放大器n6的3腳,放大器n6的2腳、4腳接地,放大器n6的1腳分別接電感l(wèi)7和電容c28的一端,電感l(wèi)7的另一端分別接電容c30和電阻r36的一端,電容c30的另一端接地,電阻r36的另一端接+5v電源;
濾波器z1的型號為:lfcn-80+,
放大器n6的型號為:spf5043z;
正弦波轉方波電路連接為:
反相器n7的2腳分別接電阻r32和電阻r35的一端及中頻信號放大電路電容c28的另一端,電阻r35的另一端接地,電阻r32的另一端分別接反相器n7的5腳、電容c27和電阻r33的一端,電容c27的另一端接地,電阻r33的另一端接+5v電源,反相器n7的3腳接地,反相器n7的4腳接電阻r34的一端,電阻r34的另一端接中頻方波頻率信號;
反相器n7的型號為:74ahc1g04gw;
射頻信號放大電路連接為:
濾波器z2的2腳通過電容c13接鎖相環(huán)電路鎖相環(huán)芯片n1的11腳,濾波器z2的1腳、3腳、4腳、6腳分別接地,濾波器z2的5腳通過電容c20接放大器n4的3腳,放大器n4的2腳、4腳接地,放大器n4的1腳分別接電感l(wèi)5和電容c22的一端,電阻r27的另一端接+5v電源,電容c23的另一端接地,電容c22的另一端接射頻頻率信號;
濾波器z2的型號為:sbp8236k,
放大器n4的型號為:spf5043z。
一種改進的產生雙頻率信號的頻綜電路實現(xiàn)方法,其特征在于:步驟如下,電源電路為晶振電路、鎖相環(huán)電路、中頻信號放大電路、正弦波轉方波電路、射頻信號放大電路提供電源,晶振電路為鎖相環(huán)電路提供10mhz參考時鐘信號,鎖相環(huán)電路利用集成的鎖相環(huán)技術隨之產生62mhz的中頻信號和1222mhz的射頻信號,二者皆為正弦波;然后62mhz的中頻信號通過中頻信號放大電路先濾波后放大,達到正弦波轉方波電路能夠識別的信號強度;最后正弦波轉方波電路采用反相器,實現(xiàn)62mhz中頻方波頻率信號lvttl電平的輸出,產生了滿足中頻信號輸出電平為lvttl和中頻信號占空比為45%~55%指標要求的方波;1222mhz的射頻信號通過射頻信號放大電路先濾波后放大,達到了射頻信號輸出功率為0dbm±5db指標要求的信號強度。
本發(fā)明的特點是:本改進的產生雙頻率信號的頻綜電路實現(xiàn)方法,不僅用集成的鎖相環(huán)芯片技術產生了雙頻率信號,還將高達62mhz的中頻頻率信號從正弦波轉換成了lvttl電平的方波信號。正弦波轉方波電路采用頻率響應更高的反相器實現(xiàn),產生了較好的方波波形,解決了以往用比較器實現(xiàn)的方波是削頂?shù)恼也ǎㄊд嫘盘枺┑牟ㄐ尾缓玫娜秉c。
附圖說明
圖1為本發(fā)明的電路連接框圖;
圖2為本發(fā)明電源電路的原理圖;
圖3為本發(fā)明晶振電路的原理圖;
圖4為本發(fā)明鎖相環(huán)電路的原理圖;
圖5為本發(fā)明中頻信號放大電路的原理圖;
圖6為本發(fā)明正弦波轉方波電路的原理圖;
圖7為本發(fā)明射頻信號放大電路的原理圖。
具體實施方式
如圖1至圖7所示,一種改進的產生雙頻率信號的頻綜電路實現(xiàn)方法,包括電源電路、晶振電路、鎖相環(huán)電路、中頻信號放大電路、正弦波轉方波電路、射頻信號放大電路,所述晶振電路通過鎖相環(huán)電路依次與中頻信號放大電路、正弦波轉方波電路連接,鎖相環(huán)電路與射頻信號放大電路連接,電源電路分別與晶振電路、鎖相環(huán)電路、中頻信號放大電路、正弦波轉方波電路、射頻信號放大電路連接。
電源電路具體連接為:
穩(wěn)壓器n8的1腳分別接穩(wěn)壓器n8的3腳、電容c33的一端及+5v電源,電容c33的另一端接地,穩(wěn)壓器n8的2腳接地,穩(wěn)壓器n8的5腳分別接電容c34、電容c31、電容c7和電容c32的一端,并提供+3.3v電源,電容c34、電容c31、電容c7、電容c32的另一端分別接地;
穩(wěn)壓器n8的型號為adp150aujz-3.3-r7。
晶振電路連接為:
溫補晶振g1的4腳分別接電阻r7的一端和+3.3v電源,電阻r7的另一端分別接電阻r6的一端和溫補晶振g1的1腳,電阻r6的另一端通過電阻r8接地,溫補晶振g1的2腳接地,溫補晶振g1的3腳分別接電容c6和電容c9的一端,電容c6的另一端接地,電容c9的另一端通過電感l(wèi)2分別接電容c15的、電容c16和電感l(wèi)3的一端,電容c15的另一端和電容c16的另一端分別接地,電感l(wèi)3的另一端通過電阻r9分別接電阻r10和電容c14的一端,電阻r10的另一端接地;
溫補晶振g1的型號為:tg271331-10.00mhz-e。
鎖相環(huán)電路連接為:
鎖相環(huán)芯片n1的1腳接單片機芯片n2的6腳,鎖相環(huán)芯片n1的2腳接單片機芯片n2的5腳,鎖相環(huán)芯片n1的3腳、6腳、9腳、10腳、16腳、18腳和21腳分別接地,鎖相環(huán)芯片n1的7腳和8腳相接,鎖相環(huán)芯片n1的12腳分別接電容c19、電容c2、電容c17和電容c18的一端及+3.3v電源,電容c19、電容c2、電容c17、電容c18的另一端接地,鎖相環(huán)芯片n1的13腳接單片機芯片n2的2腳,鎖相環(huán)芯片n1的14腳分別接鎖相環(huán)芯片n1的17腳和23腳及+3.3v電源,鎖相環(huán)芯片n1的15腳接晶振電路電容c14的另一端,鎖相環(huán)芯片n1的19腳和20腳并聯(lián)電感l(wèi)1,鎖相環(huán)芯片n1的24腳接單片機芯片n2的7腳,單片機芯片n2的8腳接電容c4的一端及+3.3v電源,電容c4的另一端接地,單片機芯片n2的4腳接地,單片機芯片n2的1腳分別接電阻r4的一端及復位芯片n3的2腳,電阻r4的另一端接地,復位芯片n3的3腳接電容c11的一端及+3.3v電源,電容c11的另一端接地,復位芯片n3的1腳接地;
鎖相環(huán)芯片n1的型號為:si4133-bt,
單片機芯片n2的型號為:attiny13a-ssu,
復位芯片n3的型號為:adm809saksz。
中頻信號放大電路連接為:
濾波器z1的1腳通過電容c5接鎖相環(huán)電路鎖相環(huán)芯片n1的22腳,濾波器z1的2腳、4腳接地,濾波器z1的3腳通過電容c1接放大器n6的3腳,放大器n6的2腳、4腳接地,放大器n6的1腳分別接電感l(wèi)7和電容c28的一端,電感l(wèi)7的另一端分別接電容c30和電阻r36的一端,電容c30的另一端接地,電阻r36的另一端接+5v電源;
濾波器z1的型號為:lfcn-80+,
放大器n6的型號為:spf5043z。
正弦波轉方波電路連接為:
反相器n7的2腳分別接電阻r32和電阻r35的一端及中頻信號放大電路電容c28的另一端,電阻r35的另一端接地,電阻r32的另一端分別接反相器n7的5腳、電容c27和電阻r33的一端,電容c27的另一端接地,電阻r33的另一端接+5v電源,反相器n7的3腳接地,反相器n7的4腳接電阻r34的一端,電阻r34的另一端接中頻方波頻率信號;
反相器n7的型號為:74ahc1g04gw。
射頻信號放大電路連接為:
濾波器z2的2腳通過電容c13接鎖相環(huán)電路鎖相環(huán)芯片n1的11腳,濾波器z2的1腳、3腳、4腳、6腳分別接地,濾波器z2的5腳通過電容c20接放大器n4的3腳,放大器n4的2腳、4腳接地,放大器n4的1腳分別接電感l(wèi)5和電容c22的一端,電阻r27的另一端接+5v電源,電容c23的另一端接地,電容c22的另一端接射頻頻率信號;
濾波器z2的型號為:sbp8236k,
放大器n4的型號為:spf5043z。
一種改進的產生雙頻率信號的頻綜電路實現(xiàn)方法,步驟如下:電源電路為晶振電路、鎖相環(huán)電路、中頻信號放大電路、正弦波轉方波電路、射頻信號放大電路提供電源,晶振電路為鎖相環(huán)電路提供10mhz參考時鐘信號,鎖相環(huán)電路利用集成的鎖相環(huán)技術隨之產生62mhz的中頻信號和1222mhz的射頻信號,二者皆為正弦波;然后62mhz的中頻信號通過中頻信號放大電路先濾波后放大,達到正弦波轉方波電路能夠識別的信號強度;最后正弦波轉方波電路采用反相器,實現(xiàn)62mhz中頻方波頻率信號lvttl電平的輸出,產生了滿足中頻信號輸出電平為lvttl和中頻信號占空比為45%~55%指標要求的方波;1222mhz的射頻信號通過射頻信號放大電路先濾波后放大,達到了射頻信號輸出功率為0dbm±5db指標要求的信號強度。
本電路達到的技術指標如下:
射頻信號頻率:1222mhz±1222hz,
射頻信號輸出功率:0dbm±5db,
中頻信號頻率:62mhz±62hz,
中頻信號輸出電平:lvttl,
中頻信號占空比:45%~55%。