亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

跨阻放大器的制作方法

文檔序號(hào):7517952閱讀:290來(lái)源:國(guó)知局
專利名稱:跨阻放大器的制作方法
技術(shù)領(lǐng)域
本發(fā)明一般涉及跨阻放大器。
背景技術(shù)
跨阻放大器(TIA)通常用于將輸入電流信號(hào)轉(zhuǎn)換為對(duì)應(yīng)的輸出電壓信號(hào)。典型的TIA通常在從傳感器件接收電流信號(hào)的系統(tǒng)中使用。從傳感器件輸出的電流信號(hào)由TIA接收、并轉(zhuǎn)換為可以被處理器處理的對(duì)應(yīng)電壓信號(hào)。例如,光接收器通常包括響應(yīng)于暴露于諸如光的福射源而輸出電流信號(hào)的光電二極管器件。TIA接收從光電二極管輸出的電流信號(hào),將該電流信號(hào)轉(zhuǎn)換為對(duì)應(yīng)的電壓信號(hào),并輸出該電壓信號(hào)。該電壓信號(hào)可以由諸如將放大的電壓信號(hào)輸出到時(shí)鐘和數(shù)據(jù)恢復(fù)塊的線性放大器的放大器放大。時(shí)鐘和數(shù)據(jù)恢復(fù)塊將放大的電壓轉(zhuǎn)換為數(shù)字?jǐn)?shù)據(jù)信號(hào)并從數(shù)字?jǐn)?shù)據(jù)的數(shù)據(jù)速率恢復(fù)相關(guān)的時(shí)鐘信號(hào)。數(shù)據(jù)信號(hào)和時(shí)鐘信號(hào)可以輸出到處理器設(shè)備或邏輯電路。

發(fā)明內(nèi)容
根據(jù)本發(fā)明的一個(gè)實(shí)施例,電路包括跨阻放大器部分,其具有第一輸入節(jié)點(diǎn)和第二輸入節(jié)點(diǎn);以及反饋電路部分,其包括第一晶體管、第二晶體管、和第三晶體管,所述第一晶體管具有源極端子、柵極端子、和連接到第一輸入節(jié)點(diǎn)的漏極端子,所述第二晶體管具有源極端子、柵極端子、和連接到第二輸入節(jié)點(diǎn)的漏極端子,并且所述第三晶體管具有連接到第一晶體管的源極端子和第二晶體管的源極端子的漏極端子。根據(jù)本發(fā)明的另一個(gè)實(shí)施例,電路包括跨阻放大器部分,其具有輸入節(jié)點(diǎn)和輸出節(jié)點(diǎn);以及反饋電路部分,其包括第一晶體管和第二晶體管,所述第一晶體管具有源極端子、連接到輸入節(jié)點(diǎn)的漏極端子、和連接到輸出節(jié)點(diǎn)的柵極端子,所述第二晶體管具有源極端子、連接到輸入節(jié)點(diǎn)的漏極端子、和連接到輸出節(jié)點(diǎn)的柵極端子。根據(jù)本發(fā)明的再一個(gè)實(shí)施例,系統(tǒng)包括跨阻放大器部分,其具有第一輸入節(jié)點(diǎn)、第二輸入節(jié)點(diǎn)、第一輸出節(jié)點(diǎn)、和第二輸出節(jié)點(diǎn);反饋電路部分,其包括第一晶體管、第二晶體管、和第三晶體管,所述第一晶體管具有源極端子、柵極端子、和連接到第一輸入節(jié)點(diǎn)的漏極端子,所述第二晶體管具有源極端子、柵極端子、和連接到第二輸入節(jié)點(diǎn)的漏極端子,并且所述第三晶體管具有連接到第一晶體管的源極端子和第二晶體管的源極端子的漏極端子;以及放大器部分,其具有第一輸入節(jié)點(diǎn)、第二輸入節(jié)點(diǎn)、和輸出節(jié)點(diǎn),所述第一輸入節(jié)點(diǎn)連接到跨阻放大器部分的第一輸出節(jié)點(diǎn),所述第二輸入節(jié)點(diǎn)連接到跨阻放大器部分的第二輸出節(jié)點(diǎn)。根據(jù)本發(fā)明的再一個(gè)實(shí)施例,系統(tǒng)包括跨阻放大器部分,其具有輸入節(jié)點(diǎn)和輸出節(jié)點(diǎn);反饋電路部分,其包括第一晶體管和第二晶體管,所述第一晶體管具有源極端子、連接到輸入節(jié)點(diǎn)的漏極端子、和連接到輸出節(jié)點(diǎn)的柵極端子,并且所述第二晶體管具有源極端子、連接到輸入節(jié)點(diǎn)的漏極端子、和連接到輸出節(jié)點(diǎn)的柵極端子;以及放大器部分,其具有第一輸入節(jié)點(diǎn)、第二輸入節(jié)點(diǎn)、和輸出節(jié)點(diǎn),所述第一輸入節(jié)點(diǎn)連接到跨阻放大器部分的第一輸出節(jié)點(diǎn),所述第二輸入節(jié)點(diǎn)連接到跨阻放大器部分的第二輸出節(jié)點(diǎn)。通過(guò)本發(fā)明的技術(shù)認(rèn)識(shí)到附加特征和優(yōu)點(diǎn)。本發(fā)明的其它實(shí)施例和方面在這里詳細(xì)描述并被認(rèn)為是要求權(quán)利的發(fā)明的一部分。參考說(shuō)明和附圖以更好地理解具有所述優(yōu)點(diǎn)和特征的本發(fā)明。


在說(shuō)明書所附權(quán)利要求書中具體指出了被認(rèn)為是本發(fā)明的主題并明確要求其權(quán)利。依據(jù)通過(guò)結(jié)合附圖而進(jìn)行的下列詳細(xì)描述,本發(fā)明的上述和其它特征和優(yōu)點(diǎn)是顯而易見的,附圖中圖1示出電路的現(xiàn)有技術(shù)示例。圖2示出光接收器系統(tǒng)的示范性實(shí)施例的框圖。圖3示出圖2的系統(tǒng)的部分的示范性實(shí)施例的框圖。圖4示出TIA和差分電路的示范性實(shí)施例的電路圖。圖5示出圖4中所示電路的Vfb-1fb特性的曲線圖。圖6示出具有CMOS反相器(inverter)和CMOS反相器跨導(dǎo)電路的單端TIA的示范性實(shí)施例。圖7示出圖6中所示實(shí)施例的Vfb-1fb特性的曲線圖。
具體實(shí)施例方式為了可靠地將輸入電流轉(zhuǎn)換為數(shù)字輸出,確定平均或DC輸入電流,并將其用作區(qū)分平均值以上的輸入電流(數(shù)字I)和平均值以下的輸入電流(數(shù)字0)的閾值。消除DC輸入電流被認(rèn)為是電平恢復(fù),因?yàn)槠鋵C電平恢復(fù)至零以提供閾值??缱璺糯笃?TIA)或者諸如限幅放大器的放大器中存在的任何DC輸入偏移(offset)電壓也應(yīng)該被補(bǔ)償,因?yàn)檩斎肫齐妷河行У貙㈤撝翟?和I之間轉(zhuǎn)移。優(yōu)選的閾值在0和I電平之間具有最大可能間距,其允許對(duì)于信號(hào)噪聲或其它不理想性損壞信號(hào)而不造成所接收的數(shù)據(jù)中的錯(cuò)誤的最大空間。在閾值與0和I電平之間的空間被稱為噪聲容限。如果沒(méi)有最優(yōu)地設(shè)置閾值,則噪聲容限可能被損害并且錯(cuò)誤的概率增加(即,誤碼率(BER)增加)。通常使用反饋回路以在具有TIA和限幅放大器(LA)的電路中提供電平恢復(fù)和DC偏移補(bǔ)償。在這點(diǎn)上,反饋回路測(cè)量LA的輸出處的DC電平并將成比例的信號(hào)返回到TIA的輸入,其迫使輸出DC電平為參考電壓(用于單端輸出)或者差分(differential)零(用于差分輸出)。迫使輸出DC電平為理想閾值,由此,恢復(fù)輸入DC電流并補(bǔ)償TIA和LA DC輸入偏移、最大化噪聲容限、以及最小化BER。圖1示出具有利用低通濾波器(LPF)布置(arrangement)102的TIA 104和LA 106電路的電路100的現(xiàn)有技術(shù)示例。可以使用諸如電阻電容(RC)的低通濾波器102實(shí)施反饋回路。LPF 102提取輸出的DC內(nèi)容并將DC內(nèi)容返回到TIA 104,以從輸入DC電平以及TIA和LA DC偏移中減去該DC內(nèi)容。TIA 104具有兩個(gè)輸入,其中,一個(gè)輸入連接到輸入器件108并且第二個(gè)輸入連接到反饋回路。DC內(nèi)容的減法在TIA 104內(nèi)發(fā)生。在互補(bǔ)金屬氧化物半導(dǎo)體(CMOS)TIA電路的現(xiàn)有技術(shù)示例中,附加的NMOS晶體管(未示出)可以用于減去DC輸入電流和TIA中的任何DC偏移。當(dāng)在模擬反饋系統(tǒng)中使用這樣的電路時(shí),電路性能差,因?yàn)榉答伝芈吩鲆嫒Q于NMOS晶體管的偏置點(diǎn)。變化的反饋回路增益導(dǎo)致反饋回路的頻率響應(yīng)隨著DC輸入電流以及TIA和LA偏移變化而改變,這對(duì)模擬反饋系統(tǒng)中的電路性能產(chǎn)生消極影響。電路布置可以僅從輸入節(jié)點(diǎn)減去電流,因而僅當(dāng)輸入DC電流為正(流入輸入節(jié)點(diǎn))時(shí)提供電平恢復(fù)。當(dāng)DC電流為負(fù)(流出輸入節(jié)點(diǎn))時(shí),電路不能提供電平恢復(fù)。圖2示出光接收器系統(tǒng)200的示范性實(shí)施例的框圖。系統(tǒng)200包括TIA202 ;放大器204,其可以包括諸如限幅放大器的放大器;時(shí)鐘和數(shù)據(jù)恢復(fù)塊(CDR)206 ;電流輸出器件208,其可以包括輸出電流的任何類型的器件,諸如光電二極管;以及反饋電路210,其從低通濾波器(LPF) 205接收反饋電壓(VFB)。LPF 205可以連接至放大器204的輸出、或TIA202的輸出。系統(tǒng)200的特征可以布置為獨(dú)立元件,或者具有布置為集成電路芯片中的集成元件的特征的任何組合。在示出的實(shí)施例中,系統(tǒng)200將信號(hào)輸出到處理器設(shè)備,或者輸出到也可以包括在集成電路或獨(dú)立的電路或設(shè)備中的邏輯電路212。在操作中,電流輸出器件208將電流信號(hào)(Iin)輸出到TIA 202和反饋電路210。TIA 202將IIN轉(zhuǎn)換為輸出到放大器204的對(duì)應(yīng)的電壓信號(hào)(V-)。放大器204放大Vtjut信號(hào)并且將放大的信號(hào)V。—輸出到⑶R 206。VwtAMP信號(hào)(或在替代實(shí)施例中,來(lái)自TIA 202的Vout信號(hào))DC內(nèi)容由LPF 205測(cè)量,并且DC內(nèi)容(信號(hào)Vfb)被發(fā)送到反饋電路210。CDR206將放大的電壓轉(zhuǎn)換為數(shù)字?jǐn)?shù)據(jù)信號(hào)并且從數(shù)字?jǐn)?shù)據(jù)的數(shù)據(jù)速率中恢復(fù)相關(guān)的時(shí)鐘信號(hào)。⑶R將數(shù)據(jù)信號(hào)Vdata和時(shí)鐘信號(hào)V。:。。,輸出到處理器212。圖3示出系統(tǒng)200的部分的示范性實(shí)施例的框圖。在這點(diǎn)上,系統(tǒng)200作為具有Iin-和IIN+輸入的電路而實(shí)施。在示出的實(shí)施例中,IIN+輸入可以連接到(圖2的)電流輸出器件208,并且IIN_輸入可以是浮置的。TIA 202輸出信號(hào)Vqut+和VQUT_,其中Vqut+信號(hào)可以連接到(圖2的)放大器204并且VOTT_信號(hào)可以是浮置的,替代地,V0UT+和VOTT_ 二者都可以連接到放大器204,作為差分信號(hào)VQUT。示出的實(shí)施例中的反饋電路210包括連接到IIN_節(jié)點(diǎn)301的第一晶體管(TD1)302、以及連接到IIN+節(jié)點(diǎn)303的第二晶體管(TD2)304。第三晶體管(Tt)306被偏置電壓(Vbias)(例如,諸如恒定或相對(duì)恒定電壓的偏置電壓源)偏置,并且在節(jié)點(diǎn)305連接到Tdi 302和Td2 304。晶體管Tdi 302、Td2 304和Tt 306可以包括任何類型的晶體管,例如,包括但不限于雙極晶體管和場(chǎng)效應(yīng)晶體管。對(duì)于這里描述的實(shí)施例,盡管圖示和說(shuō)明包括場(chǎng)效應(yīng)晶體管,但是,本領(lǐng)域普通技術(shù)人員將理解,可以用多種其它類型的晶體管(諸如,替代實(shí)施例中的雙極晶體管)取代任何場(chǎng)效應(yīng)晶體管。在這點(diǎn)上,這里描述的場(chǎng)效應(yīng)晶體管的源極、漏極和柵極端子對(duì)于包括雙極晶體管的實(shí)施例來(lái)說(shuō)分別對(duì)應(yīng)于發(fā)射極、集電極和基極端子,并且可以當(dāng)描述實(shí)施例時(shí)互換使用。因此,術(shù)語(yǔ)“源極端子”、“漏極端子”和“柵極端子”的使用不限于僅包括場(chǎng)效應(yīng)晶體管的實(shí)施例,并且可以包括對(duì)于本領(lǐng)域普通技術(shù)人員所理解的其它類型的晶體管的任何類似的對(duì)應(yīng)晶體管端子(例如,分別為發(fā)射極、集電極和基極端子)的端子。在操作中,施加于Tt 306的Vbias提供恒定電流ITm。由輸入電壓Vfb+和Vfb-通過(guò)晶體管Tm 302和Td2 304操控Itail,以產(chǎn)生電流IFB+和IFB_。電流Ifb+和Ifb-在節(jié)點(diǎn)303和節(jié)點(diǎn)301處分別從電流Iin+和IIN_減去,以消除DC輸入電流并提供電平恢復(fù)。所述布置也可以用于補(bǔ)償在TIA 202和放大器204中的DC偏移。圖4示出對(duì)應(yīng)于(圖2的)系統(tǒng)200的TIA 202和反饋電路210的TIA 402和反饋電路410的示范性實(shí)施例的電路圖。在這點(diǎn)上,TIA 402是包括第一單端反相器部分414和第二單端反相器部分416的CMOS反相器TIA。第一單端反相器部分414包括晶體管Mpi 418和Mni 420、以及電阻器Rfi 422。第二單端反相器部分416包括晶體管Mp2 424和Mn2 426、以及電阻器Rf2 428。反饋電路410包括差分對(duì)晶體管Mdi 430和Md2 432、以及尾晶體管(tailtransistor)Mt 434。VQUT_節(jié)點(diǎn)401連接到電阻器Rfi 422以及Mpi 418和Mni 420的漏極端子。IIN+節(jié)點(diǎn)403連接到Mpi 418和Mni 420的柵極端子、Rf1、以及Mdi 430的漏極端子。Vqut+節(jié)點(diǎn)405連接至IJ電阻器Rf2 428和Mp2 424和Mn2 426的漏極端子。IIN_節(jié)點(diǎn)407連接到Mp2424和Mn2 426的柵極端子、Rf2 428、以及Md2 432的漏極端子。節(jié)點(diǎn)409連接到Mt 434的漏極端子以及Mm 430和Md2 432的源極端子。Mt 434的柵極端子接收偏置電壓Vbias。節(jié)點(diǎn)401 (VoutJ輸出VQUT_并且可以連接到放大器,諸如(圖2的)放大器202。諸如(圖2的)LPF 205的低通濾波器LPF可以在放大(例如,由放大器204輸出的VwtAMP)之前或之后接收Vout-,并且連接到將Vfb-提供至IJ Mdi 430的Mm 43 0的柵極端子。節(jié)點(diǎn)405 (V0UT+)輸出Vqut+并且可以連接到放大器,諸如(圖2的)放大器202。諸如(圖2的)LPF 205的低通濾波器LPF可以在放大(例如,V—mp)之前或之后接收VOT+,并且連接到將Vfb+提供到Md2 432的Md2432的柵極端子。示出的實(shí)施例的操作類似于圖3中的上述操作。圖5示出圖4中所示電路的Vfb-1fb特性的曲線圖500。在這點(diǎn)上,在VFB=(VFB+_VFB_)和Ifb= (Vfb+-VfbJ的情況下,存在線性區(qū)域501,其中可以在具有恒定跨導(dǎo)的反饋電路410兩端之間將電流分割。恒定跨導(dǎo)對(duì)反饋輸入提供恒定增益,這使反饋回路響應(yīng)隨著If^PVfb在線性區(qū)域501內(nèi)變化而保持穩(wěn)定。反饋電路410的增益和線性范圍可以通過(guò)改變Vbias電壓而調(diào)整,這允許對(duì)于處理和環(huán)境變化的補(bǔ)償。差分電流可以是正的或負(fù)的,從而允許反饋電路410通過(guò)從相反極性輸入減去更多電流而補(bǔ)償負(fù)單端DC輸入電流,因而平衡了從TIA402的兩個(gè)半部分(half)這二者中減去的電流,以輸出平衡的差分信號(hào)。圖6示出具有CMOS反相器和反饋電路610的單端TIA 602的示范性實(shí)施例。在這點(diǎn)上,TIA 602部分包括晶體管Mp 604和Mn 606、以及電阻器Rf 608。反饋電路610包括晶體管Mfp 612和Mfn 614。在示出的實(shí)施例中,節(jié)點(diǎn)603連接到IIN、Rf 608 ;MP 604和Mn 606的柵極端子;以及Mfp 612和Mfn 614的漏極端子。節(jié)點(diǎn)601連接到V0UT ;MP 604和Mn 606的漏極端子;以及Rf 608。節(jié)點(diǎn)605連接到Mfp 612和Mfn 614的柵極端子和低通濾波器LPF,諸如(圖2的)LPF 205,其可以在放大(例如,從放大器204輸出的V-^p)之前或之后接收單端TIA 602對(duì)應(yīng)于(圖2的)TIA202塊,而反饋電路610對(duì)應(yīng)于反饋電路塊210,并且可以并入上述系統(tǒng)200的替代實(shí)施例中。在操作中,反饋電路610為DC偏移補(bǔ)償和恢復(fù)提供反饋輸入。在這點(diǎn)上,輸入Vfb調(diào)整從節(jié)點(diǎn)603流入的電流IFB。電流Ifb在節(jié)點(diǎn)603從電流Iin減去,從而允許消除DC輸入電流并提供電平恢復(fù)。圖7示出圖6中所示實(shí)施例的Ifb-Vfb的曲線圖700。線性區(qū)域701示出通過(guò)恒定跨導(dǎo)使電流Ifb可以呈現(xiàn)正值或負(fù)值的線性區(qū)域。恒定跨導(dǎo)對(duì)反饋輸入提供恒定增益,這使反饋回路響應(yīng)隨著Ifb和Vfb在線性區(qū)域701內(nèi)變化而保持穩(wěn)定。此處使用的術(shù)語(yǔ)僅為描述特定實(shí)施例的目的,并且不意圖限定本發(fā)明。如此處所使用的,單數(shù)形式“一”、“一個(gè)”和“該”也意圖包括復(fù)數(shù)形式,除非上下文明確指出并非如此。將進(jìn)一步理解,在本說(shuō)明書中使用的術(shù)語(yǔ)“包含”和/或“包括”指定所述的特性、整數(shù)、步驟、操作、元素、和/或元件的出現(xiàn),但不排除一個(gè)或多個(gè)其它特性、整數(shù)、步驟、操作、元素、元件、和/或其組合的出現(xiàn)或增加。所附權(quán)利要求中的所有部件或步驟以及功能元素的對(duì)應(yīng)結(jié)構(gòu)、材料、行為及等價(jià)物意圖包括用于執(zhí)行具體要求權(quán)利的與其它要求權(quán)利的元素相結(jié)合的功能的任何結(jié)構(gòu)、材料、或行為。本發(fā)明的描述已經(jīng)為了示例性和描述的目的而呈現(xiàn),但不意圖為詳盡的或限定于所公開的形式的本發(fā)明。在不偏離本發(fā)明的精神和范圍的情況下,多種修改和變化將對(duì)本領(lǐng)域普通技術(shù)人員來(lái)說(shuō)是顯而易見的。選擇和描述實(shí)施例是為了最好地解釋本發(fā)明的原理和實(shí)際應(yīng)用,并使本領(lǐng)域其它普通技術(shù)人員理解適合于設(shè)想的特定用途的具有多種修改的各種實(shí)施例的本發(fā)明。此處描述的流程圖僅為一個(gè)示例??梢圆黄x本發(fā)明的精神而存在對(duì)其中描述的該圖或步驟(或操作)的多種變化。例如,步驟可以以不同順序執(zhí)行,或者可以添加、刪除或修改步驟。所有這些變化被認(rèn)為是要求權(quán)利的本發(fā)明的一部分。盡管已經(jīng)描述了本發(fā)明的優(yōu)選實(shí)施例,但將理解,無(wú)論現(xiàn)在還是將來(lái),本領(lǐng)域技術(shù)人員都可以進(jìn)行各種改善和提高,其落入所附權(quán)利要求范圍內(nèi)。這些權(quán)利要求應(yīng)被解釋為維護(hù)對(duì)于首先描述的本發(fā)明的恰當(dāng)?shù)谋Wo(hù)。
權(quán)利要求
1.一種電路,包括 跨阻放大器部分,其具有第一輸入節(jié)點(diǎn)和第二輸入節(jié)點(diǎn);以及 反饋電路部分,其包括 第一晶體管,其具有源極端子、柵極端子、和連接到所述第一輸入節(jié)點(diǎn)的漏極端子; 第二晶體管,其具有源極端子、柵極端子、和連接到所述第二輸入節(jié)點(diǎn)的漏極端子;以及 第三晶體管,其具有連接到所述第一晶體管的源極端子和所述第二晶體管的源極端子的漏極端子。
2.如權(quán)利要求1所述的電路,其中所述第三晶體管包括連接到偏置電壓源的柵極端子。
3.如權(quán)利要求1所述的電路,其中所述跨阻放大器部分包括第一輸出節(jié)點(diǎn)和第二輸出節(jié)點(diǎn)。
4.如權(quán)利要求3所述的電路,其中所述電路包括第一反饋部分,其通信地連接到所述第一輸出節(jié)點(diǎn)和所述第一晶體管的柵極端子。
5.如權(quán)利要求3所述的電路,其中所述電路包括第二反饋部分,其通信地連接到所述第二輸出節(jié)點(diǎn)和所述第二晶體管的柵極端子。
6.如權(quán)利要求1所述的電路,其中所述電路包括連接到所述第一輸入節(jié)點(diǎn)的電流輸出器件。
7.如權(quán)利要求4所述的電路,其中所述電流輸出器件是光電二極管。
8.如權(quán)利要求4所述的電路,其中所述跨阻放大器部分包括第一單端反相器部分和第二單端反相器部分。
9.如權(quán)利要求3所述的電路,其中所述跨阻放大器部分包括第一單端反相器部分,其包括 第四晶體管,其具有連接到所述第一輸入節(jié)點(diǎn)的柵極端子和連接到所述第一輸出節(jié)點(diǎn)的漏極端子; 第五晶體管,其具有連接到所述第一輸入節(jié)點(diǎn)的柵極端子和連接到所述第一輸出節(jié)點(diǎn)的漏極端子; 第一電阻器,其連接到所述第一輸入節(jié)點(diǎn)和所述第一輸出節(jié)點(diǎn)。
10.如權(quán)利要求3所述的電路,其中所述跨阻放大器部分包括第二單端反相器部分,其包括 第六晶體管,其具有連接到所述第二輸入節(jié)點(diǎn)的柵極端子和連接到所述第二輸出節(jié)點(diǎn)的漏極端子; 第七晶體管,其具有連接到所述第二輸入節(jié)點(diǎn)的柵極端子和連接到所述第二輸出節(jié)點(diǎn)的漏極端子; 第二電阻器,其連接到所述第二輸入節(jié)點(diǎn)和所述第二輸出節(jié)點(diǎn)。
11.一種電路,包括 跨阻放大器部分,其具有輸入節(jié)點(diǎn)和輸出節(jié)點(diǎn);以及 反饋電路部分,其包括 第一晶體管,其具有源極端子、連接到所述輸入節(jié)點(diǎn)的漏極端子、和連接到所述輸出節(jié)點(diǎn)的柵極端子;以及 第二晶體管,其具有源極端子、連接到所述輸入節(jié)點(diǎn)的漏極端子、和連接到所述輸出節(jié)點(diǎn)的柵極端子。
12.如權(quán)利要求11所述的電路,其中所述第一晶體管的柵極端子和所述第二晶體管的柵極端子通過(guò)電阻-電容反饋部分連接到所述輸出節(jié)點(diǎn)。
13.如權(quán)利要求11所述的電路,其中所述跨阻放大器部分包括單端反相器部分。
14.如權(quán)利要求13所述的電路,其中所述單端反相器部分包括 第三晶體管,其具有連接到所述輸出節(jié)點(diǎn)的漏極端子和連接到所述輸入節(jié)點(diǎn)的柵極端子; 第四晶體管,其具有連接到所述輸出節(jié)點(diǎn)的漏極端子和連接到所述輸入節(jié)點(diǎn)的柵極端子;以及 電阻器,其具有連接到所述輸入節(jié)點(diǎn)的端子和連接到所述輸出節(jié)點(diǎn)的端子。
15.如權(quán)利要求11所述的電路,其中所述電路包括連接到所述輸入節(jié)點(diǎn)的電流輸出器件。
16.如權(quán)利要求15所述的電路,其中所述電流輸出器件是光電二極管。
17.—種系統(tǒng),包括 跨阻放大器部分,其具有第一輸入節(jié)點(diǎn)、第二輸入節(jié)點(diǎn)、第一輸出節(jié)點(diǎn)、和第二輸出節(jié)占. 反饋電路部分,其包括 第一晶體管,其具有源極端子、柵極端子、和連接到所述第一輸入節(jié)點(diǎn)的漏極端子; 第二晶體管,其具有源極端子、柵極端子、和連接到所述第二輸入節(jié)點(diǎn)的漏極端子;以及 第三晶體管,其具有連接到所述第一晶體管的源極端子和所述第二晶體管的源極端子的漏極端子;以及 放大器部分,其具有輸出節(jié)點(diǎn)、連接到所述跨阻放大器部分的第一輸出節(jié)點(diǎn)的第一輸入節(jié)點(diǎn)、和連接到所述跨阻放大器部分的第二輸出節(jié)點(diǎn)的第二輸入節(jié)點(diǎn)。
18.如權(quán)利要求17所述的系統(tǒng),還包括時(shí)鐘和數(shù)據(jù)恢復(fù)部分,其具有數(shù)據(jù)信號(hào)輸出節(jié)點(diǎn)、時(shí)鐘信號(hào)輸出節(jié)點(diǎn)、以及連接到所述放大器部分的輸出節(jié)點(diǎn)的輸入節(jié)點(diǎn)。
19.如權(quán)利要求18所述的系統(tǒng),還包括處理器部分,其具有連接到所述數(shù)據(jù)信號(hào)輸出 節(jié)點(diǎn)的第一輸入節(jié)點(diǎn)、以及連接到所述時(shí)鐘信號(hào)輸出節(jié)點(diǎn)的第二輸入節(jié)點(diǎn)。
20.如權(quán)利要求17所述的系統(tǒng),其中所述系統(tǒng)還包括連接到所述第一輸入節(jié)點(diǎn)的電流輸出器件。
21.如權(quán)利要求20所述的系統(tǒng),其中所述電流輸出器件是光電二極管。
22.—種系統(tǒng),包括 跨阻放大器部分,其具有輸入節(jié)點(diǎn)和輸出節(jié)點(diǎn); 反饋電路部分,其包括 第一晶體管,其具有源極端子、連接到所述輸入節(jié)點(diǎn)的漏極端子、和連接到所述輸出節(jié)點(diǎn)的柵極端子;以及 第二晶體管,其具有源極端子、連接到所述輸入節(jié)點(diǎn)的漏極端子、和連接到所述輸出節(jié)點(diǎn)的柵極端子;以及 放大器部分,其具有第一輸入節(jié)點(diǎn)、第二輸入節(jié)點(diǎn)、和輸出節(jié)點(diǎn),所述第一輸入節(jié)點(diǎn)連接到所述跨阻放大器部分的第一輸出節(jié)點(diǎn),所述第二輸入節(jié)點(diǎn)連接到所述跨阻放大器部分的第二輸出節(jié)點(diǎn)。
23.如權(quán)利要求22所述的系統(tǒng),還包括時(shí)鐘和數(shù)據(jù)恢復(fù)部分,其包括數(shù)據(jù)信號(hào)輸出節(jié)點(diǎn)、時(shí)鐘信號(hào)輸出節(jié)點(diǎn)、和連接到所述放大器部分的輸出節(jié)點(diǎn)的輸入節(jié)點(diǎn)。
24.如權(quán)利要求23所述的系統(tǒng),還包括處理器部分,其具有連接到所述數(shù)據(jù)信號(hào)輸出節(jié)點(diǎn)的第一輸入節(jié)點(diǎn)、和連接到所述時(shí)鐘信號(hào)輸出節(jié)點(diǎn)的第二輸入節(jié)點(diǎn)。
25.如權(quán)利要求22所述的系統(tǒng),其中所述系統(tǒng)還包括連接到所述輸入節(jié)點(diǎn)的電流輸出器件。
全文摘要
一種電路包括跨阻放大器部分,其具有第一輸入節(jié)點(diǎn)和第二輸入節(jié)點(diǎn);以及反饋電路部分,其包括第一晶體管、第二晶體管、和第三晶體管,所述第一晶體管具有源極端子、柵極端子、和連接到所述第一輸入節(jié)點(diǎn)的漏極端子,所述第二晶體管具有源極端子、柵極端子、和連接到所述第二輸入節(jié)點(diǎn)的漏極端子,并且所述第三晶體管具有連接到所述第一晶體管的源極端子和所述第二晶體管的源極端子的漏極端子。
文檔編號(hào)H03F3/08GK103001592SQ20121033049
公開日2013年3月27日 申請(qǐng)日期2012年9月7日 優(yōu)先權(quán)日2011年9月7日
發(fā)明者J.E.普羅賽爾, A.V.賴爾雅科夫, C.L.肖, J.A.迪爾諾 申請(qǐng)人:國(guó)際商業(yè)機(jī)器公司
網(wǎng)友詢問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1