專利名稱:信號(hào)調(diào)節(jié)電路的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種調(diào)節(jié)電路,尤指一種結(jié)構(gòu)簡(jiǎn)單且能夠自動(dòng)調(diào)節(jié)輸出信號(hào)上升下降時(shí)間的信號(hào)調(diào)節(jié)電路。
背景技術(shù):
信號(hào)的上升下降時(shí)間指的是信號(hào)從零時(shí)刻到首次達(dá)到穩(wěn)態(tài)值或從穩(wěn)態(tài)值下降到零時(shí)刻的時(shí)間。在現(xiàn)有技術(shù)中,輸入信號(hào)的上升下降時(shí)間往往是不確定的,如果需要將輸入信號(hào)的上升下降時(shí)間始終控制在一期望的時(shí)間范圍內(nèi),通常需要人工操作來調(diào)節(jié)輸入信號(hào)的上升下降時(shí)間,操作較復(fù)雜且花費(fèi)的時(shí)間較長(zhǎng),因此有必要提供一種能夠自動(dòng)調(diào)節(jié)輸出信號(hào)上升下降時(shí)間的信號(hào)調(diào)節(jié)電路。
發(fā)明內(nèi)容鑒于以上內(nèi)容,有必要提供一種結(jié)構(gòu)簡(jiǎn)單且能夠自動(dòng)調(diào)節(jié)輸出信號(hào)上升下降時(shí)間的信號(hào)調(diào)節(jié)電路。一種信號(hào)調(diào)節(jié)電路,用于自動(dòng)調(diào)節(jié)輸出信號(hào)的上升下降時(shí)間,所述信號(hào)調(diào)節(jié)電路包括一第一數(shù)據(jù)輸入端、一第二數(shù)據(jù)輸入端、一與所述第一數(shù)據(jù)輸入端及所述第二數(shù)據(jù)輸入端相連的數(shù)據(jù)驅(qū)動(dòng)器、一與所述數(shù)據(jù)驅(qū)動(dòng)器相連的第一輸出端、一與所述數(shù)據(jù)驅(qū)動(dòng)器相連的第二輸出端、一與所述第一輸出端及所述第二輸出端相連的時(shí)間檢測(cè)器、一與所述時(shí)間檢測(cè)器相連的放大器、一與所述放大器相連的第一比較器、一與所述放大器相連的第二比較器及一與所述第一比較器及所述第二比較器相連的數(shù)字編碼器。優(yōu)選地,所述第一數(shù)據(jù)輸入端與所述第二數(shù)據(jù)輸入端輸入一對(duì)差分?jǐn)?shù)據(jù)信號(hào)至所述數(shù)據(jù)驅(qū)動(dòng)器,所述數(shù)據(jù)驅(qū)動(dòng)器將接收的差分?jǐn)?shù)據(jù)信號(hào)轉(zhuǎn)換為一對(duì)模擬差分信號(hào)通過所述第一輸出端與所述第二輸出端輸出至所述時(shí)間檢測(cè)器,所述時(shí)間檢測(cè)器將接收的差分信號(hào)的上升下降時(shí)間轉(zhuǎn)換為一電壓值與上升下降時(shí)間的值成比例的電壓信號(hào)輸入至所述放大器,所述放大器將所述電壓信號(hào)進(jìn)行放大后分別通過所述第一比較器及所述第二比較器與期望上升下降時(shí)間的上限值及下限值比較后輸出比較結(jié)果至所述數(shù)字編碼器,所述數(shù)字編碼器將比較結(jié)果進(jìn)行編碼后輸出相應(yīng)的調(diào)節(jié)信號(hào)至所述數(shù)據(jù)驅(qū)動(dòng)器,所述數(shù)據(jù)驅(qū)動(dòng)器根據(jù)接收的調(diào)節(jié)信號(hào)將所述第一輸出端與所述第二輸出端輸出信號(hào)的上升下降時(shí)間調(diào)節(jié)至期望上升下降時(shí)間的范圍。優(yōu)選地,所述信號(hào)調(diào)節(jié)電路還包括一開關(guān)控制電路、一第一差分信號(hào)輸入端、一第二差分信號(hào)輸入端、一第一開關(guān)、一第二開關(guān)、一第三開關(guān)、一第四開關(guān)、一第一電容及一第二電容,所述第一差分信號(hào)輸入端與所述第二差分信號(hào)輸入端用于輸入一對(duì)標(biāo)準(zhǔn)的差分電壓信號(hào),所述開關(guān)控制電路用于控制所述第一開關(guān)、所述第二開關(guān)、所述第三開關(guān)及所述第四開關(guān)的開啟與閉合。優(yōu)選地,所述開關(guān)控制電路包括一或門及一非門,所述或門的兩個(gè)輸入端分別與所述第一開關(guān)及所述第二開關(guān)相連,所述或門的輸出端與所述非門的輸入端相連,所述非門的輸出端與所述第三開關(guān)相連,所述第三開關(guān)為所述數(shù)據(jù)驅(qū)動(dòng)器的開關(guān),所述數(shù)據(jù)驅(qū)動(dòng)器在所述第三開關(guān)為高電平時(shí)工作。優(yōu)選地,所述第一差分信號(hào)輸入端通過所述第四開關(guān)與所述時(shí)間檢測(cè)器的一正相輸入端相連,所述第二差分信號(hào)輸入端通過所述第四開關(guān)與所述時(shí)間檢測(cè)器的一反相輸入端相連,所述時(shí)間檢測(cè)器的一輸出端與所述放大器的一輸入端相連,所述放大器的一輸出端通過所述第一開關(guān)與所述第一比較器的一正相輸入端及所述第一電容的一端相連,所述第一電容的另一端接地,所述放大器的輸出端還通過所述第三開關(guān)與所述第一比較器的一反相輸入端相連,所述放大器的輸出端通過所述第二開關(guān)與所述第二比較器的一反相輸入端及所述第二電容的一端相連,所述第二電容的另一端接地,所述放大器的輸出端還通過所述第三開關(guān)與所述第二比較器的一正相輸入端相連。優(yōu)選地,所述第一比較器的一輸出端與所述第二比較器的一輸出端分別與所述數(shù)字編碼器的兩輸入端相連,所述第一比較器的輸出端與所述第二比較器的輸出端分別與所述數(shù)字編碼器的兩輸入端相連。優(yōu)選地,所述數(shù)字編碼器的輸出端與所述數(shù)據(jù)驅(qū)動(dòng)器的控制端相連,所述數(shù)字編碼器將所述第一比較器與所述第二比較器輸出的比較結(jié)果進(jìn)行編碼,并輸出用于調(diào)節(jié)輸出信號(hào)上升下降時(shí)間的調(diào)節(jié)信號(hào)至所述數(shù)據(jù)驅(qū)動(dòng)器的控制端。優(yōu)選地,所述第一數(shù)據(jù)輸入端與所述數(shù)據(jù)驅(qū)動(dòng)器的一正相輸入端相連,所述第二數(shù)據(jù)輸入端與所述數(shù)據(jù)驅(qū)動(dòng)器的一反相輸入端相連,所述數(shù)據(jù)驅(qū)動(dòng)器的輸出端通過所述第一輸出端與所述時(shí)間檢測(cè)器的正相輸入端相連,并通過所述第二輸出端與所述時(shí)間檢測(cè)器的反相輸入端相連。相對(duì)現(xiàn)有技術(shù),本實(shí)用新型信號(hào)調(diào)節(jié)電路能夠自動(dòng)調(diào)節(jié)輸出信號(hào)的上升下降時(shí)間,當(dāng)上升下降時(shí)間的期望范圍從外部錄入后,本實(shí)用新型會(huì)自動(dòng)將輸出信號(hào)的上升下降時(shí)間調(diào)至期望范圍內(nèi),電路結(jié)構(gòu)簡(jiǎn)單。
圖1為本實(shí)用新型信號(hào)調(diào)節(jié)電路的電路框圖。圖2為本實(shí)用新型信號(hào)調(diào)節(jié)電路較佳實(shí)施方式的電路圖。
具體實(shí)施方式
請(qǐng)參閱圖1,本實(shí)用新型信號(hào)調(diào)節(jié)電路包括一第一數(shù)據(jù)輸入端、一第二數(shù)據(jù)輸入端、一與該第一數(shù)據(jù)輸入端及該第二數(shù)據(jù)輸入端相連的數(shù)據(jù)驅(qū)動(dòng)器、一與該數(shù)據(jù)驅(qū)動(dòng)器相連的第一輸出端、一與該數(shù)據(jù)驅(qū)動(dòng)器相連的第二輸出端、一與該第一輸出端及該第二輸出端相連的時(shí)間檢測(cè)器、一與該時(shí)間檢測(cè)器相連的放大器、一與該放大器相連的第一比較器、 一與該放大器相連的第二比較器及一與該第一比較器及該第二比較器相連的數(shù)字編碼器。請(qǐng)參閱圖2,圖2為本實(shí)用新型信號(hào)調(diào)節(jié)電路較佳實(shí)施方式的電路圖,其包括一開關(guān)控制電路、一第一差分信號(hào)輸入端IN+、一第二差分信號(hào)輸入端IN-、一時(shí)間檢測(cè)器Tl、一放大器0PM1、一第一比較器CMP1、一第二比較器CMP2、一數(shù)字編碼器CODE、一數(shù)據(jù)驅(qū)動(dòng)器 DRIVE、一第一數(shù)據(jù)輸入端DATA+、一第二數(shù)據(jù)輸入端DATA-、一第一輸出端Vout+、一第二輸出端Vout-、一第一開關(guān)Φ 1、一第二開關(guān)Φ2、一第三開關(guān)Φ3、一第四開關(guān)Φ4、一第一電容 Cl及一第二電容C2。該開關(guān)控制電路包括一或門OR及一非門INV,該或門OR的兩個(gè)輸入端分別與該第一開關(guān)Φ 1及該第二開關(guān)Φ2相連,該或門OR的輸出端與該非門INV的輸入端相連,該非門INV的輸出端與該第三開關(guān)Φ3相連。該第一差分信號(hào)輸入端IN+與該第二差分信號(hào)輸入端IN-用于輸入一對(duì)標(biāo)準(zhǔn)的差分電壓信號(hào);該時(shí)間檢測(cè)器Tl用于將該第一差分信號(hào)輸入端IN+與該第二差分信號(hào)輸入端IN-輸入的差分電壓信號(hào)或該第一輸出端Vout+與該第二輸出端Vout-輸出的差分電壓信號(hào)的上升下降時(shí)間轉(zhuǎn)換為一電壓信號(hào)Vrf,且上升下降時(shí)間的值與電壓信號(hào)Vrf的電壓值成比例關(guān)系;該放大器OPMl用于將電壓信號(hào)Vrf放大為一電壓信號(hào)Vb,以便于該第一比較器CMPl與該第二比較器CMP2更加容易進(jìn)行電壓比較;該第一比較器CMPl用于比較該電壓信號(hào)Vb與一第一電壓Vl之間的大小,并輸出一比較結(jié)果Voutl ;該第二比較器CMP2用于比較該電壓信號(hào)Vb與一第二電壓V2之間的大小, 并輸出一比較結(jié)果Vout2 ;該數(shù)字編碼器CODE用于對(duì)比較結(jié)果Voutl、Vout2進(jìn)行編碼,以輸出三位調(diào)節(jié)信號(hào)A0、A1、A2 ;該第一數(shù)據(jù)輸入端DATA+與該第二數(shù)據(jù)輸入端DATA-用于輸入一對(duì)差分?jǐn)?shù)據(jù)信號(hào);該數(shù)據(jù)驅(qū)動(dòng)器DRIVE用于將第一數(shù)據(jù)輸入端DATA+與第二數(shù)據(jù)輸入端DATA-輸入的一對(duì)差分?jǐn)?shù)據(jù)信號(hào)轉(zhuǎn)換為一對(duì)模擬的差分信號(hào)并分別驅(qū)動(dòng)到該第一輸出端Vout+與該第二輸出端Vout-上,并根據(jù)接收的三位調(diào)節(jié)信號(hào)A0、A1、A2來調(diào)節(jié)該第一輸出端Vout+與該第二輸出端Vout-上輸出信號(hào)的上升下降時(shí)間。該第三開關(guān)Φ3為該數(shù)據(jù)驅(qū)動(dòng)器DRIVE的開關(guān),該數(shù)據(jù)驅(qū)動(dòng)器DRIVE只有在該第三開關(guān)Φ3為高電平時(shí)工作。該第一電壓Vl與該第二電壓V2分別為期望上升下降時(shí)間的上限值與下限值。本實(shí)用新型信號(hào)調(diào)節(jié)電路較佳實(shí)施方式的具體電路連接關(guān)系如下該第一差分信號(hào)輸入端IN+通過該第四開關(guān)Φ4與該時(shí)間檢測(cè)器Tl的一正相輸入端相連,該第二差分信號(hào)輸入端IN-通過該第四開關(guān)Φ4與該時(shí)間檢測(cè)器Tl的一反相輸入端相連,該時(shí)間檢測(cè)器 Tl的一輸出端輸出電壓信號(hào)Vrf至該放大器OPMl的一輸入端,該放大器OPMl的一輸出端輸出電壓信號(hào)Vb,該放大器OPMl的輸出端通過該第一開關(guān)Φ 1與該第一比較器CMPl的一正相輸入端及該第一電容Cl的一端相連,該第一電容Cl的另一端接地。該放大器OPMl的輸出端通過該第三開關(guān)Φ3與該第一比較器CMPl的一反相輸入端相連,該放大器OPMl的輸出端通過該第二開關(guān)Φ2與該第二比較器CMP2的一反相輸入端及該第二電容C2的一端相連,該第二電容C2的另一端接地,該放大器OPMl的輸出端通過該第三開關(guān)Φ3與該第二比較器CMP2的一正相輸入端相連。該第一比較器CMPl的一輸出端與該第二比較器CMP2 的一輸出端分別與該數(shù)字編碼器CODE的兩輸入端相連,該第一比較器CMPl的輸出端輸出比較結(jié)果Vout 1至該數(shù)字編碼器CODE的一輸入端inl,該第二比較器CMP2的輸出端輸出比較結(jié)果Vout2至該數(shù)字編碼器CODE的一輸入端in2。該數(shù)字編碼器CODE的輸出端outO、 outUout2與該數(shù)據(jù)驅(qū)動(dòng)器DRIVE的控制端相連,并分別輸出三位調(diào)節(jié)信號(hào)A0、A1、A2至該數(shù)據(jù)驅(qū)動(dòng)器DRIVE的控制端。該第一數(shù)據(jù)輸入端DATA+與該數(shù)據(jù)驅(qū)動(dòng)器DRIVE的一正相輸入端相連,該第二數(shù)據(jù)輸入端DATA-與該數(shù)據(jù)驅(qū)動(dòng)器DRIVE的一反相輸入端相連。該數(shù)據(jù)驅(qū)動(dòng)器DRIVE的輸出端通過該第一輸出端Vout+與該時(shí)間檢測(cè)器Tl的正相輸入端相連,并通過該第二輸出端Vout-與該時(shí)間檢測(cè)器Tl的反相輸入端相連。本實(shí)用新型信號(hào)調(diào)節(jié)電路的工作原理分析如下[0021]第一過程期望范圍的錄入該第三開關(guān)Φ3的電平必須始終為低電平,以保證數(shù)據(jù)驅(qū)動(dòng)器DRIVE始終關(guān)閉,同時(shí)保證電壓信號(hào)Vb與該第一比較器CMPl的反相輸入端始終斷開,該電壓信號(hào)Vb與該第二比較器CMP2的正相輸入端始終斷開。現(xiàn)在開始進(jìn)行期望范圍的錄入,首先,開啟該第一開關(guān)Φ 1,即將該第一開關(guān)Φ 1置為高電平,進(jìn)行期望范圍的上限錄入,即錄入上升下降時(shí)間的最大值。由于該第四開關(guān)Φ4為該第一開關(guān)Φ1與該第二開關(guān)Φ2的或,故此時(shí)該第四開關(guān)Φ4為高電平,該第一差分信號(hào)輸入端IN+與該第二差分信號(hào)輸入端IN-輸入一對(duì)標(biāo)準(zhǔn)的差分電壓信號(hào)至該時(shí)間檢測(cè)器Tl的輸入端,其上升下降時(shí)間即為期望錄入的上限值。此時(shí)該時(shí)間檢測(cè)器Tl會(huì)對(duì)輸入的標(biāo)準(zhǔn)的差分電壓信號(hào)的上升下降時(shí)間進(jìn)行檢測(cè),并生成一與其成正比例的電壓值Vrf 1,該電壓值Vrfl經(jīng)過該放大器OPMl進(jìn)行一定比例的放大后輸出一電壓Vbl,該電壓Vbl對(duì)該第一電容Cl進(jìn)行充電,直到該第一電壓Vl等于該電壓 Vbl,至此,期望范圍上限的錄入結(jié)束;此時(shí)將該第一開關(guān)Φ1置為低電平,然后將該第二開關(guān)Φ2置為高電平,進(jìn)行期望范圍下限的錄入,由于該第四開關(guān)Φ4為該第一開關(guān)Φ 1與該第二開關(guān)Φ2的或,故此時(shí)該第四開關(guān)Φ4為高電平,該第一差分信號(hào)輸入端IN+與該第二差分信號(hào)輸入端IN-輸入另一對(duì)標(biāo)準(zhǔn)的差分電壓信號(hào)至該時(shí)間檢測(cè)器Tl的輸入端,其上升下降時(shí)間即為期望錄入的下限值。此時(shí)該時(shí)間檢測(cè)器Tl會(huì)對(duì)輸入的標(biāo)準(zhǔn)的差分電壓信號(hào)的上升下降時(shí)間進(jìn)行檢測(cè),并生成一與其成正比例的電壓值Vrf2,該電壓值Vrf2經(jīng)過該放大器OPMl進(jìn)行一定比例的放大后輸出一電壓Vb2,該電壓Vb2對(duì)該第二電容C2進(jìn)行充電, 直到該第二電壓V2等于該電壓Vb2,至此,期望范圍下限的錄入結(jié)束;此時(shí)將該第二開關(guān) Φ2置為低電平。至此,第一過程結(jié)束。第二過程輸出信號(hào)上升下降時(shí)間的自動(dòng)調(diào)節(jié)該第一開關(guān)Φ1與該第二開關(guān)Φ2的電平必須始終為低電平,以保證該第一電壓 Vl與該第二電壓V2電平的恒定,并屏蔽該第一差分信號(hào)輸入端IN+與該第二差分信號(hào)輸入端IN-。首先,開啟該第三開關(guān)Φ3,即將該第三開關(guān)Φ3置為高電平,此時(shí)該數(shù)據(jù)驅(qū)動(dòng)器 DRIVE開始將該第一數(shù)據(jù)輸入端DATA+與該第二數(shù)據(jù)輸入端DATA-輸入的差分?jǐn)?shù)據(jù)信號(hào)驅(qū)動(dòng)到該第一輸出端Vout+與該第二輸出端Vout-上,同時(shí)該時(shí)間檢測(cè)器Tl的輸入差分信號(hào)為該第一輸出端Vout+與該第二輸出端Vout-上輸出的信號(hào),即此時(shí)檢測(cè)的是該第一輸出端Vout+與該第二輸出端Vout-上信號(hào)的上升下降時(shí)間,并將其轉(zhuǎn)換為一輸出電壓Vrf3,該電壓Vrf 3經(jīng)過該放大器OPMl后放大為一電壓Vb3,該電壓Vb3同時(shí)作為該第一比較器CMP1 與該第二比較器CMP2的輸入,并與該第一電壓Vl與該第二電壓V2進(jìn)行比較,當(dāng)且僅當(dāng)該電壓Vb3小于該第一電壓Vl且大于該第二電壓V2時(shí),此時(shí)比較結(jié)果Voutl、Vout2同時(shí)為高電平,該第一輸出端Vout+與該第二輸出端Vout-輸出信號(hào)的上升下降時(shí)間才進(jìn)入了期望范圍,否則,該數(shù)字編碼器CODE與該數(shù)據(jù)驅(qū)動(dòng)器DRIVE將根據(jù)比較結(jié)果Voutl、Vout2不斷進(jìn)行調(diào)整,直到使得比較結(jié)果V0Utl、V0Ut2同時(shí)為高電平,即直到將該第一輸出端Vout+ 與該第二輸出端Vout-輸出信號(hào)的上升下降時(shí)間調(diào)進(jìn)期望范圍內(nèi)。本實(shí)用新型信號(hào)調(diào)節(jié)電路能夠自動(dòng)調(diào)節(jié)輸出信號(hào)的上升下降時(shí)間,當(dāng)上升下降時(shí)間的期望范圍從外部錄入后,本實(shí)用新型會(huì)自動(dòng)將輸出信號(hào)的上升下降時(shí)間調(diào)至期望范圍內(nèi),電路結(jié)構(gòu)簡(jiǎn)單。
權(quán)利要求1.一種信號(hào)調(diào)節(jié)電路,用于自動(dòng)調(diào)節(jié)輸出信號(hào)的上升下降時(shí)間,其特征在于所述信號(hào)調(diào)節(jié)電路包括一第一數(shù)據(jù)輸入端、一第二數(shù)據(jù)輸入端、一與所述第一數(shù)據(jù)輸入端及所述第二數(shù)據(jù)輸入端相連的數(shù)據(jù)驅(qū)動(dòng)器、一與所述數(shù)據(jù)驅(qū)動(dòng)器相連的第一輸出端、一與所述數(shù)據(jù)驅(qū)動(dòng)器相連的第二輸出端、一與所述第一輸出端及所述第二輸出端相連的時(shí)間檢測(cè)器、 一與所述時(shí)間檢測(cè)器相連的放大器、一與所述放大器相連的第一比較器、一與所述放大器相連的第二比較器及一與所述第一比較器及所述第二比較器相連的數(shù)字編碼器。
2.如權(quán)利要求1所述的信號(hào)調(diào)節(jié)電路,其特征在于所述第一數(shù)據(jù)輸入端與所述第二數(shù)據(jù)輸入端輸入一對(duì)差分?jǐn)?shù)據(jù)信號(hào)至所述數(shù)據(jù)驅(qū)動(dòng)器,所述數(shù)據(jù)驅(qū)動(dòng)器將接收的差分?jǐn)?shù)據(jù)信號(hào)轉(zhuǎn)換為一對(duì)模擬差分信號(hào)通過所述第一輸出端與所述第二輸出端輸出至所述時(shí)間檢測(cè)器,所述時(shí)間檢測(cè)器將接收的差分信號(hào)的上升下降時(shí)間轉(zhuǎn)換為一電壓值與上升下降時(shí)間的值成比例的電壓信號(hào)輸入至所述放大器,所述放大器將所述電壓信號(hào)進(jìn)行放大后分別通過所述第一比較器及所述第二比較器與期望上升下降時(shí)間的上限值及下限值比較后輸出比較結(jié)果至所述數(shù)字編碼器,所述數(shù)字編碼器將比較結(jié)果進(jìn)行編碼后輸出相應(yīng)的調(diào)節(jié)信號(hào)至所述數(shù)據(jù)驅(qū)動(dòng)器,所述數(shù)據(jù)驅(qū)動(dòng)器根據(jù)接收的調(diào)節(jié)信號(hào)將所述第一輸出端與所述第二輸出端輸出信號(hào)的上升下降時(shí)間調(diào)節(jié)至期望上升下降時(shí)間的范圍。
3.如權(quán)利要求2所述的信號(hào)調(diào)節(jié)電路,其特征在于所述信號(hào)調(diào)節(jié)電路還包括一開關(guān)控制電路、一第一差分信號(hào)輸入端、一第二差分信號(hào)輸入端、一第一開關(guān)、一第二開關(guān)、一第三開關(guān)、一第四開關(guān)、一第一電容及一第二電容,所述第一差分信號(hào)輸入端與所述第二差分信號(hào)輸入端用于輸入一對(duì)標(biāo)準(zhǔn)的差分電壓信號(hào),所述開關(guān)控制電路用于控制所述第一開關(guān)、所述第二開關(guān)、所述第三開關(guān)及所述第四開關(guān)的開啟與閉合。
4.如權(quán)利要求3所述的信號(hào)調(diào)節(jié)電路,其特征在于所述開關(guān)控制電路包括一或門及一非門,所述或門的兩個(gè)輸入端分別與所述第一開關(guān)及所述第二開關(guān)相連,所述或門的輸出端與所述非門的輸入端相連,所述非門的輸出端與所述第三開關(guān)相連,所述第三開關(guān)為所述數(shù)據(jù)驅(qū)動(dòng)器的開關(guān),所述數(shù)據(jù)驅(qū)動(dòng)器在所述第三開關(guān)為高電平時(shí)工作。
5.如權(quán)利要求3所述的信號(hào)調(diào)節(jié)電路,其特征在于所述第一差分信號(hào)輸入端通過所述第四開關(guān)與所述時(shí)間檢測(cè)器的一正相輸入端相連,所述第二差分信號(hào)輸入端通過所述第四開關(guān)與所述時(shí)間檢測(cè)器的一反相輸入端相連,所述時(shí)間檢測(cè)器的一輸出端與所述放大器的一輸入端相連,所述放大器的一輸出端通過所述第一開關(guān)與所述第一比較器的一正相輸入端及所述第一電容的一端相連,所述第一電容的另一端接地,所述放大器的輸出端還通過所述第三開關(guān)與所述第一比較器的一反相輸入端相連,所述放大器的輸出端通過所述第二開關(guān)與所述第二比較器的一反相輸入端及所述第二電容的一端相連,所述第二電容的另一端接地,所述放大器的輸出端還通過所述第三開關(guān)與所述第二比較器的一正相輸入端相連。
6.如權(quán)利要求5所述的信號(hào)調(diào)節(jié)電路,其特征在于所述第一比較器的一輸出端與所述第二比較器的一輸出端分別與所述數(shù)字編碼器的兩輸入端相連,所述第一比較器的輸出端與所述第二比較器的輸出端分別與所述數(shù)字編碼器的兩輸入端相連。
7.如權(quán)利要求6所述的信號(hào)調(diào)節(jié)電路,其特征在于所述數(shù)字編碼器的輸出端與所述數(shù)據(jù)驅(qū)動(dòng)器的控制端相連,所述數(shù)字編碼器將所述第一比較器與所述第二比較器輸出的比較結(jié)果進(jìn)行編碼,并輸出用于調(diào)節(jié)輸出信號(hào)上升下降時(shí)間的調(diào)節(jié)信號(hào)至所述數(shù)據(jù)驅(qū)動(dòng)器的控制端。
8.如權(quán)利要求7所述的信號(hào)調(diào)節(jié)電路,其特征在于所述第一數(shù)據(jù)輸入端與所述數(shù)據(jù)驅(qū)動(dòng)器的一正相輸入端相連,所述第二數(shù)據(jù)輸入端與所述數(shù)據(jù)驅(qū)動(dòng)器的一反相輸入端相連,所述數(shù)據(jù)驅(qū)動(dòng)器的輸出端通過所述第一輸出端與所述時(shí)間檢測(cè)器的正相輸入端相連, 并通過所述第二輸出端與所述時(shí)間檢測(cè)器的反相輸入端相連。
專利摘要一種信號(hào)調(diào)節(jié)電路,用于自動(dòng)調(diào)節(jié)輸出信號(hào)的上升下降時(shí)間,所述信號(hào)調(diào)節(jié)電路包括一第一數(shù)據(jù)輸入端、一第二數(shù)據(jù)輸入端、一與所述第一數(shù)據(jù)輸入端及所述第二數(shù)據(jù)輸入端相連的數(shù)據(jù)驅(qū)動(dòng)器、一與所述數(shù)據(jù)驅(qū)動(dòng)器相連的第一輸出端、一與所述數(shù)據(jù)驅(qū)動(dòng)器相連的第二輸出端、一與所述第一輸出端及所述第二輸出端相連的時(shí)間檢測(cè)器、一與所述時(shí)間檢測(cè)器相連的放大器、一與所述放大器相連的第一比較器、一與所述放大器相連的第二比較器及一與所述第一比較器及所述第二比較器相連的數(shù)字編碼器。本實(shí)用新型結(jié)構(gòu)簡(jiǎn)單。
文檔編號(hào)H03K17/296GK202210786SQ20112021030
公開日2012年5月2日 申請(qǐng)日期2011年6月21日 優(yōu)先權(quán)日2011年6月21日
發(fā)明者范方平 申請(qǐng)人:四川和芯微電子股份有限公司