專利名稱:時(shí)鐘產(chǎn)生電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種集成電路,尤指一種時(shí)鐘產(chǎn)生電路。
背景技術(shù):
時(shí)鐘產(chǎn)生電路是集成電路設(shè)計(jì)的重要部分,通常采用片外晶體或者晶振來(lái)提供精 準(zhǔn)的時(shí)鐘源,但這增加了系統(tǒng)成本,因此設(shè)計(jì)精準(zhǔn)的片內(nèi)時(shí)鐘產(chǎn)生電路十分有必要。在傳統(tǒng)的片內(nèi)時(shí)鐘產(chǎn)生電路中,多采用具有工藝、電壓、溫度等補(bǔ)償?shù)沫h(huán)形振蕩 器,或者采用RC震蕩器。然而具有工藝、電壓、溫度等補(bǔ)償?shù)沫h(huán)形振蕩器設(shè)計(jì)較復(fù)雜,技術(shù) 難度也比較大,RC振蕩器設(shè)計(jì)簡(jiǎn)單,但因?yàn)槭茈娮?、電容的工藝偏差影響?dǎo)致時(shí)鐘頻率的精 度受限。
發(fā)明內(nèi)容
鑒于以上內(nèi)容,有必要提供一種結(jié)構(gòu)簡(jiǎn)單,且時(shí)鐘頻率精度較高的時(shí)鐘產(chǎn)生電路。一種時(shí)鐘產(chǎn)生電路,包括一第一電流源、一與所述第一電流源相連的電阻、一第二 電流源、一與所述第二電流源相連的第一選通電路、一與所述第二電流源相連的第二選通 電路、一與所述第一選通電路及所述第二選通電路相連的電容、一與所述第一電流源及所 述電容相連的第一比較器、一與所述第一電流源及所述電容相連的第二比較器及一與所述 第一比較器及所述第二比較器相連的RS觸發(fā)器,所述RS觸發(fā)器輸出一時(shí)鐘信號(hào)至所述第 一選通電路的輸入控制端及所述第二選通電路的輸入控制端,當(dāng)所述第一選通電路被選通 時(shí),所述第二電流源對(duì)所述電容進(jìn)行充電,當(dāng)所述第二選通電路被選通時(shí),所述第二電流源 對(duì)所述電容進(jìn)行放電。相對(duì)現(xiàn)有技術(shù),本發(fā)明時(shí)鐘產(chǎn)生電路結(jié)構(gòu)簡(jiǎn)單,工藝偏差小,成本較低,且該時(shí)鐘 產(chǎn)生電路的時(shí)鐘周期只與電容和電流比值有關(guān),消除了電阻的影響因素,最大可能的提高 了時(shí)鐘精度。
圖1為本發(fā)明時(shí)鐘產(chǎn)生電路較佳實(shí)施方式的原理結(jié)構(gòu)圖。圖2為本發(fā)明時(shí)鐘產(chǎn)生電路較佳實(shí)施方式的電路圖。圖3為本發(fā)明時(shí)鐘產(chǎn)生電路另一種實(shí)施方式的電路圖。
具體實(shí)施例方式請(qǐng)參閱圖1,本發(fā)明時(shí)鐘產(chǎn)生電路較佳實(shí)施方式包括一第一電流源II、一第二 電流源12、一與該第一電流源Il相連的電阻R、一電容C、一與該電容C相連的第一比較 器CMP1、一與該電容C相連的第二比較器CMP2、一與該第一比較器CMPl及該第二比較 器CMP2相連的RS觸發(fā)器、一與該第二電流源12相連的第一選通電路及一第二選通電路。在本實(shí)施方式中,該第一電流源π與
權(quán)利要求
一種時(shí)鐘產(chǎn)生電路,其特征在于所述時(shí)鐘產(chǎn)生電路包括一第一電流源、一與所述第一電流源相連的電阻、一第二電流源、一與所述第二電流源相連的第一選通電路、一與所述第二電流源相連的第二選通電路、一與所述第一選通電路及所述第二選通電路相連的電容、一與所述第一電流源及所述電容相連的第一比較器、一與所述第一電流源及所述電容相連的第二比較器及一與所述第一比較器及所述第二比較器相連的RS觸發(fā)器,所述RS觸發(fā)器輸出一時(shí)鐘信號(hào)至所述第一選通電路的輸入控制端及所述第二選通電路的輸入控制端,當(dāng)所述第一選通電路被選通時(shí),所述第二電流源對(duì)所述電容進(jìn)行充電,當(dāng)所述第二選通電路被選通時(shí),所述第二電流源對(duì)所述電容進(jìn)行放電。
2.如權(quán)利要求1所述的時(shí)鐘產(chǎn)生電路,其特征在于所述電阻為R,所述第一電流源與i成比例,所述第二電流源與‘成比例。 KK
3.如權(quán)利要求2所述的時(shí)鐘產(chǎn)生電路,其特征在于所述第一電流源包括一第一電源 端及一第一接地端,所述電阻的其中一端與所述第一電源端及所述第一比較器的一正相輸 入端相連,所述電阻的另一端與所述第一接地端及所述第二比較器的一反相輸入端相連。
4.如權(quán)利要求3所述的時(shí)鐘產(chǎn)生電路,其特征在于所述第一選通電路為一第一開(kāi)關(guān), 所述第二選通電路為一第二開(kāi)關(guān),所述第二電流源包括一第二電源端及一第二接地端,所 述第一開(kāi)關(guān)的一端與所述第二電源端相連,另一端與所述電容的一端及所述第一比較器的 一反相輸入端相連,所述第二開(kāi)關(guān)的一端與所述第二接地端相連,另一端與所述電容的一 端及所述第二比較器的的一正相輸入端相連。
5 如權(quán)利要求3所述的時(shí)鐘產(chǎn)生電路,其特征在于所述第一選通電路為一第一開(kāi)關(guān) 電路,所述第二選通電路為一第二開(kāi)關(guān)電路,所述第二電流源包括一第二電源端及一第二 接地端,所述第一開(kāi)關(guān)的一端與所述第二電源端相連,另一端與所述電容的一端及所述第 一比較器的一反相輸入端相連,所述第二開(kāi)關(guān)的一端與所述第二接地端相連,另一端與所 述電容的一端及所述第二比較器的的一正相輸入端相連。
6.如權(quán)利要求4所述的時(shí)鐘產(chǎn)生電路,其特征在于所述第一比較器的一輸出端與所 述RS觸發(fā)器的一輸入觸發(fā)端相連,所述第二比較器的一輸出端與所述RS觸發(fā)器的一復(fù)位 端相連,所述RS觸發(fā)器的一輸出端輸出所述時(shí)鐘信號(hào)。
7.如權(quán)利要求1所述的時(shí)鐘產(chǎn)生電路,其特征在于所述第一電流源包括一第一場(chǎng)效 應(yīng)管MP1、一與所述第一場(chǎng)效應(yīng)管MPl相連的第二場(chǎng)效應(yīng)管MP2、一與所述第一場(chǎng)效應(yīng)管MPl 相連的第九場(chǎng)效應(yīng)管MNl、一與所述第二場(chǎng)效應(yīng)管MP2相連的第十場(chǎng)效應(yīng)管MN2及一與所述 第十場(chǎng)效應(yīng)管MN2相連的電阻Rl,所述第二場(chǎng)效應(yīng)管MP2通過(guò)一第三場(chǎng)效應(yīng)管MP3與所述 電阻的一端相連,所述電阻Rl通過(guò)一第十一場(chǎng)效應(yīng)管MN3與所述電阻的另一端相連。
8.如權(quán)利要求1所述的時(shí)鐘產(chǎn)生電路,其特征在于所述第二電流源包括一第四場(chǎng)效 應(yīng)管MP4、一與所述第四場(chǎng)效應(yīng)管MP4相連的第五場(chǎng)效應(yīng)管MP5、一與所述第五場(chǎng)效應(yīng)管MP5 相連的第六場(chǎng)效應(yīng)管MP6、一與所述第四場(chǎng)效應(yīng)管MP4相連的第十二場(chǎng)效應(yīng)管MN4、一與所 述第十二場(chǎng)效應(yīng)管MN4相連的第十三場(chǎng)效應(yīng)管麗5、一與所述第六場(chǎng)效應(yīng)管MP6相連的第 十四場(chǎng)效應(yīng)管MN6及一與所述第十三場(chǎng)效應(yīng)管MN5相連的電阻R2。
9.如權(quán)利要求1所述的時(shí)鐘產(chǎn)生電路,其特征在于所述第一選通電路包括一第八 場(chǎng)效應(yīng)管MP8,所述第二選通電路包括一與所述第八場(chǎng)效應(yīng)管MP8相連的第十六場(chǎng)效應(yīng)管MN8。
10.如權(quán)利要求9所述的時(shí)鐘產(chǎn)生電路,其特征在于所述第二電流源通過(guò)一第七場(chǎng)效 應(yīng)管MP7與所述第八場(chǎng)效應(yīng)管MP8相連,并通過(guò)一第十五場(chǎng)效應(yīng)管MN7與所述第十六場(chǎng)效 應(yīng)管MN8相連。
全文摘要
一種時(shí)鐘產(chǎn)生電路,包括一第一電流源、一與第一電流源相連的電阻、一第二電流源、一與第二電流源相連的第一選通電路、一與第二電流源相連的第二選通電路、一與第一選通電路及第二選通電路相連的電容、一與第一電流源及電容相連的第一比較器、一與第一電流源及電容相連的第二比較器及一與第一比較器及第二比較器相連的RS觸發(fā)器,所述RS觸發(fā)器輸出一時(shí)鐘信號(hào)至第一選通電路的輸入控制端及第二選通電路的輸入控制端,當(dāng)所述第一選通電路被選通時(shí),所述第二電流源對(duì)所述電容進(jìn)行充電,當(dāng)所述第二選通電路被選通時(shí),所述第二電流源對(duì)所述電容進(jìn)行放電。本發(fā)明結(jié)構(gòu)簡(jiǎn)單,工藝偏差小,成本較低,最大可能的提高了時(shí)鐘精度。
文檔編號(hào)H03K3/011GK101997521SQ20101056711
公開(kāi)日2011年3月30日 申請(qǐng)日期2010年11月30日 優(yōu)先權(quán)日2010年11月30日
發(fā)明者呂亞蘭, 吳召雷, 武國(guó)勝 申請(qǐng)人:四川和芯微電子股份有限公司