專利名稱:一種模數(shù)轉(zhuǎn)換電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明屬于信號(hào)處理電路技術(shù)領(lǐng)域,具體地說,是涉及一種將模擬信號(hào)轉(zhuǎn)換為數(shù) 字信號(hào)的電子電路。
背景技術(shù):
對于一個(gè)復(fù)雜的電路系統(tǒng),經(jīng)常要面對模擬電路與數(shù)字電路共存的情況。為了降 低系統(tǒng)的復(fù)雜程度和成本,經(jīng)常會(huì)共用部分電路。比如在系統(tǒng)中有一個(gè)模擬的時(shí)鐘信號(hào),為 這個(gè)系統(tǒng)的模塊電路部分提供工作時(shí)鐘,同時(shí),這個(gè)系統(tǒng)的數(shù)字電路部分也存在一個(gè)模塊 需要一個(gè)時(shí)鐘信號(hào)。但是,由于此模擬的時(shí)鐘信號(hào)的電平和占空比等問題,不能直接提供給 數(shù)字電路部分,這就需要一個(gè)電路對所述的模擬時(shí)鐘信號(hào)進(jìn)行轉(zhuǎn)化。圖1列舉了目前一般多模塊系統(tǒng)當(dāng)中的時(shí)鐘處理方案,即模擬電路部分和數(shù)字電 路部分采用單獨(dú)的時(shí)鐘單元提供時(shí)鐘信號(hào)。圖1中,模擬電路模塊根據(jù)自己的需求輸出一 個(gè)使能信號(hào),進(jìn)而控制電源及時(shí)鐘管理模塊內(nèi)部的時(shí)鐘電路是否通過其時(shí)鐘輸出管腳CLK_ OUT輸出模擬時(shí)鐘信號(hào)到模擬電路模塊的時(shí)鐘輸入管腳CLK_A。在模擬時(shí)鐘信號(hào)的傳輸線 路中串聯(lián)有隔直電容C003,其目的是保證通過時(shí)鐘輸出管腳CLK_0UT輸出的交流的時(shí)鐘信 號(hào)可以到達(dá)模擬電路模塊,而其中的直流電平被阻隔。系統(tǒng)中,數(shù)字電路模塊所需的數(shù)字時(shí) 鐘信號(hào)則通過數(shù)字時(shí)鐘晶體振蕩器或者分立器件組成的時(shí)鐘單元輸出提供。采用圖1所示 的時(shí)鐘處理方案的主要問題是系統(tǒng)成本較高。雖然由分離器件組成的時(shí)鐘單元的成本相比 數(shù)字時(shí)鐘晶體振蕩器要低,但是由于它所需要的器件數(shù)量較多,并且要求器件的離散性要 低,因此,應(yīng)用這種方案設(shè)計(jì)出來的系統(tǒng)會(huì)帶來穩(wěn)定性差的問題,比如頻偏、占空比偏差大寸?;诖?,如何降低系統(tǒng)成本、并為系統(tǒng)中的數(shù)字電路模塊提供穩(wěn)定性強(qiáng)的數(shù)字時(shí) 鐘信號(hào)是本發(fā)明所要解決的一項(xiàng)主要問題。
發(fā)明內(nèi)容
本發(fā)明的目的在于提供一種模數(shù)轉(zhuǎn)換電路,以降低系統(tǒng)的硬件成本。為解決上述技術(shù)問題,本發(fā)明采用以下技術(shù)方案予以實(shí)現(xiàn)—種模數(shù)轉(zhuǎn)換電路,包括與非門、與門、隔直電容和反饋電阻;所述與非門的第一 輸入端子通過隔直電容接收待轉(zhuǎn)換的模擬信號(hào),第二輸入端子接收數(shù)字電路模塊輸出的使 能信號(hào),所述與非門將接收到的兩路信號(hào)進(jìn)行與非運(yùn)算后,輸出至所述的與門同所述數(shù)字 電路模塊輸出的使能信號(hào)進(jìn)行與運(yùn)算后,輸出轉(zhuǎn)換后的數(shù)字信號(hào)至所述的數(shù)字電路模塊; 所述反饋電阻連接在所述與非門的輸出端子與第一輸入端子之間。進(jìn)一步的,所述與非門的供電電壓幅值為VCC ;所述與門的供電電壓幅值為VCC2, 且VCC2等于所述數(shù)字電路模塊的工作電壓幅值;所述模擬信號(hào)的波形峰峰值為V ;其中, V^O. 4XVCC 且 VCC 彡 0. 4XVCC2。優(yōu)選的,所述與非門的供電電壓幅值VCC大于等于所述模擬信號(hào)的波形峰值。
為了匹配數(shù)字電路模塊的輸入阻抗,所述與門的輸出端子通過串聯(lián)的阻抗匹配電 阻連接所述的數(shù)字電路模塊。優(yōu)選的,所述與門的輸出端子通過濾波電容接地,以濾波系統(tǒng)中的高頻噪聲。進(jìn)一步的,所述模擬信號(hào)為模擬時(shí)鐘信號(hào),通過所述與非門和非門轉(zhuǎn)換生成數(shù)字 時(shí)鐘信號(hào),輸出至數(shù)字電路模塊的時(shí)鐘輸入管腳,為數(shù)字電路模塊提供穩(wěn)定的時(shí)鐘信號(hào)。又進(jìn)一步的,所述模擬時(shí)鐘信號(hào)由時(shí)鐘電路輸出,所述時(shí)鐘電路的使能端接收所 述數(shù)字電路模塊輸出的使能信號(hào),所述使能信號(hào)為時(shí)鐘使能信號(hào),且高電平有效。再進(jìn)一步的,所述時(shí)鐘電路輸出的模擬時(shí)鐘信號(hào)通過另一隔直電容同時(shí)傳輸至模 擬電路模塊的時(shí)鐘輸入管腳,所述模擬電路模塊的時(shí)鐘使能信號(hào)輸出管腳連接所述時(shí)鐘電 路的使能端。為了避免通過模擬電路模塊和數(shù)字電路模塊輸出的兩路時(shí)鐘使能信號(hào)相互影響, 在兩路時(shí)鐘使能信號(hào)傳輸線中分別串聯(lián)一路二極管。其中,所述時(shí)鐘電路的使能端連接兩 路二極管的陰極,兩路二極管的陽極分別與所述模擬電路模塊的時(shí)鐘使能信號(hào)輸出管腳和 數(shù)字電路模塊的時(shí)鐘使能信號(hào)輸出管腳一一對應(yīng)連接。更進(jìn)一步的,所述時(shí)鐘電路內(nèi)置于一電源及時(shí)鐘管理模塊中,并與晶體振蕩器相 連接。與現(xiàn)有技術(shù)相比,本發(fā)明的優(yōu)點(diǎn)和積極效果是本發(fā)明的模數(shù)轉(zhuǎn)換電路結(jié)構(gòu)簡單, 成本低,尤其適合應(yīng)用在模擬電路與數(shù)字電路共存的系統(tǒng)中,以將系統(tǒng)中原有的模擬時(shí)鐘 信號(hào)轉(zhuǎn)換為數(shù)字時(shí)鐘信號(hào),為系統(tǒng)中的數(shù)字電路模塊提供其所需的工作時(shí)鐘。由此不僅可 以大幅度降低系統(tǒng)的硬件成本,而且相比現(xiàn)有的數(shù)字時(shí)鐘單元來說,還可以提高系統(tǒng)運(yùn)行 的穩(wěn)定性,避免出現(xiàn)數(shù)字時(shí)鐘信號(hào)頻偏、占空比偏差大等問題。結(jié)合附圖閱讀本發(fā)明實(shí)施方式的詳細(xì)描述后,本發(fā)明的其他特點(diǎn)和優(yōu)點(diǎn)將變得更 加清楚。
圖1是現(xiàn)有多模塊系統(tǒng)中時(shí)鐘處理方案的電路原理框圖;圖2是本發(fā)明所提出的模數(shù)轉(zhuǎn)換電路的一種實(shí)施例的電路原理圖;圖3是將圖2所示模數(shù)轉(zhuǎn)換電路應(yīng)用于多模塊系統(tǒng)中,以將系統(tǒng)中的模擬時(shí)鐘信 號(hào)轉(zhuǎn)換為數(shù)字信號(hào)的電路原理框圖;圖4是圖3所示系統(tǒng)中模擬時(shí)鐘信號(hào)以及通過與非門和與門輸出的信號(hào)波形示意 圖。
具體實(shí)施例方式下面結(jié)合附圖對本發(fā)明的具體實(shí)施方式
進(jìn)行詳細(xì)地描述。實(shí)施例一,本實(shí)施例的模數(shù)轉(zhuǎn)換電路,其核心器件是兩個(gè)邏輯門一個(gè)與非門 SOOl和一個(gè)與門S002,參見圖2所示。其中,與非門SOOl的第一輸入端子連接隔直電容 C002,并通過反饋電阻R002連接其輸出端子。待轉(zhuǎn)換的模擬信號(hào)經(jīng)所述隔直電容C002將 其中的直流電平隔離后,輸出交流的模擬信號(hào)至所述與非門SOOl的第一輸入端子;所述與 非門SOOl的第二輸入端子接收數(shù)字電路模塊輸出的使能信號(hào)EN2,并對接收到的兩路信號(hào)進(jìn)行與非運(yùn)算后,輸出至與門S002的其中一路輸入端子。所述與門S002的另外一路輸入 端子同樣接收來自數(shù)字電路模塊的使能信號(hào)EN2,進(jìn)行與運(yùn)算后,輸出轉(zhuǎn)換后的數(shù)字信號(hào), 傳輸至所述的數(shù)字電路模塊。對于與非門SOOl來說,只要其輸入有一個(gè)為低電平時(shí),輸出恒為高電平;只有兩 個(gè)輸入都為高電平時(shí),輸出才為低電平。而對于與門S002來說,只有其兩個(gè)輸入信號(hào)均為 高電平時(shí),輸出才為高電平;只要其中一個(gè)輸入信號(hào)為低電平,輸出恒為低電平。利用上 述原理,當(dāng)數(shù)字電路模塊輸出的使能信號(hào)EN2為低電平時(shí),無論模擬信號(hào)是低是高,與非門 SOOl和與門S002的輸出都保持一種電平不發(fā)生變化。此狀態(tài)可以在數(shù)字電路模塊未啟動(dòng) 或者不需要接收數(shù)字信號(hào)的情況下,通過輸出無效的低電平使能信號(hào)EN2來阻止所述模數(shù) 轉(zhuǎn)換電路進(jìn)行模擬信號(hào)到數(shù)字信號(hào)的轉(zhuǎn)換過程。而當(dāng)數(shù)字電路模塊輸出的使能信號(hào)EN2 為高電平時(shí),與非門SOOl和與門S002的輸出都會(huì)隨著另外一個(gè)輸入端子的電平變化而變 化。其中,與非門SOOl用來將模擬信號(hào)變成數(shù)字信號(hào)。原理是當(dāng)模擬信號(hào)的電壓值大于 0.7XVCC(其中,VCC為與非門SOOl的供電電壓幅值)時(shí),與非門SOOl輸出低電平;而當(dāng) 模擬信號(hào)的電壓值小于0. 3XVCC時(shí),與非門SOOl輸出高電平。由此可以知道此模數(shù)轉(zhuǎn) 換電路能夠正常工作的條件就是模擬信號(hào)的波形峰峰值V的理論最小值為0. 4XVCC,只有 大于或等于這個(gè)值的模擬信號(hào)才有可能通過圖2所示的模數(shù)轉(zhuǎn)換電路轉(zhuǎn)換成數(shù)字信號(hào)。與 門S002是對與非門SOOl的補(bǔ)充。由于與非門SOOl輸入的時(shí)鐘信號(hào)電壓幅度在不斷變化, 這種變化通過反饋電阻R002影響到與非門SOOl的輸出級(jí),從而導(dǎo)致與非門SOOl輸出的高 電平和低電平不能停留在一個(gè)穩(wěn)定值上,而是在波動(dòng)變化。再通過與門S002進(jìn)行第二次整 形后,能夠?qū)⑦@些不穩(wěn)定的電平波形去除,從而讓輸入到數(shù)字電路模塊的信號(hào)失真更小。由 此,當(dāng)數(shù)字電路模塊需要啟用所述模數(shù)轉(zhuǎn)換電路將系統(tǒng)提供的模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào), 以滿足其接收要求時(shí),只需輸出高電平有效的使能信號(hào)EN2即可。圖2中,電阻R002是一負(fù)反饋電阻,一方面它可以為輸入給與非門SOOl的模擬信 號(hào)提供直流電平,使模擬信號(hào)的中心電平保持在合適的電位上,從而確保通過與非門SOOl 輸出的方波占空比滿足數(shù)字電路模塊的要求。另一方面,電阻R002還可以起到防止自激, 穩(wěn)定輸出的作用。另外,本實(shí)施例在與門S002的輸出端子與數(shù)字電路模塊之間還可以進(jìn)一步串聯(lián) 阻抗匹配電阻R001,針對個(gè)別系統(tǒng)需要調(diào)整這個(gè)電阻ROOl的阻值,以匹配數(shù)字電路模塊的 輸入阻抗。與此同時(shí),與門S002的輸出端子還可以通過濾波電容COOl接地,以濾除系統(tǒng)中
的高頻噪聲,進(jìn)而輸出高質(zhì)量的數(shù)字信號(hào)。下面將圖2所示的模數(shù)轉(zhuǎn)換電路應(yīng)用于圖1所示的多模塊系統(tǒng)中,以將模擬時(shí)鐘 信號(hào)轉(zhuǎn)換為數(shù)字時(shí)鐘信號(hào)為例,來對所述模數(shù)轉(zhuǎn)換電路的工作性能進(jìn)行具體分析。參見圖3所示,將圖2中的隔直電容C002連接到時(shí)鐘電路的時(shí)鐘輸出管腳CLK_ OUT上。所述時(shí)鐘電路可以具體指內(nèi)置于系統(tǒng)中電源及時(shí)鐘管理模塊的內(nèi)部時(shí)鐘電路,外接 晶體振蕩器X001,通過晶體振蕩器XOOl提供基準(zhǔn)時(shí)鐘。為了對所述時(shí)鐘電路輸出的模擬時(shí) 鐘信號(hào)的時(shí)序進(jìn)行控制,將時(shí)鐘電路的使能端EN同時(shí)與系統(tǒng)中的模擬電路模塊和數(shù)字電 路模塊的時(shí)鐘使能信號(hào)輸出管腳EN1、EN2相連接,以接收模擬電路模塊和數(shù)字電路模塊輸 出的使能信號(hào),并在接收到高電平的使能信號(hào)后,通過其時(shí)鐘輸出管腳CLK_0UT輸出模擬 時(shí)鐘信號(hào)。為了防止通過模擬電路模塊和數(shù)字電路模塊輸出的兩路使能信號(hào)相互影響,本實(shí)施例在兩路使能信號(hào)的傳輸信號(hào)線中各自串聯(lián)了一路二極管DOOl和D002,如圖3所示。 其中,二極管D001、D002的陰極連接時(shí)鐘電路的使能端EN,陽極分別與模擬電路模塊和數(shù) 字電路模塊的時(shí)鐘使能信號(hào)輸出管腳EN1、EN2 —一對應(yīng)連接。當(dāng)模擬電路模塊需要時(shí)鐘信 號(hào)時(shí),模擬電路模塊通過其時(shí)鐘使能信號(hào)輸出管腳Em輸出高電平,控制電源及時(shí)鐘管理 模塊輸出模擬時(shí)鐘信號(hào),通過隔直電容C003隔離掉直流電平后,輸入到模擬電路模塊的時(shí) 鐘輸入管腳CLK_A。在此過程中,數(shù)字電路模塊的時(shí)鐘使能信號(hào)輸出管腳EN2可以保持低 電平狀態(tài),從而通過與非門SOOl和與門S002不會(huì)輸出波形,保證數(shù)字電路模塊處于非工作 狀態(tài)。相對應(yīng)的,當(dāng)數(shù)字電路模塊需要接收數(shù)字時(shí)鐘信號(hào)時(shí),可以通過其時(shí)鐘使能信號(hào)輸出 管腳EN2輸出高電平信號(hào),以控制電源及時(shí)鐘管理模塊輸出模擬時(shí)鐘信號(hào),并通過與非門 SOOl和與門S002將其轉(zhuǎn)換為數(shù)字時(shí)鐘信號(hào)后,傳輸至數(shù)字電路模塊的時(shí)鐘輸入管腳CLK_ D。此時(shí),通過數(shù)字電路模塊輸出的時(shí)鐘使能信號(hào)也不會(huì)受到模擬電路模塊輸出的使能信號(hào) 的影響。在此系統(tǒng)中,隔直電容C002還可以起到防止通過電源及時(shí)鐘管理模塊輸出的模 擬時(shí)鐘信號(hào)的直流電平與與非門SOOl工作狀態(tài)下的直流電平產(chǎn)生相互影響的問題。在圖3 所示系統(tǒng)中,通過對反饋電阻R002的阻值進(jìn)行合理選擇,使得模擬時(shí)鐘信號(hào)的中心電平值 保持在V2VCC,從而可以保證通過與非門SOOl輸出的方波占空比為50%。圖4為模擬時(shí)鐘信號(hào)經(jīng)過隔直電容C002處理后的信號(hào)波形圖,即與非門SOOl的 輸入信號(hào)波形圖,以及通過與非門SOOl和與門S002轉(zhuǎn)換后的數(shù)字時(shí)鐘信號(hào)的波形圖。需 要說明的是圖4所顯示的模擬時(shí)鐘信號(hào)波形的時(shí)間與通過SOOl和S002輸出的信號(hào)波形 的時(shí)間不同步。由圖4可以清楚地看出通過與非門SOOl輸出的波形質(zhì)量很差,但是,已經(jīng) 完成了模擬信號(hào)向數(shù)字信號(hào)的初步轉(zhuǎn)換。經(jīng)過與門S002整形后,信號(hào)質(zhì)量明顯變好,完全 可以滿足一般數(shù)字系統(tǒng)的要求。本實(shí)施例中,通過與門S002得到了占空比和波形質(zhì)量非常好的數(shù)字時(shí)鐘信號(hào)。但 是,對于某些對時(shí)鐘信號(hào)的波形質(zhì)量要求不高的數(shù)字電路模塊來說,利用與非門SOOl輸出 的波形就已經(jīng)足夠了。在這種系統(tǒng)電路設(shè)計(jì)中,可以將圖3中的與門S002省掉,讓與非門 SOOl的輸出直接連接到數(shù)字電路模塊的時(shí)鐘輸入管腳CLK_D即可。另外,如果通過電源及時(shí)鐘管理模塊輸出的模擬時(shí)鐘信號(hào)的幅度過小,而數(shù)字電 路模塊所需要的時(shí)鐘信號(hào)的幅度值又比較高,則可以通過將與非門SOOl和與門S002設(shè)置 成不同的供電電壓來解決這一問題。這里我們假設(shè)輸入到與非門SOOl的供電電壓幅值為 VCC ;與門S002的供電電壓幅值為VCC2,且VCC2等于所述數(shù)字電路模塊的工作電壓幅值; 而模擬時(shí)鐘信號(hào)的電壓波形峰峰值為V,則只要同時(shí)滿足V ≥ 0.4 X VCCVCC ≥ 0. 4XVCC2此模數(shù)轉(zhuǎn)換電路就可以穩(wěn)定工作。比如說,電源及時(shí)鐘管理模塊是一個(gè)工作在 1.8V的系統(tǒng),而輸出的模塊時(shí)鐘信號(hào)的峰峰值為1.4V,但是數(shù)字電路模塊的工作電壓為 2. 8V。那么可以將與非門SOOl設(shè)計(jì)成1. 8V供電,與門S002設(shè)計(jì)成2. 8V供電,即可保證系 統(tǒng)電路的穩(wěn)定運(yùn)行,從而向數(shù)字電路模塊提供穩(wěn)定的數(shù)字時(shí)鐘信號(hào)。需要說明的是為了保證與非門SOOl的安全運(yùn)行,輸入到與非門SOOl的模擬時(shí)鐘 信號(hào)的波形峰值應(yīng)該小于所述與非門SOOl的供電電壓幅值VCC。否則,需要對所述的模擬時(shí)鐘信號(hào)進(jìn)行電壓衰減后,再輸入到所述的與非門SOOl中,完成模擬信號(hào)到數(shù)字信號(hào)的轉(zhuǎn)換。采用本實(shí)施例所提出的模數(shù)轉(zhuǎn)換電路可以大大降低系統(tǒng)的硬件成本,對于除時(shí)鐘 信號(hào)以外的其它模擬信號(hào),同樣可以進(jìn)行穩(wěn)定地模數(shù)轉(zhuǎn)換。當(dāng)然,以上所述僅是本發(fā)明的一種優(yōu)選實(shí)施方式,應(yīng)當(dāng)指出的是,對于本技術(shù)領(lǐng)域 的普通技術(shù)人員來說,在不脫離本發(fā)明原理的前提下,還可以做出若干改進(jìn)和潤飾,這些改 進(jìn)和潤飾也應(yīng)視為本發(fā)明的保護(hù)范圍。
權(quán)利要求
一種模數(shù)轉(zhuǎn)換電路,其特征在于包括與非門、與門、隔直電容和反饋電阻;所述與非門的第一輸入端子通過隔直電容接收待轉(zhuǎn)換的模擬信號(hào),第二輸入端子接收數(shù)字電路模塊輸出的使能信號(hào),所述與非門將接收到的兩路信號(hào)進(jìn)行與非運(yùn)算后,輸出至所述的與門同所述數(shù)字電路模塊輸出的使能信號(hào)進(jìn)行與運(yùn)算后,輸出轉(zhuǎn)換后的數(shù)字信號(hào)至所述的數(shù)字電路模塊;所述反饋電阻連接在所述與非門的輸出端子與第一輸入端子之間。
2.根據(jù)權(quán)利要求1所述的模數(shù)轉(zhuǎn)換電路,其特征在于所述與非門的供電電壓幅值為 VCC ;所述與門的供電電壓幅值為VCC2,且VCC2等于所述數(shù)字電路模塊的工作電壓幅值;所 述模擬信號(hào)的波形峰峰值為V ;其中,V彡0. 4XVCC且VCC彡0. 4XVCC2。
3.根據(jù)權(quán)利要求2所述的模數(shù)轉(zhuǎn)換電路,其特征在于所述與非門的供電電壓幅值VCC 大于等于所述模擬信號(hào)波形的峰值。
4.根據(jù)權(quán)利要求1至3中任一項(xiàng)所述的模數(shù)轉(zhuǎn)換電路,其特征在于所述與門的輸出 端子通過串聯(lián)的阻抗匹配電阻連接所述的數(shù)字電路模塊。
5.根據(jù)權(quán)利要求4所述的模數(shù)轉(zhuǎn)換電路,其特征在于所述與門的輸出端子通過濾波 電容接地。
6.根據(jù)權(quán)利要求1至3中任一項(xiàng)所述的模數(shù)轉(zhuǎn)換電路,其特征在于所述模擬信號(hào)為 模擬時(shí)鐘信號(hào),通過所述與非門和非門轉(zhuǎn)換生成數(shù)字時(shí)鐘信號(hào),輸出至數(shù)字電路模塊的時(shí) 鐘輸入管腳。
7.根據(jù)權(quán)利要求6所述的模數(shù)轉(zhuǎn)換電路,其特征在于所述模擬時(shí)鐘信號(hào)由時(shí)鐘電路 輸出,所述時(shí)鐘電路的使能端接收所述數(shù)字電路模塊輸出的使能信號(hào),所述使能信號(hào)為時(shí) 鐘使能信號(hào),且高電平有效。
8.根據(jù)權(quán)利要求7所述的模數(shù)轉(zhuǎn)換電路,其特征在于所述時(shí)鐘電路輸出的模擬時(shí)鐘 信號(hào)通過另一隔直電容同時(shí)傳輸至模擬電路模塊的時(shí)鐘輸入管腳,所述模擬電路模塊的時(shí) 鐘使能信號(hào)輸出管腳連接所述時(shí)鐘電路的使能端。
9.根據(jù)權(quán)利要求8所述的模數(shù)轉(zhuǎn)換電路,其特征在于所述時(shí)鐘電路的使能端連接兩 路二極管的陰極,兩路二極管的陽極分別與所述模擬電路模塊的時(shí)鐘使能信號(hào)輸出管腳和 數(shù)字電路模塊的時(shí)鐘使能信號(hào)輸出管腳一一對應(yīng)連接。
10.根據(jù)權(quán)利要求7所述的模數(shù)轉(zhuǎn)換電路,其特征在于所述時(shí)鐘電路內(nèi)置于一電源及 時(shí)鐘管理模塊中,并與晶體振蕩器相連接。全文摘要
本發(fā)明公開了一種模數(shù)轉(zhuǎn)換電路,包括與非門、與門、隔直電容和反饋電阻;所述與非門的第一輸入端子通過隔直電容接收待轉(zhuǎn)換的模擬信號(hào),第二輸入端子接收數(shù)字電路模塊輸出的使能信號(hào),所述與非門將接收到的兩路信號(hào)進(jìn)行與非運(yùn)算后,輸出至所述的與門同所述數(shù)字電路模塊輸出的使能信號(hào)進(jìn)行與運(yùn)算后,輸出轉(zhuǎn)換后的數(shù)字信號(hào)至所述的數(shù)字電路模塊;所述反饋電阻連接在所述與非門的輸出端子與第一輸入端子之間。本發(fā)明的模數(shù)轉(zhuǎn)換電路結(jié)構(gòu)簡單,成本低,應(yīng)用于多模塊系統(tǒng)中,可以提高系統(tǒng)運(yùn)行的穩(wěn)定性。
文檔編號(hào)H03M1/12GK101977057SQ20101054524
公開日2011年2月16日 申請日期2010年11月4日 優(yōu)先權(quán)日2010年11月4日
發(fā)明者王海盈 申請人:青島海信移動(dòng)通信技術(shù)股份有限公司