專利名稱::時脈信號調(diào)整方法與裝置的制作方法
技術(shù)領(lǐng)域:
:本發(fā)明是為一種時脈信號調(diào)整方法與裝置,尤指應用于一串行式輸入數(shù)據(jù)與一本地參考時脈間的時脈信號調(diào)整方法與裝置。
背景技術(shù):
:對于高速非同步串行式總線(highspeedun-synchronousserialbus)而言,時脈數(shù)據(jù)恢復技術(shù)(ClockDataRecovery,簡稱CDR)是此類高速輸入/出接口的關(guān)鍵技術(shù)。請參見圖1,其是一常用以鎖相回路(PhaseLockLoop,簡稱PLL)為基礎(chǔ)所完成的時脈數(shù)據(jù)恢復電路的部分功能方塊示意圖,其中是設(shè)有一相位/頻率偵測器(Phase/FrequencyDetector)11,而在頻率模式(Frequencymode)中,其是根據(jù)一本地參考時脈(ref-clock)與電壓控制振蕩器16所送出的一時脈信號CK間的相位/頻率差異而輸出一向上/向下脈波信號,當本地參考時脈的頻率高于時脈信號CK的頻率時,相位/頻率偵測器11的輸出端會輸出一向上(Up)脈波信號;反之若是本地參考時脈的頻率低于時脈信號CK的頻率時,輸出端會輸出向下(Down)脈波信號。如此一來,相位/頻率偵測器11所產(chǎn)生的脈波信號隨后經(jīng)由電荷充放器14(ChargePump)與回路濾波器15(LoopFilter),轉(zhuǎn)換成為最后一級-電壓控制振蕩器16(VoltageControlledOscillator,簡稱VCO)的控制電壓,進而使該電壓控制振蕩器16輸出的時脈信號CK逐漸接近該本地參考時脈(ref-clock),直到時脈信號CK的頻率差不多與該本地參考時脈(ref-clock)相同時,系統(tǒng)便控制該多工器13切換至一相位模式(Phasemode),即開始利用頻率與該本地參考時脈(ref-clock)差不多的時脈信號CK對接收到的數(shù)據(jù)Rdata進行取樣。而由于以上述的高速非同步串行方式傳送數(shù)據(jù)時,并無法根據(jù)接收到的數(shù)據(jù)Rdata本身的波形來產(chǎn)生一定的取樣頻率,因此進入該相位模式(Phasemode)時,常用時脈數(shù)據(jù)恢復技術(shù)便需要一個相位偵測器(PhaseDetector)12來偵測接收數(shù)據(jù)與內(nèi)部取樣時脈(即上述時脈信號CK)間的相位差異,再通過調(diào)整上述時脈信號CK的相位,進而能穩(wěn)定地鎖住數(shù)據(jù)來進行恢復動作。但是在兩個接口間使用兩種不同的時脈來源或是接口間的低頻電源/接地噪聲(lowfrequencypower/groundnoise),都將讓數(shù)據(jù)Rdata的傳輸速率與本地參考時脈(ref-clock)間的頻率差異(frequencydifference)變成無法避免而且難以預測。而假如上述兩者頻率差異值過大,上述常用裝置在該相位模式(Phasemode)中將在對接收到的數(shù)據(jù)Rdata進行鎖定時產(chǎn)生問題,因為常用的相位偵測器(PhaseDetector)對于追蹤(track)頻率變化的方面仍有其極限存在,所以在舊的設(shè)計觀念下,常用時脈數(shù)據(jù)恢復技術(shù)在頻率差異過大的情況下,即使提高其中所運用的鎖相回路(PLL)的反應速度,仍很有可能無法有效鎖住數(shù)據(jù)來進行數(shù)據(jù)恢復動作。
發(fā)明內(nèi)容有鑒于此,如何發(fā)展出有效改善上述常用機制缺失的技術(shù)手段,是本發(fā)明的主要目的。本發(fā)明是為一種時脈信號調(diào)整的方法,用以根據(jù)一輸入數(shù)據(jù)的頻率調(diào)整一參考時脈的頻率,該方法包含有以該時脈信號的倍頻取樣該輸入數(shù)據(jù);取樣該輸入數(shù)據(jù)以得到一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形;以及定義該輸入數(shù)據(jù)的位時間為至少二區(qū),根據(jù)該數(shù)據(jù)轉(zhuǎn)換時間點的分布波形于該位時間的移動情形,判斷增加或降低該時脈信號的頻率。本發(fā)明的另一方面是為一種時脈信號調(diào)整裝置,用以根據(jù)一輸入數(shù)據(jù)的頻率調(diào)整一時脈信號的頻率,該裝置包含有一第一倍頻取樣-統(tǒng)計判斷電路,用以接收該輸入數(shù)據(jù),并以該時脈信號的倍頻取樣該輸入數(shù)據(jù),并輸出一第一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形;一第一正反器,連接至該第一倍頻取樣-統(tǒng)計判斷電路,接收該第一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形并以該時脈信號的頻率取樣該第一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形后輸出;以及一邏輯判斷電路,連接至該第一正反器,判斷該第一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形取樣平移的情形;其中該輸入數(shù)據(jù)的位時間定義成至少二區(qū),根據(jù)該第一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形取樣后于該位時間移動的情形,增加或減少該時脈信號的頻率。本發(fā)明的再一方面是為一種時脈信號調(diào)整方法,用以根據(jù)一輸入數(shù)據(jù)、一參考時脈調(diào)整一時脈信號,其方法包含下列步驟根據(jù)該參考時脈與該時脈信號間的頻率差異而調(diào)整該時脈信號的頻率;根據(jù)該輸入數(shù)據(jù)的頻率與該時脈信號間的頻率差異而調(diào)整該時脈信號的頻率;以及根據(jù)該輸入數(shù)據(jù)的相位與該時脈信號間的相位差異而調(diào)整該時脈信號的相位,用以完成該時脈信號的調(diào)整并利用該時脈信號來處理該輸入數(shù)據(jù)。本發(fā)明所述的時脈信號調(diào)整方法與裝置,消除了輸入數(shù)據(jù)的傳輸速率與時脈信號的頻率差異,穩(wěn)定地鎖住了數(shù)據(jù)來進行恢復動作。圖1是一常用以鎖相回路(PhaseLockLoop,簡稱PLL)為基礎(chǔ)所完成的時脈數(shù)據(jù)恢復電路的部分功能方塊示意圖;圖2是本發(fā)明為改善常用手段所發(fā)展出來的一時脈信號調(diào)整裝置的功能方塊示意圖;圖3是本發(fā)明第一多工器以及第二多工器的控制信號波形示意圖;圖4是對串行式輸入數(shù)據(jù)進行雙倍頻取樣后所產(chǎn)生的數(shù)據(jù)轉(zhuǎn)換時間點的分布示意圖;圖5是本發(fā)明對該串行式輸入數(shù)據(jù)進行一段時間的延遲后再進行雙倍頻取樣(即時脈信號CK的兩倍),進而分離成的一正常分布波形50以及一延遲后分布波形51的示意圖;圖6是本發(fā)明關(guān)于數(shù)據(jù)頻率偵測器的較佳實施例功能方塊示意圖;圖7是本發(fā)明對該串行式輸入數(shù)據(jù)進行一特定數(shù)量的三倍頻取樣所得到的數(shù)據(jù)轉(zhuǎn)換時間點的分布示意圖;圖8是本發(fā)明數(shù)據(jù)頻率偵測器的另一較佳實施例功能方塊示意圖。具體實施例方式請先參見圖2,其是本發(fā)明為改善常用手段所發(fā)展出來的一時脈信號調(diào)整裝置的功能方塊示意圖,其裝置主要包含有一鎖相回路主體20、一相位/頻率偵測器21、一數(shù)據(jù)頻率偵測器22、一相位偵測器23、一第一多工器24、一第二多工器25,而其運作程序如下所述首先,系統(tǒng)于一開始便進入一第一狀態(tài),于該第一狀態(tài)中,相位/頻率偵測器21是因應本地參考時脈ref-clock與該鎖相回路主體20輸出的一時脈信號CK間的頻率差異而發(fā)出第一調(diào)整信號SD1,進而調(diào)整鎖相回路主體20輸出的該時脈信號CK的頻率。所以,當該本地參考時脈ref-clock的頻率大于該鎖相回路輸出該時脈信號CK的頻率時,便將時脈信號CK的頻率向上調(diào)整,至于當該本地參考時脈ref-clock的頻率小于該鎖相回路輸出該時脈信號CK的頻率時,便將該時脈信號CK的頻率向下調(diào)整。如此一來,經(jīng)過一段時間的調(diào)整之后,時脈信號CK的頻率便會逐漸逼近本地參考時脈ref-clock的頻率。因此,當時脈信號CK的頻率足夠接近本地參考時脈ref-clock的頻率后,系統(tǒng)便可由第一狀態(tài)切換到第二狀態(tài),而于該第二狀態(tài)中,系統(tǒng)是改用數(shù)據(jù)頻率偵測器22來因應該串行式輸入數(shù)據(jù)Rdata的信號頻率與時脈信號CK間的頻率差異而發(fā)出第二調(diào)整信號SD2,進而調(diào)整時脈信號CK的頻率。如此一來,經(jīng)過一段時間的調(diào)整后,時脈信號CK的頻率便會在此狀態(tài)中逐漸逼近串行式輸入數(shù)據(jù)Rdata的信號頻率(即數(shù)據(jù)傳輸速率),進而消除串行式輸入數(shù)據(jù)Rdata的傳輸速率與本地參考時脈(ref-clock)間的頻率差異(frequencydifference)。如此一來,系統(tǒng)便再由該第二狀態(tài)切換至一第三狀態(tài),改用相位偵測器23來因應該串行式輸入數(shù)據(jù)Rdata的信號相位與該時脈信號CK間的相位差異而發(fā)出第三調(diào)整信號SD3,進而調(diào)整時脈信號CK的相位,并可進一步利用該時脈信號CK來對該串行式輸入數(shù)據(jù)進行數(shù)據(jù)恢復的處理。至于上述由第一狀態(tài)切換至第二狀態(tài)以及由第二狀態(tài)切換至第三狀態(tài)的動作可通過改變第一多工器24以及第二多工器25的控制信號來進行切換,其信號切換示意圖請參見圖3的所示。其中第一多工器24以及第二多工器25的空制信號分別為(Mux1,Mux2),當(Mux1,Mux2)=(0,0)時便代表第一狀態(tài),而當(Mux1,Mux2)=(x,1)時則代表切換至第二狀態(tài)(x表示0或1都可),當(Mux1,Mux2)=(1,0)時,則代表切換至第三狀態(tài)。而如何調(diào)整該鎖相回路主體20輸出的該時脈信號CK的頻率,進而縮小與該串行式輸入數(shù)據(jù)Rdata信號間的頻率差異,數(shù)據(jù)頻率偵測器22是扮演重要的角色,其主要是因應該串行式輸入數(shù)據(jù)Rdata與該鎖相回路主體20輸出的該時脈信號間的頻率差異來發(fā)出第二調(diào)整信號SD2,當時脈信號CK的頻率大于該串行式輸入數(shù)據(jù)Rdata的信號頻率時,將時脈信號CK的頻率向下調(diào)整,而當時脈信號CK的頻率小于該串行式輸入數(shù)據(jù)Rdata的信號頻率時,便將時脈信號CK的頻率向上調(diào)整。如此一來,時脈信號CK的頻率便會逐漸逼近該串行式輸入數(shù)據(jù)Rdata的信號頻率。而下列敘述將可清楚說明數(shù)據(jù)頻率偵測器22如何可達成上述功能。因為無法直接透過串行式輸入數(shù)據(jù)Rdata的波形來偵測其信號頻率的變化,所以必須對該串行式輸入數(shù)據(jù)Rdata進行一特定數(shù)量(例如10個位時間)的雙倍頻取樣(即時脈信號CK的兩倍),進而得到如圖4所示的數(shù)據(jù)轉(zhuǎn)換(Datatransition)時間點的分布示意圖。為了方便判斷,把串行式輸入數(shù)據(jù)Rdata的位時間(bittime)分割成兩區(qū)以便初步將該分布波形所在位置定義在第一區(qū)或第二區(qū)。然后通過持續(xù)對該串行式輸入數(shù)據(jù)Rdata進行雙倍頻取樣后,再觀察該分布波形的移動方向來判斷出該串行式輸入數(shù)據(jù)Rdata信號頻率與時脈信號CK的頻率間的大小關(guān)系,因為當兩者有差異時,該數(shù)據(jù)轉(zhuǎn)換(Datatransition)時間點的分布波形便會開始平移。其中當該串行式輸入數(shù)據(jù)Rdata信號頻率大于時脈信號CK的頻率時,分布波形40便會向左平移而變成分布波形41,反之,當該串行式輸入數(shù)據(jù)Rdata信號頻率小于時脈信號CK的頻率時,分布波形便會向右平移而變成分布波形42。但是很不幸的,在此雙倍頻取樣的例子下,原本位于第一區(qū)的分布波形,無論是向左或向右平移,最后都會被觀察到移動至第二區(qū),因此無法有效判斷出該串行式輸入數(shù)據(jù)Rdata信號頻率與時脈信號CK的頻率間的大小關(guān)系。于是,為能解決此一問題,便將該串行式輸入數(shù)據(jù)Rdata進行一段時間的延遲后再進行雙倍頻取樣(即時脈信號CK的兩倍),形成如圖5所示的一正常分布波形50以及一延遲后分布波形51。如此一來,根據(jù)下列表1的判斷基準,便能清楚分辨出移動的方向,進而判斷出該串行式輸入數(shù)據(jù)Rdata信號頻率與時脈信號CK的頻率間的大小關(guān)系。表1所以根據(jù)上述現(xiàn)象,便發(fā)展出來如圖6所示的數(shù)據(jù)頻率偵測器較佳實施例功能方塊示意圖22,其主要包含有一延遲單元220、一第一雙倍頻取樣-統(tǒng)計判斷電路221、一第二雙倍頻取樣-統(tǒng)計判斷電路222、第一正反器223、第二正反器224以及邏輯判斷電路225,其中該延遲單元220是接收該串行式輸入數(shù)據(jù)Rdata,并將該串行式輸入數(shù)據(jù)Rdata延遲達一預定時間后輸出,該預定時間小于該串行式輸入數(shù)據(jù)的位時間,例如1/4位時間,然后第一雙倍頻取樣-統(tǒng)計判斷電路221以及第二雙倍頻取樣-統(tǒng)計判斷電路222,便分別接收該串行式輸入數(shù)據(jù)Rdata與經(jīng)延遲后的該串行式輸入數(shù)據(jù)Rdata_delay而進行雙倍頻取樣而得到一連串的取樣點,并于取樣點累積達一預定數(shù)量后進行統(tǒng)計,而于取樣點位于兩時域中的一第一時域(上述的第一區(qū))中的數(shù)量較多時發(fā)出一第一數(shù)值(例如邏輯1),代表該串行式輸入數(shù)據(jù)Rdata或經(jīng)延遲后的該串行式輸入數(shù)據(jù)Rdata_delay的分布波形位于第一區(qū),并于該等取樣點位于兩時域中的一第二時域(上述的第二區(qū))中的數(shù)量較多時發(fā)出一第二數(shù)值(例如邏輯0),代表該串行式輸入數(shù)據(jù)Rdata或經(jīng)延遲后的該串行式輸入數(shù)據(jù)Rdata_delay的分布波形位于第二區(qū)。再者,電連接于該第一雙倍頻取樣-統(tǒng)計判斷電路221的第一正反器223以及電連接于該第二雙倍頻取樣-統(tǒng)計判斷電路222的第二正反器224則分別接收該第一數(shù)值或該第二數(shù)值并延遲該位時間后輸出,最后電連接于該第一雙倍頻取樣-統(tǒng)計判斷電路221、該第二雙倍頻取樣-統(tǒng)計判斷電路222、第一正反器223、該第二正反器224以及該第二多工器25的該邏輯判斷電路225,其是因應該等電路輸出的數(shù)值變化而根據(jù)下列表2揭露的真值表(truthtable)來發(fā)出該第二調(diào)整信號SD2。表2其中up、up-delay、up-p、up-delay-p分別代表第一雙倍頻取樣-統(tǒng)計判斷電路221、該第二雙倍頻取樣-統(tǒng)計判斷電路222、第一正反器223以及第二正反器224的輸出信號,而邏輯“1”代表分布波形位于第一區(qū),邏輯“0”則代表分布波形位于第二區(qū)。如此一來,邏輯判斷電路225便可根據(jù)兩個分布波形連續(xù)移動的變化,分辨出Rdata信號頻率與時脈信號CK頻率的大小關(guān)系,進而改變其輸出信號up-freq的狀態(tài),當up-freq為邏輯“1”時代表將時脈信號CK的頻率向上調(diào)整,而當up-freq為邏輯“0”時,便將時脈信號CK的頻率向下調(diào)整。至于該鎖相回路主體20主要由電荷充放器201、回路濾波器202以及電壓控制振蕩器203所構(gòu)成,其中電荷充放器201、回路濾波器202以及電壓控制振蕩器203本身的動作與常用手段并無不同,故在此不予贅述。但其連接關(guān)系則為該電荷充放器201電連接于該第二多工器25,而回路濾波器202電連接于該電荷充放器201,至于該電壓控制振蕩器203則電連接于該回路濾波器202、該相位/頻率偵測器21、該數(shù)據(jù)頻率偵測器22以及該相位偵測器23,其是因應該回路濾波器202的輸出而調(diào)整其輸出的該時脈信號CK的頻率。另外,再請參見圖7,其是對該串行式輸入數(shù)據(jù)Rdata進行一特定數(shù)量(例如10個位時間)的三倍頻取樣(即時脈信號CK的三倍),進而得到的數(shù)據(jù)轉(zhuǎn)換(Datatransition)時間點的分布示意圖。如此一來,串行式輸入數(shù)據(jù)Rdata的位時間(bittime)將等分成三區(qū)以便初步將該分布波形所在位置定義在第一區(qū)、第二區(qū)或第三區(qū)。而在此例中,通過持續(xù)對該串行式輸入數(shù)據(jù)Rdata進行三倍頻取樣后,再連續(xù)觀察該分布波形的移動方向便可直接判斷出該串行式輸入數(shù)據(jù)Rdata信號頻率與時脈信號CK的頻率間的大小關(guān)系,因為當兩者有差異時,該數(shù)據(jù)轉(zhuǎn)換(Datatransition)時間點的分布波形便會開始平移。其中當該串行式輸入數(shù)據(jù)Rdata信號頻率大于時脈信號CK的頻率時,分布波形便會向左平移,于是移動的順序便會呈現(xiàn)出第三區(qū)→第二區(qū)→第一區(qū)的順序。反之,當該串行式輸入數(shù)據(jù)Rdata信號頻率小于時脈信號CK的頻率時,分布波形便會向右平移,于是移動的順序便會呈現(xiàn)出第一區(qū)→第二區(qū)→第三區(qū)的順序。如此便可有效判斷出該串行式輸入數(shù)據(jù)Rdata信號頻率與時脈信號CK的頻率間的大小關(guān)系。于是,如圖8所示本發(fā)明數(shù)據(jù)頻率偵測器的另一較佳實施例功能方塊示意圖便被發(fā)展出來,其主要包含有一三倍頻取樣-統(tǒng)計判斷電路80、一正反器81以及邏輯判斷電路82,其中該三倍頻取樣-統(tǒng)計判斷電路80是接收該串行式輸入數(shù)據(jù)Rdata,然后進行三倍頻取樣而得到一連串的取樣點,并于取樣點累積達一預定數(shù)量后進行統(tǒng)計,而當分布波形位于第一區(qū)時,其輸出信號S0將輸出邏輯“1”,若分布波形不在第一區(qū)時,則輸出信號S0將輸出邏輯“0”,同理,當分布波形位于第二區(qū)時,其輸出信號S1將輸出邏輯“1”,若分布波形不在第二區(qū)時,則輸出信號S1將輸出邏輯“0”,而當分布波形位于第三區(qū)時,其輸出信號S2將輸出邏輯“1”,若分布波形不在第三區(qū)時,則輸出信號S2將輸出邏輯“0”。而正反器81接收該等輸出信號S0、S1、S2進行延遲一時脈信號CK的周期后,產(chǎn)生延遲后的輸出信號S0_P、S1_P、S2_P,而該邏輯判斷電路82則因應該等輸出信號S0、S1、S2、S0_P、S1_P、S2_P的變化而根據(jù)下列表3揭露的真值表(truthtable)來發(fā)出該第二調(diào)整信號up-freq,其中up-freq=0代表串行式輸入數(shù)據(jù)Rdata信號頻率小于時脈信號CK的頻率,所以要將時脈信號CK調(diào)低,而up-freq=1則代表串行式輸入數(shù)據(jù)Rdata信號頻率大于時脈信號CK的頻率,所以要將時脈信號CK調(diào)高。表3綜上所述,本發(fā)明所發(fā)展出的多個實施例方法與裝置皆可有效偵測出串行式輸入數(shù)據(jù)Rdata信號頻率與時脈信號CK間頻率的差異,進而有效改善上述常用手段的缺失,進而達成發(fā)展本發(fā)明的主要目的。當然,除了兩倍頻與三倍頻的取樣速度外,其它更高倍頻的取樣速度也是可以達到本發(fā)明的目的,但其已是可簡單推知的技術(shù)變化,故在此不予贅述。以上所述僅為本發(fā)明較佳實施例,然其并非用以限定本發(fā)明的范圍,任何熟悉本項技術(shù)的人員,在不脫離本發(fā)明的精神和范圍內(nèi),可在此基礎(chǔ)上做進一步的改進和變化,因此本發(fā)明的保護范圍當以本申請的權(quán)利要求書所界定的范圍為準。附圖中符號的簡單說明如下相位/頻率偵測器11電壓控制振蕩器16電荷充放器14回路濾波器15多工器13相位偵測器12鎖相回路主體20相位/頻率偵測器21數(shù)據(jù)頻率偵測器22相位偵測器23第一多工器24第二多工器25電荷充放器201回路濾波器202電壓控制振蕩器203分布波形40、41、42正常分布波形50延遲后分布波形51延遲單元220第一雙倍頻取樣-統(tǒng)計判斷電路221第二雙倍頻取樣-統(tǒng)計判斷電路222第一正反器223第二正反器224邏輯判斷電路225三倍頻取樣-統(tǒng)計判斷電路80正反器81邏輯判斷電路8權(quán)利要求1.一種時脈信號調(diào)整方法,其特征在于,該時脈信號調(diào)整方法,用以根據(jù)一輸入數(shù)據(jù)的頻率調(diào)整一參考時脈的頻率,該方法包含有以該時脈信號的倍頻取樣該輸入數(shù)據(jù);取樣該輸入數(shù)據(jù)以得到一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形;以及定義該輸入數(shù)據(jù)的位時間為至少二區(qū),根據(jù)該數(shù)據(jù)轉(zhuǎn)換時間點的分布波形于該位時間的移動情形,判斷增加或降低該時脈信號的頻率。2.根據(jù)權(quán)利要求1所述的時脈信號調(diào)整方法,其特征在于,當該數(shù)據(jù)轉(zhuǎn)換時間點的分布波形向左平移時,則增加該時脈信號的頻率;當該數(shù)據(jù)轉(zhuǎn)換時間點的分布波形向右平移時,則降低該時脈信號的頻率。3.一種時脈信號調(diào)整裝置,其特征在于,該時脈信號調(diào)整裝置,用以根據(jù)一輸入數(shù)據(jù)的頻率調(diào)整一時脈信號的頻率,該裝置包含有一第一倍頻取樣-統(tǒng)計判斷電路,用以接收該輸入數(shù)據(jù),并以該時脈信號的倍頻取樣該輸入數(shù)據(jù),并輸出一第一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形;一第一正反器,連接至該第一倍頻取樣-統(tǒng)計判斷電路,接收該第一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形并以該時脈信號的頻率取樣該第一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形后輸出;以及一邏輯判斷電路,連接至該第一正反器,判斷該第一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形取樣平移的情形;其中該輸入數(shù)據(jù)的位時間定義成至少二區(qū),根據(jù)該第一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形取樣后于該位時間移動的情形,增加或減少該時脈信號的頻率。4.根據(jù)權(quán)利要求3所述的時脈信號調(diào)整裝置,其特征在于,當該第一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形取樣后為向左平移,則增加該時脈信號的頻率;當該第一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形取樣后為向右平移,則降低該時脈信號的頻率。5.根據(jù)權(quán)利要求3所述的時脈信號調(diào)整裝置,其特征在于,當該第一倍頻取樣-統(tǒng)計判斷電路以該時脈信號的雙倍頻取樣該輸入數(shù)據(jù),該時脈信號調(diào)整裝置更包含有一第二倍頻取樣-統(tǒng)計判斷電路,用以接收一延遲輸入數(shù)據(jù),并以該時脈信號的雙倍頻取樣該延遲輸入數(shù)據(jù),并輸出一第二數(shù)據(jù)轉(zhuǎn)換時間點的分布波形;以及一第二正反器,連接至該第二倍頻取樣-統(tǒng)計判斷電路,接收該第二數(shù)據(jù)轉(zhuǎn)換時間點的分布波形并以該時脈信號的頻率取樣該第二數(shù)據(jù)轉(zhuǎn)換時間點的分布波形后輸出;而其中該位時間由左到右依序定義為一第一區(qū)以及一第二區(qū),該邏輯判斷電路根據(jù)該第一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形取樣后以及該第二數(shù)據(jù)轉(zhuǎn)換時間點的分布波形取樣后于該位時間移動的情形,增加或減少該時脈信號的頻率。6.根據(jù)權(quán)利要求5所述的時脈信號調(diào)整裝置,其特征在于,更包含一延遲單元,用以將該輸入數(shù)據(jù)延遲一預定時間后再傳送至該第二倍頻取樣-統(tǒng)計判斷電路,其中預定時間小于該輸入數(shù)據(jù)的位時間。7.一種時脈信號調(diào)整方法,其特征在于,該時脈信號調(diào)整方法,用以根據(jù)一輸入數(shù)據(jù)、一參考時脈調(diào)整一時脈信號,其方法包含下列步驟根據(jù)該參考時脈與該時脈信號間的頻率差異而調(diào)整該時脈信號的頻率;根據(jù)該輸入數(shù)據(jù)的頻率與該時脈信號間的頻率差異而調(diào)整該時脈信號的頻率;以及根據(jù)該輸入數(shù)據(jù)的相位與該時脈信號間的相位差異而調(diào)整該時脈信號的相位,用以完成該時脈信號的調(diào)整并利用該時脈信號來處理該輸入數(shù)據(jù)。8.根據(jù)權(quán)利要求7所述的時脈信號調(diào)整方法,其特征在于,當該參考時脈的頻率大于該時脈信號的頻率時,將該時脈信號的頻率向上調(diào)整,而當該參考時脈的頻率小于該時脈信號的頻率時,將該時脈信號的頻率向下調(diào)整。9.根據(jù)權(quán)利要求7所述的時脈信號調(diào)整方法,其特征在于,當該時脈信號的頻率大于該串行式輸入數(shù)據(jù)的信號頻率時,將該時脈信號的頻率向下調(diào)整,而當該時脈信號的頻率小于該串行式輸入數(shù)據(jù)的信號頻率時,將該時脈信號的頻率向上調(diào)整。10.根據(jù)權(quán)利要求7所述的時脈信號調(diào)整方法,其特征在于,該輸入數(shù)據(jù)與該時脈信號頻率的調(diào)整更包含以該時脈信號的倍頻取樣該輸入數(shù)據(jù);量化該輸入數(shù)據(jù),以得到一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形;定義該輸入數(shù)據(jù)的位時間為至少二區(qū);以及根據(jù)該數(shù)據(jù)轉(zhuǎn)換時間點的分布波形于該位時間的移動情形,判斷增加或降低該時脈信號的頻率。11.根據(jù)權(quán)利要求10所述的時脈信號調(diào)整方法,其特征在于,當以該時脈信號的雙倍頻取樣該輸入數(shù)據(jù)時,則該位時間由左到右依序定義為一第一區(qū)以及一第二區(qū);且將該數(shù)據(jù)轉(zhuǎn)換時間點的分布波形延遲一預定時間后輸出一延遲數(shù)據(jù)轉(zhuǎn)換時間點的分布波形,根據(jù)該數(shù)據(jù)轉(zhuǎn)換時間點的分布波形以及該延遲數(shù)據(jù)轉(zhuǎn)換時間點的分布波形移動的方向,判斷增加或降低該時脈信號的頻率,其中該預定時間小于該輸入數(shù)據(jù)的位時間。12.根據(jù)權(quán)利要求10所述的時脈信號調(diào)整方法,其特征在于,以該時脈信號的三倍頻取樣該輸入數(shù)據(jù),該位時間由左到右依序定義為一第一區(qū),一第二區(qū)以及一第三區(qū),其中若該數(shù)據(jù)轉(zhuǎn)換時間點的分布波形由該第三區(qū)移動到該第二區(qū),再移動至該第一區(qū),則增加該時脈信號的頻率;其中若該數(shù)據(jù)轉(zhuǎn)換時間點的分布波形由該第一區(qū)移動到該第二區(qū),再移動至該第三區(qū),則降低該時脈信號的頻率。13.一種時脈信號調(diào)整裝置,其特征在于,該時脈信號調(diào)整裝置,用以根據(jù)一輸入數(shù)據(jù)、一參考時脈調(diào)整一時脈信號,其裝置包含一鎖相回路主體,輸出一時脈信號;一相位/頻率偵測器,電連接于該鎖相回路主體,接收該參考時脈,并根據(jù)該參考時脈與該時脈信號間的頻率差異而發(fā)出一第一調(diào)整信號;一數(shù)據(jù)頻率偵測器,電連接于該鎖相回路主體,接收該輸入數(shù)據(jù)并根據(jù)該輸入數(shù)據(jù)與該時脈信號間的頻率差異而發(fā)出一第二調(diào)整信號;一相位偵測器,電連接于該鎖相回路主體,接收該輸入數(shù)據(jù)并根據(jù)該輸入數(shù)據(jù)與該時脈信號間的相位差異而發(fā)出一第三調(diào)整信號;一第一多工器,電連接于該相位/頻率偵測器與該相位偵測器,選擇輸出該第一調(diào)整信號與該第三調(diào)整信號其中之一;以及一第二多工器,電連接于該第一多工器與該數(shù)據(jù)頻率偵測器,選擇輸出該第一多工器的輸出信號與該第二調(diào)整信號其中之一至該鎖相回路主體,進而調(diào)整該鎖相回路主體輸出的該時脈信號。14.根據(jù)權(quán)利要求13所述的時脈信號調(diào)整裝置,其特征在于,該鎖相回路主體包含一電荷充放器,電連接于該第二多工器;一回路濾波器,電連接于該電荷充放器;以及一電壓控制振蕩器,電連接于該回路濾波器、該相位/頻率偵測器、該數(shù)據(jù)頻率偵測器以及該相位偵測器,其是因應該回路濾波器的輸出而調(diào)整其輸出的該時脈信號的頻率。15.根據(jù)權(quán)利要求13所述的時脈信號調(diào)整裝置,其特征在于,該數(shù)據(jù)頻率偵測器包含有一第一倍頻取樣-統(tǒng)計判斷電路,用以接收該輸入數(shù)據(jù),并以該時脈信號的倍頻取樣該輸入數(shù)據(jù),并輸出一第一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形;一第一正反器,連接至該第一倍頻取樣-統(tǒng)計判斷電路,接收該第一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形并以該時脈信號的頻率取樣該第一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形后輸出;以及一邏輯判斷電路,連接至該第一正反器,判斷該第一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形取樣平移的情形;其中該輸入數(shù)據(jù)的位時間定義成至少二區(qū),根據(jù)該第一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形取樣后于該位時間移動的情形,增加或減少該時脈信號的頻率。16.根據(jù)權(quán)利要求15所述的時脈信號調(diào)整裝置,其特征在于,當該第一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形取樣后為向左平移,則增加該時脈信號的頻率;當該第一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形取樣后為向右平移,則降低該時脈信號的頻率。17.根據(jù)權(quán)利要求15所述的時脈信號調(diào)整裝置,其特征在于,當該第一倍頻取樣-統(tǒng)計判斷電路以該時脈信號的雙倍頻取樣該輸入數(shù)據(jù),該時脈信號調(diào)整裝置更包含有一第二倍頻取樣-統(tǒng)計判斷電路,用以接收一延遲輸入數(shù)據(jù),并以該時脈信號的雙倍頻取樣該延遲輸入數(shù)據(jù),并輸出一第二數(shù)據(jù)轉(zhuǎn)換時間點的分布波形;以及一第二正反器,連接至該第二倍頻取樣-統(tǒng)計判斷電路,接收該第二數(shù)據(jù)轉(zhuǎn)換時間點的分布波形并以該時脈信號的頻率取樣該第二數(shù)據(jù)轉(zhuǎn)換時間點的分布波形后輸出;其中該位時間由左到右依序定義為一第一區(qū)以及一第二區(qū),該邏輯判斷電路根據(jù)該第一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形取樣后以及該第二數(shù)據(jù)轉(zhuǎn)換時間點的分布波形取樣后于該位時間移動的情形,增加或減少該時脈信號的頻率。18.根據(jù)權(quán)利要求17所述的時脈信號調(diào)整裝置,其特征在于,更包含一延遲單元,用以將該輸入數(shù)據(jù)延遲一預定時間后再傳送至該第二倍頻取樣-統(tǒng)計判斷電路,其中預定時間小于該輸入數(shù)據(jù)的位時間。全文摘要本發(fā)明是為一種時脈信號調(diào)整方法與裝置,用以根據(jù)一輸入數(shù)據(jù)的頻率調(diào)整一時脈信號的頻率,該裝置包含有一第一倍頻取樣-統(tǒng)計判斷電路;一第一正反器以及一邏輯判斷電路,其中該輸入數(shù)據(jù)的位時間定義成至少二區(qū),而該方法包含有以該時脈信號的倍頻取樣該輸入數(shù)據(jù);取樣該輸入數(shù)據(jù)以得到一數(shù)據(jù)轉(zhuǎn)換時間點的分布波形;以及定義該輸入數(shù)據(jù)的位時間為至少二區(qū),根據(jù)該數(shù)據(jù)轉(zhuǎn)換時間點的分布波形于該位時間的移動情形,判斷增加或降低該時脈信號的頻率。本發(fā)明所述的時脈信號調(diào)整方法與裝置,消除了輸入數(shù)據(jù)的傳輸速率與時脈信號的頻率差異,穩(wěn)定地鎖住了數(shù)據(jù)來進行恢復動作。文檔編號H03L7/00GK1921315SQ200610127218公開日2007年2月28日申請日期2006年9月12日優(yōu)先權(quán)日2006年9月12日發(fā)明者張棋申請人:威盛電子股份有限公司