專(zhuān)利名稱(chēng):檢測(cè)鎖相的電路和方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種鎖相環(huán)電路,并且尤其涉及一種能夠在實(shí)現(xiàn)鎖相狀態(tài)之后提供鎖定檢測(cè)信號(hào)的鎖相環(huán)電路。
背景技術(shù):
鎖相環(huán)(PLL)電路是現(xiàn)代電子系統(tǒng)中的基本構(gòu)件之一。它們廣泛用于通信、多媒體、和其它應(yīng)用中。頻率合成器、FM解調(diào)器、時(shí)鐘恢復(fù)電路、調(diào)制解調(diào)器和聲音解碼器是利用PLL電路的應(yīng)用示例。
PLL電路是一種負(fù)反饋控制系統(tǒng)。如圖1所示,PLL電路通常包括相位頻率檢測(cè)器(PFD)100、電荷泵200、環(huán)路濾波器300、壓控振蕩器(VCO)400、和分頻器500。PFD 100根據(jù)參考信號(hào)SIN與反饋信號(hào)SFEED之間的相位(和/或頻率)差而產(chǎn)生向上信號(hào)SUP和/或向下信號(hào)SDN。電荷泵200產(chǎn)生具有根據(jù)向上信號(hào)SUP和/或向下信號(hào)SDN的狀態(tài)變化的電平的輸出信號(hào)。電荷泵200的輸出信號(hào)通過(guò)環(huán)路濾波器300被提供至VCO 400的輸入VCOI,環(huán)路濾波器300消除電荷泵200的輸出信號(hào)的高頻分量。VCO 400產(chǎn)生根據(jù)輸入電壓VCOI的DC電平變化的高頻信號(hào)。分頻器500產(chǎn)生反饋信號(hào)SFEED,該反饋信號(hào)具有基于從VCO 400輸出的高頻信號(hào)的低頻。反饋信號(hào)SFEED被施加到PFD 100的輸入。當(dāng)PLL電路處于鎖定模式時(shí),參考信號(hào)SIN的相位(和/或頻率)和反饋信號(hào)SFEED的相位被鎖定。當(dāng)PLL電路不處于鎖定模式時(shí),參考信號(hào)SIN的相位(和/或頻率)和反饋信號(hào)SFEED的相位不被鎖定。
VCO 400的輸出僅當(dāng)PLL電路被鎖定時(shí)可用。因此,需要一種鎖定檢測(cè)電路,其能夠確定PLL電路是操作于鎖定模式還是未鎖定模式。日本公開(kāi)待審專(zhuān)利申請(qǐng)第2002-344312號(hào)公開(kāi)了鎖定檢測(cè)電路的一個(gè)示例。然而,根據(jù)日本公開(kāi)待審專(zhuān)利申請(qǐng)第2002-344312號(hào),在一些形勢(shì)下,由于噪聲不能精確地執(zhí)行鎖定檢測(cè),在那些情形下,當(dāng)PLL電路不處于完全鎖定狀態(tài)時(shí)可能錯(cuò)誤地產(chǎn)生鎖定檢測(cè)信號(hào)。
在韓國(guó)公開(kāi)待審專(zhuān)利申請(qǐng)第2005-0033896號(hào)中(其申請(qǐng)人與本發(fā)明的申請(qǐng)人相同),公開(kāi)了一種致力于解決上述限制的鎖相環(huán)電路,其能夠在使用鎖相環(huán)電路的操作屬性完全實(shí)現(xiàn)相位的鎖定時(shí),輸出鎖定檢測(cè)信號(hào)。
發(fā)明內(nèi)容
本發(fā)明涉及一種僅當(dāng)發(fā)生鎖相時(shí)才輸出鎖定檢測(cè)信號(hào)的鎖相環(huán)電路。本發(fā)明提供了一種能夠僅當(dāng)完全實(shí)現(xiàn)了鎖相時(shí)輸出鎖定檢測(cè)信號(hào)的鎖相環(huán)電路。本發(fā)明還提供一種鎖定檢測(cè)方法,其中,僅當(dāng)完全實(shí)現(xiàn)了鎖相時(shí)輸出鎖定檢測(cè)信號(hào)。
在一方面,本發(fā)明致力于一種鎖定檢測(cè)電路,包括鎖定窗口進(jìn)入檢測(cè)電路,用于在被延遲的向上信號(hào)或被延遲的向下信號(hào)的前沿處檢測(cè)由相位頻率檢測(cè)器產(chǎn)生的向上信號(hào)或向下信號(hào)的狀態(tài),以便產(chǎn)生鎖定窗口進(jìn)入檢測(cè)信號(hào),其中被延遲的向上信號(hào)或被延遲的向下信號(hào)基本上被延遲了一個(gè)鎖定窗口;和鎖定檢測(cè)信號(hào)產(chǎn)生電路,用于當(dāng)在預(yù)定時(shí)間周期期間內(nèi)鎖定窗口進(jìn)入檢測(cè)信號(hào)持續(xù)激活時(shí),計(jì)數(shù)鎖相環(huán)電路的輸入信號(hào),以便產(chǎn)生鎖定檢測(cè)信號(hào)。
在一個(gè)實(shí)施例中,所述鎖定窗口進(jìn)入檢測(cè)信號(hào)是在向上信號(hào)或向下信號(hào)的脈寬進(jìn)入鎖定窗口時(shí)被激活的。
在另一個(gè)實(shí)施例中,所述鎖定窗口進(jìn)入檢測(cè)電路包括或非門(mén),用于對(duì)于向上信號(hào)和向下信號(hào)執(zhí)行邏輯“或非”操作,以便產(chǎn)生第一信號(hào);延遲電路,用于將第一信號(hào)延遲預(yù)定時(shí)間周期,以便產(chǎn)生第二信號(hào);和觸發(fā)器,用于在第二信號(hào)的前沿處檢測(cè)第一信號(hào)的狀態(tài),以便輸出鎖定窗口進(jìn)入檢測(cè)信號(hào)。
在另一個(gè)實(shí)施例中,所述鎖定窗口是根據(jù)由延遲電路產(chǎn)生的延遲時(shí)間而確定的。
在另一個(gè)實(shí)施例中,當(dāng)?shù)谝恍盘?hào)處于邏輯“高”狀態(tài)時(shí),在第二信號(hào)的下降沿處控制所述觸發(fā)器。
在另一個(gè)實(shí)施例中,所述鎖定檢測(cè)信號(hào)產(chǎn)生電路包括第一觸發(fā)器,用于產(chǎn)生由鎖定檢測(cè)信號(hào)復(fù)位并且在鎖相環(huán)電路的輸入信號(hào)的前沿處轉(zhuǎn)變的輸出信號(hào);和第二至第n觸發(fā)器,用于產(chǎn)生在相鄰觸發(fā)器的反相輸出信號(hào)的前沿處轉(zhuǎn)變的輸出信號(hào),其中第n觸發(fā)器的輸出信號(hào)被提供為鎖定檢測(cè)信號(hào)。
在另一個(gè)實(shí)施例中,在鎖定窗口進(jìn)入檢測(cè)信號(hào)激活期間,當(dāng)在鎖相環(huán)電路的輸入信號(hào)的第一脈沖之后已經(jīng)過(guò)了對(duì)應(yīng)于鎖相環(huán)電路的輸入信號(hào)的周期的2n倍的時(shí)間周期時(shí),所述鎖定檢測(cè)信號(hào)被激活。
在另一個(gè)實(shí)施例中,每個(gè)觸發(fā)器由鎖定窗口進(jìn)入檢測(cè)信號(hào)復(fù)位。
在另一個(gè)實(shí)施例中,每個(gè)觸發(fā)器是具有J輸入端和K輸入端的JK型觸發(fā)器,其中邏輯“1”被施加到J輸入端和K輸入端兩者。
在另一個(gè)實(shí)施例中,所述鎖定檢測(cè)信號(hào)產(chǎn)生電路還包括鎖存電路,其用于鎖存和輸出鎖定檢測(cè)信號(hào)。
在另一個(gè)實(shí)施例中,所述鎖定窗口進(jìn)入檢測(cè)信號(hào)包括在向上信號(hào)或向下信號(hào)的脈寬在鎖定窗口之內(nèi)時(shí)被激活的窗口內(nèi)信號(hào);和在向上信號(hào)或向下信號(hào)的脈寬在鎖定窗口之外時(shí)被激活的窗口外信號(hào)。
在另一個(gè)實(shí)施例中,所述鎖定檢測(cè)信號(hào)產(chǎn)生電路還包括鎖存電路,所述鎖存電路響應(yīng)鎖定檢測(cè)信號(hào)而被設(shè)置并且響應(yīng)窗口外信號(hào)而被復(fù)位。
在另一方面,本發(fā)明致力于一種鎖相環(huán)電路,包括相位頻率檢測(cè)器,用于產(chǎn)生表示參考信號(hào)與反饋信號(hào)之間的相位差的向上信號(hào)和向下信號(hào);電荷泵,用于響應(yīng)向上信號(hào)和向下信號(hào)的狀態(tài)而輸出DC電壓信號(hào);環(huán)路濾波器,用于對(duì)DC電壓信號(hào)積分,以便產(chǎn)生積分信號(hào);壓控振蕩器,用于產(chǎn)生具有根據(jù)積分信號(hào)的DC電平而變化的頻率的振蕩信號(hào);鎖定窗口進(jìn)入檢測(cè)電路,用于在被延遲的向上信號(hào)或被延遲的向下信號(hào)的前沿處檢測(cè)向上信號(hào)或向下信號(hào)的狀態(tài),以便產(chǎn)生鎖定窗口進(jìn)入檢測(cè)信號(hào),其中被延遲的向上信號(hào)或被延遲的向下信號(hào)基本上被延遲了一個(gè)鎖定窗口;和鎖定檢測(cè)信號(hào)產(chǎn)生電路,用于當(dāng)在預(yù)定時(shí)間周期期間鎖定窗口進(jìn)入檢測(cè)信號(hào)持續(xù)地被激活時(shí),計(jì)數(shù)鎖相環(huán)電路的輸入信號(hào),以便產(chǎn)生鎖定檢測(cè)信號(hào)。
在一個(gè)實(shí)施例中,所述電路還包括分頻器,用于根據(jù)壓控振蕩器的輸出信號(hào)來(lái)產(chǎn)生低頻反饋信號(hào)。
在另一個(gè)實(shí)施例中,所述鎖定窗口進(jìn)入檢測(cè)信號(hào)在向上信號(hào)或向下信號(hào)的脈寬進(jìn)入鎖定窗口時(shí)被激活。
在另一個(gè)實(shí)施例中,所述鎖定窗口進(jìn)入檢測(cè)電路包括或非門(mén),用于對(duì)向上信號(hào)和向下信號(hào)執(zhí)行邏輯“或非”操作,以便產(chǎn)生第一信號(hào);延遲電路,用于將第一信號(hào)延遲預(yù)定時(shí)間周期,以便產(chǎn)生第二信號(hào);和觸發(fā)器,用于在第二信號(hào)的前沿處檢測(cè)第一信號(hào)的狀態(tài)。
在另一個(gè)實(shí)施例中,所述鎖定窗口是根據(jù)由延遲電路產(chǎn)生的延遲時(shí)間而確定的。
在另一個(gè)實(shí)施例中,當(dāng)?shù)谝恍盘?hào)處于邏輯“高”狀態(tài)時(shí),在第二信號(hào)的下降沿處控制所述觸發(fā)器。
在另一個(gè)實(shí)施例中,所述鎖定檢測(cè)信號(hào)產(chǎn)生電路包括第一觸發(fā)器,用于產(chǎn)生由鎖定檢測(cè)信號(hào)復(fù)位并且在鎖相環(huán)電路的輸入信號(hào)的前沿處轉(zhuǎn)變的輸出信號(hào);和第二至第n觸發(fā)器,用于產(chǎn)生在相鄰的在前觸發(fā)器的反相輸出信號(hào)的前沿處轉(zhuǎn)變的輸出信號(hào),其中第n觸發(fā)器的輸出信號(hào)被提供為鎖定檢測(cè)信號(hào)。
在另一個(gè)實(shí)施例中,在鎖定窗口進(jìn)入檢測(cè)信號(hào)激活期間,當(dāng)在鎖相環(huán)電路的輸入信號(hào)的第一脈沖之后已經(jīng)過(guò)了對(duì)應(yīng)于鎖相環(huán)電路的輸入信號(hào)的周期的2n倍的時(shí)間周期時(shí),所述鎖定檢測(cè)信號(hào)被激活。
在另一個(gè)實(shí)施例中,每個(gè)觸發(fā)器由鎖定窗口進(jìn)入檢測(cè)信號(hào)復(fù)位。
在另一個(gè)實(shí)施例中,每個(gè)觸發(fā)器是具有J輸入端和K輸入端的JK型觸發(fā)器,其中邏輯“1”被施加到J輸入端和K輸入端兩者。
在另一個(gè)實(shí)施例中,所述鎖定檢測(cè)信號(hào)產(chǎn)生電路還包括用于鎖存和輸出鎖定檢測(cè)信號(hào)的鎖存電路。
在另一個(gè)實(shí)施例中,所述鎖定窗口進(jìn)入檢測(cè)信號(hào)包括在向上信號(hào)或向下信號(hào)的脈寬在鎖定窗口之內(nèi)時(shí)被激活的窗口內(nèi)信號(hào);和在向上信號(hào)或向下信號(hào)的脈寬在鎖定窗口之外時(shí)被激活的窗口外信號(hào)。
在另一個(gè)實(shí)施例中,所述鎖定檢測(cè)信號(hào)產(chǎn)生電路還包括鎖存電路,所述鎖存電路響應(yīng)鎖定檢測(cè)信號(hào)而被設(shè)置并且響應(yīng)窗口外信號(hào)而被復(fù)位。
在另一方面,本發(fā)明致力于一種鎖相環(huán)電路的鎖定檢測(cè)方法,包括在被延遲的向上信號(hào)或被延遲的向下信號(hào)的前沿處檢測(cè)由相位頻率檢測(cè)器產(chǎn)生的向上信號(hào)或向下信號(hào)的狀態(tài),以便產(chǎn)生鎖定窗口進(jìn)入檢測(cè)信號(hào),其中被延遲的向上信號(hào)或被延遲的向下信號(hào)基本上被延遲了一個(gè)鎖定窗口;和當(dāng)在預(yù)定時(shí)間周期期間內(nèi)持續(xù)激活鎖定窗口進(jìn)入檢測(cè)信號(hào)時(shí),計(jì)數(shù)鎖相環(huán)電路的輸入信號(hào),以便產(chǎn)生鎖定檢測(cè)信號(hào)。
在一個(gè)實(shí)施例中,所述鎖定窗口進(jìn)入檢測(cè)信號(hào)是在向上信號(hào)或向下信號(hào)的脈寬進(jìn)入鎖定窗口時(shí)被激活的。
在另一個(gè)實(shí)施例中,所述鎖定窗口進(jìn)入檢測(cè)信號(hào)是通過(guò)下列步驟產(chǎn)生的對(duì)向上信號(hào)和向下信號(hào)執(zhí)行邏輯“或非”操作,以便產(chǎn)生第一信號(hào);將第一信號(hào)延遲預(yù)定時(shí)間周期,以便產(chǎn)生第二信號(hào);和在第二信號(hào)的前沿處檢測(cè)第一信號(hào)的狀態(tài),以便輸出鎖定窗口進(jìn)入檢測(cè)信號(hào)。
在另一個(gè)實(shí)施例中,所述鎖定窗口是根據(jù)第一信號(hào)與第二信號(hào)之間的延遲時(shí)間而確定的。
根據(jù)本發(fā)明,鎖相環(huán)電路和方法能夠當(dāng)鎖相完成時(shí)使用鎖相環(huán)電路的各個(gè)操作區(qū)域的特性輸出鎖定檢測(cè)信號(hào)。
通過(guò)如附圖所圖解的本發(fā)明的優(yōu)選實(shí)施例的更具體的描述,本發(fā)明的前面和其它方面、特征以及優(yōu)點(diǎn)將更明顯,在附圖中所有不同的視圖中,相同的參考符號(hào)表示相同的部件。所述附圖不必按是按比例縮放的,相反,重點(diǎn)在于圖解說(shuō)明本發(fā)明的原理。
圖1是傳統(tǒng)PLL電路的方框圖。
圖2是根據(jù)本發(fā)明的PLL電路的操作和鎖定檢測(cè)信號(hào)的產(chǎn)生的圖。
圖3是圖解說(shuō)明在圖2的第一操作區(qū)域中的PLL電路的信號(hào)的時(shí)序圖。
圖4是圖解說(shuō)明在圖2的第二操作區(qū)域中的PLL電路的信號(hào)的時(shí)序圖。
圖5是圖解說(shuō)明在圖2的第三操作區(qū)域中的PLL電路的信號(hào)的時(shí)序圖。
圖6是根據(jù)本發(fā)明的用于執(zhí)行鎖定檢測(cè)的PLL電路的方框圖。
圖7是圖解說(shuō)明圖6的PLL電路中的鎖定檢測(cè)電路的電路圖。
圖8是圖解說(shuō)明在第一操作區(qū)域中的圖6的PLL電路和圖7的鎖定檢測(cè)電路的信號(hào)的時(shí)序圖。
圖9是圖解說(shuō)明假設(shè)時(shí)間延遲長(zhǎng)時(shí)、在第二操作區(qū)域中的圖6的PLL電路和圖7的鎖定檢測(cè)電路的信號(hào)的時(shí)序圖。
圖10是圖解說(shuō)明假設(shè)時(shí)間延遲時(shí)、在第二操作區(qū)域中的圖6的PLL電路和圖7的鎖定檢測(cè)電路的信號(hào)的時(shí)序圖。
圖11是圖解說(shuō)明圖6的PLL電路中的計(jì)數(shù)器的操作的圖。
圖12是圖解說(shuō)明圖6的PLL電路中的鎖存電路的邏輯圖。
圖13是在第一操作區(qū)域中操作的、圖6中示出的PLL電路的仿真結(jié)果的波形圖。
圖14是在第一至第三操作區(qū)域中操作的、圖6中示出的PLL電路的仿真結(jié)果的波形圖。
圖15是圖6的PLL電路的VCO輸入信號(hào)和鎖定檢測(cè)信號(hào)的仿真結(jié)果的波形圖。
具體實(shí)施例方式
現(xiàn)在將參考附圖,在下文中更全面地描述本發(fā)明,附圖中示出了本發(fā)明的優(yōu)選實(shí)施例。然而,本發(fā)明可以以不同形式來(lái)體現(xiàn),并且不應(yīng)當(dāng)被理解為僅限于此處所闡述的實(shí)施例。整個(gè)說(shuō)明書(shū)中相同的數(shù)字表示相同的元件。
圖2是示出根據(jù)本發(fā)明示例性實(shí)施例的、PLL電路的操作和鎖定檢測(cè)信號(hào)的產(chǎn)生的圖。
如圖2所示,按照從壓控振蕩器(VCO)的加電到PLL電路的鎖定所經(jīng)過(guò)的時(shí)間,PLL電路可以具有三個(gè)操作區(qū)域,即第一、第二和第三操作區(qū)域REGION1、REGION2和REGION3。在第一操作區(qū)域REGION1中,作為PLL電路的組成電路塊的VCO的輸入信號(hào)VCOI具有持續(xù)增加的電平。在第二操作區(qū)域REGION2中,VCO的輸入信號(hào)VCOI的電平或者增加或者降低,從而收斂到某一電平。在第三操作區(qū)域REGION3中,VCO的輸入信號(hào)VCOI保持某一電平。
期望在時(shí)間T3產(chǎn)生相位鎖定檢測(cè)信號(hào)LDTO,所述時(shí)間T3為PLL電路進(jìn)入第三操作區(qū)域REGION3的時(shí)間點(diǎn)。然而,在傳統(tǒng)的相位鎖定檢測(cè)電路中,可能在第一操作區(qū)域REGION1或者在第二操作區(qū)域REGION2中產(chǎn)生相位鎖定檢測(cè)信號(hào)。
根據(jù)本發(fā)明的示例性實(shí)施例,相位鎖定檢測(cè)電路被設(shè)計(jì)成利用PLL電路在三個(gè)操作區(qū)域REGION1、REGION2和REGION3中各自的操作特性,從而僅當(dāng)PLL電路進(jìn)入第三操作區(qū)域REGION3時(shí)才產(chǎn)生相位鎖定檢測(cè)信號(hào)。
圖3是圖解說(shuō)明第一操作區(qū)域REGION1中PLL電路的相關(guān)信號(hào)的時(shí)序圖。參考圖3,反饋信號(hào)SFEED的頻率低于輸入到PLL電路的參考信號(hào)SIN的頻率。向上信號(hào)SUP的脈寬持續(xù)增加,但是向下信號(hào)SDN保持為邏輯低狀態(tài)(例如邏輯“0”)。VCO的輸入信號(hào)VCOI具有響應(yīng)于向上信號(hào)SUP而持續(xù)增加的電平。
圖4是圖解說(shuō)明第二操作區(qū)域REGION2中PLL電路的相關(guān)信號(hào)的時(shí)序圖。參考圖4,輸入到PLL電路的參考信號(hào)SIN的頻率是固定的,而反饋信號(hào)SFEED的頻率或者增加或者減少。在交替地產(chǎn)生向上信號(hào)SUP和向下信號(hào)SDN的脈沖時(shí),向上信號(hào)SUP和向下信號(hào)SDN的脈寬都持續(xù)減少。當(dāng)產(chǎn)生向上信號(hào)SUP的脈沖時(shí),VCO的輸入信號(hào)VCO1的脈寬增大,而當(dāng)產(chǎn)生向下信號(hào)SDN的脈沖時(shí),VCO的輸入信號(hào)VCO1的脈寬減小。而且,VCO的輸入信號(hào)VCOI的振蕩幅度逐漸減小至收斂到某一電平。
圖5是圖解說(shuō)明第三操作區(qū)域REGION3中PLL電路的相關(guān)信號(hào)的時(shí)序圖。參考圖5,輸入到PLL電路的參考信號(hào)SIN和反饋信號(hào)SFEED彼此同相鎖定并且具有預(yù)定周期。向上信號(hào)SUP和向下信號(hào)SDN保持在邏輯低狀態(tài)(例如邏輯“0”),并且VCO 400的輸入信號(hào)VCOI保持在某一電平。
圖6是圖解說(shuō)明根據(jù)本發(fā)明示例性實(shí)施例的、用于執(zhí)行鎖定檢測(cè)的PLL電路的簡(jiǎn)化方框圖。使用PLL電路在操作區(qū)域REGION1、REGION2和REGION3中各自的操作特征,圖6的PLL電路僅當(dāng)PLL電路進(jìn)入第三操作區(qū)域REGION3時(shí)才產(chǎn)生相位鎖定檢測(cè)信號(hào)。
參考圖6,PLL電路包括相位頻率檢測(cè)器(PFD)100、電荷泵200、環(huán)路濾波器300、壓控振蕩器(VCO)400、分頻器500和鎖定檢測(cè)電路600。
鎖定檢測(cè)電路600包括鎖定窗口進(jìn)入檢測(cè)器640、計(jì)數(shù)器620和鎖存電路660。
鎖定窗口進(jìn)入檢測(cè)器640使用由相位頻率檢測(cè)器100產(chǎn)生的向上信號(hào)SUP和向下信號(hào)SDN來(lái)設(shè)定鎖定窗口,以便產(chǎn)生窗口內(nèi)信號(hào)INWIN和窗口外信號(hào)OUTWIN。在窗口內(nèi)信號(hào)INWIN保持激活狀態(tài)的同時(shí),在產(chǎn)生了預(yù)定數(shù)量的參考信號(hào)SIN的脈沖之后,計(jì)數(shù)器620接收參考信號(hào)SIN和窗口內(nèi)信號(hào)INWIN,以便產(chǎn)生計(jì)數(shù)器輸出信號(hào)CNTO。鎖存電路660接收并鎖存計(jì)數(shù)器輸出信號(hào)CNTO和窗口外信號(hào)OUTWIN,以便輸出鎖定檢測(cè)信號(hào)LDTO。
圖7是圖解說(shuō)明圖6的PLL電路的鎖定檢測(cè)電路600的電路圖,該P(yáng)LL電路包括鎖定窗口進(jìn)入檢測(cè)器640、計(jì)數(shù)器620和鎖存電路660。
在一個(gè)實(shí)施例中,鎖定窗口進(jìn)入檢測(cè)器640包括“或非”門(mén)641、延遲電路642和D型觸發(fā)器643。“或非”門(mén)641接收向上信號(hào)SUP和向下信號(hào)SDN,以便對(duì)信號(hào)SUP和SDN執(zhí)行邏輯“或非”操作。延遲電路642接收“或非”門(mén)641的輸出信號(hào)A,并且將該輸出信號(hào)A延遲預(yù)定時(shí)間。D型觸發(fā)器643具有用于接收“或非”門(mén)641的輸出信號(hào)A的輸入端D、用于接收延遲電路642的輸出信號(hào)B的時(shí)鐘端、用于輸出窗口內(nèi)信號(hào)INWIN的輸出端Q、以及用于輸出窗口外信號(hào)OUTWIN的反相輸出端QB。
在一個(gè)實(shí)施例中,計(jì)數(shù)器620包括多個(gè)JK型觸發(fā)器621至628,用于當(dāng)J輸入和K輸入都為邏輯高電平(例如邏輯“1”)時(shí)輸出在輸入時(shí)鐘的上升沿處轉(zhuǎn)變的信號(hào)。第一觸發(fā)器621被窗口內(nèi)信號(hào)INWIN復(fù)位并且產(chǎn)生在參考信號(hào)SIN的上升沿處轉(zhuǎn)變的輸出信號(hào)。第二至第n觸發(fā)器622至628中的每一個(gè)產(chǎn)生在從相鄰的在前觸發(fā)器的反相輸出端QB輸出的信號(hào)的上升沿處轉(zhuǎn)變的輸出信號(hào)。從第n觸發(fā)器628的輸出端Q輸出計(jì)數(shù)輸出信號(hào)CNTO。
在一個(gè)實(shí)施例中,鎖存電路660包括兩個(gè)“或非”門(mén)661和662,這兩個(gè)“或非”門(mén)彼此交叉耦合。而且,鎖存電路660接收并鎖存計(jì)數(shù)輸出信號(hào)CNTO和窗口外信號(hào)OUTWIN,以便輸出鎖定檢測(cè)信號(hào)LDTO。
圖8是圖解說(shuō)明當(dāng)在第一操作區(qū)域操作時(shí),圖6的PLL電路和圖7的鎖定檢測(cè)電路的相關(guān)信號(hào)的時(shí)序圖。
圖9是圖解說(shuō)明當(dāng)延遲時(shí)間較長(zhǎng)時(shí),在第二操作區(qū)域操作時(shí),圖6的PLL電路和圖7的鎖定檢測(cè)電路的相關(guān)信號(hào)的時(shí)序圖,并且圖10是圖解說(shuō)明當(dāng)延遲時(shí)間較短時(shí),在第二操作區(qū)域操作時(shí),圖6的PLL電路和圖7的鎖定檢測(cè)電路的相關(guān)信號(hào)的時(shí)序圖。
圖11是圖解說(shuō)明圖6的PLL電路中的計(jì)數(shù)器620的操作的圖,而圖12是圖解說(shuō)明圖6的PLL電路的鎖存電路660的操作和鎖存電路660的邏輯圖。
參考圖6至12,下面將描述根據(jù)本發(fā)明示例性實(shí)施例的、用于鎖定檢測(cè)的PLL電路的操作。
PFD 100基于參考信號(hào)SIN與反饋信號(hào)SFEED之間的相位差(和/或頻率差)而產(chǎn)生向上信號(hào)SUP和向下信號(hào)SDN。電荷泵200響應(yīng)于向上信號(hào)SUP和向下信號(hào)SDN的電平狀態(tài)而產(chǎn)生DC電壓信號(hào),以便向環(huán)路濾波器300提供DC電壓信號(hào)。環(huán)路濾波器300對(duì)從電荷泵200接收的DC電壓信號(hào)積分,以便產(chǎn)生從中消除了高頻分量的VCOI信號(hào)。VCO 400輸出一高頻信號(hào),該高頻信號(hào)具有隨著VCO 400的輸入信號(hào)VCOI的DC電平而變化的頻率。分頻器500基于從VCO 400輸出的高頻信號(hào)而產(chǎn)生低頻反饋信號(hào)SFEED。將反饋信號(hào)SFEED施加到PFD 100。當(dāng)PLL電路處于鎖定模式時(shí),參考信號(hào)SIN的相位(或者頻率)和反饋信號(hào)SFEED的相位彼此鎖定。當(dāng)PLL不處于鎖定模式時(shí),參考信號(hào)SIN的相位(或者頻率)和反饋信號(hào)SFEED的相位不彼此鎖定。
鎖定窗口進(jìn)入檢測(cè)器640的操作如下。
參考圖8,在第一操作區(qū)域中(例如圖2所示的示例REGION1),在參考信號(hào)SIN與反饋信號(hào)SFEED之間存在大的時(shí)間偏移,并且根據(jù)所述時(shí)間偏移而產(chǎn)生向上信號(hào)SUP和向下信號(hào)SDN。向上信號(hào)SUP的邏輯“1”的周期在第一操作區(qū)域REGION1中逐漸增加,并且隨著PLL電路接近第二操作區(qū)域(圖2所示的REGION2)而逐漸減少。在第一操作區(qū)域REGION1中,向下信號(hào)SDN保持在邏輯“0”狀態(tài)。
鎖定窗口進(jìn)入檢測(cè)器640的“或非”門(mén)641接收向上信號(hào)SUP和向下信號(hào)SDN,以便對(duì)信號(hào)SUP和SDN執(zhí)行邏輯“或非”操作。當(dāng)PLL電路在第一操作區(qū)域REGION1操作時(shí),“或非”門(mén)641的輸出信號(hào)A具有其中邏輯“0”的狀態(tài)相對(duì)較長(zhǎng)的波形。當(dāng)PLL電路接近第二操作區(qū)域REGION2操作時(shí),“或非”門(mén)641的輸出信號(hào)A具有其中邏輯“0”的狀態(tài)相對(duì)較短的波形。被延遲電路642延遲了預(yù)定時(shí)間間隔(td)的輸出信號(hào)B具有與“或非”門(mén)641的輸出信號(hào)A相同的周期。根據(jù)由延遲電路642產(chǎn)生的延遲時(shí)間td的量,定義第一操作區(qū)域REGION1和第二操作區(qū)域REGION2的邊界。也就是,根據(jù)延遲時(shí)間td的量來(lái)確定鎖定窗口。D型觸發(fā)器643的輸出信號(hào)INWIN和OUTWIN響應(yīng)“或非”門(mén)641的輸出信號(hào)A的邏輯狀態(tài),在延遲電路642的輸出信號(hào)B的下降沿處改變它們的邏輯狀態(tài)。如圖8所示,當(dāng)輸出信號(hào)A的邏輯狀態(tài)是邏輯“1”時(shí),窗口內(nèi)信號(hào)INWIN在信號(hào)B的下降沿處從邏輯“0”變化為邏輯“1”。窗口內(nèi)信號(hào)INWIN表示PLL電路進(jìn)入第二操作區(qū)域,并且用來(lái)復(fù)位計(jì)數(shù)器620。
當(dāng)窗口內(nèi)信號(hào)INWIN處于邏輯“0”狀態(tài)時(shí),計(jì)數(shù)器輸出信號(hào)CNTO處于邏輯“0”狀態(tài),并且窗口外信號(hào)OUTWIN處于邏輯“1”狀態(tài)。因此,鎖定檢測(cè)信號(hào)LDTO處于邏輯“0”狀態(tài)。也就是,鎖定檢測(cè)電路600在該區(qū)域操作時(shí)不產(chǎn)生鎖定檢測(cè)信號(hào)LDTO。
當(dāng)執(zhí)行同步時(shí),逐漸減少參考信號(hào)SIN與反饋信號(hào)SFEED之間的頻率(或者相位)差。
因此,當(dāng)向上信號(hào)SUP的脈寬小于由延遲電路642產(chǎn)生的延遲時(shí)間td時(shí),鎖定窗口進(jìn)入檢測(cè)器640轉(zhuǎn)變到邏輯“1”狀態(tài)。當(dāng)窗口內(nèi)信號(hào)INWIN處于邏輯“1”狀態(tài)時(shí),不復(fù)位計(jì)數(shù)器620。計(jì)數(shù)器620在對(duì)應(yīng)于大量JK型觸發(fā)器621至628的時(shí)間周期之后產(chǎn)生輸出信號(hào)CNTO。當(dāng)JK型觸發(fā)器的數(shù)量是N時(shí),由計(jì)數(shù)器620產(chǎn)生的計(jì)數(shù)時(shí)間可以是參考信號(hào)SIN的周期的2N倍,如圖11所示。JK型觸發(fā)器621至628可以充當(dāng)T型觸發(fā)器,因?yàn)檫壿嫛?”被施加到J輸入端和K輸入端兩者。當(dāng)計(jì)數(shù)器620的輸出信號(hào)CNTO變成邏輯“1”狀態(tài)時(shí),PLL電路進(jìn)入第三操作區(qū)域REGION3。
如圖9所示,當(dāng)延遲時(shí)間td被設(shè)置為較長(zhǎng)時(shí),PLL電路更迅速地進(jìn)入第二操作區(qū)域REGION2。相反,如圖10所示,當(dāng)延遲時(shí)間td被設(shè)置為較短時(shí),PLL電路更緩慢地進(jìn)入第二操作區(qū)域REGION2。
參考圖12,鎖存電路對(duì)應(yīng)于包括兩個(gè)“或非”門(mén)的RS鎖存電路,所述兩個(gè)“或非”門(mén)彼此交叉耦合。在圖12中,計(jì)數(shù)器輸出信號(hào)CNTO對(duì)應(yīng)于S輸入,窗口外信號(hào)OUTWIN對(duì)應(yīng)于R輸入。RS鎖存電路根據(jù)圖12所示的真值表操作。
當(dāng)窗口外信號(hào)OUTWIN處于邏輯“1”狀態(tài)并且計(jì)數(shù)器輸出信號(hào)CNTO處于邏輯“0”狀態(tài)時(shí),輸出Q變成邏輯“0”。而且,當(dāng)窗口外信號(hào)OUTWIN處于邏輯“0”狀態(tài)并且計(jì)數(shù)器輸出信號(hào)CNTO處于邏輯“1”狀態(tài)時(shí),輸出Q變成邏輯“1”。此處,鎖存電路660的輸出信號(hào)Q是鎖定檢測(cè)信號(hào)LDTO。
圖13是示出當(dāng)PLL電路在第一操作區(qū)域中操作時(shí)、在圖6中所示的PLL電路的相關(guān)信號(hào)的仿真結(jié)果的波形圖。
圖14是示出在第一至第三操作區(qū)域操作的、圖6所示的PLL電路的相關(guān)信號(hào)的仿真結(jié)果的波形圖。
圖15是示出圖6的PLL電路的VCO輸入信號(hào)VCOI和鎖定檢測(cè)信號(hào)LDTO的仿真結(jié)果的圖。
圖13至圖15所示的仿真結(jié)果是當(dāng)本發(fā)明的示例鎖定檢測(cè)器應(yīng)用于使用無(wú)死區(qū)(non-dead zone)PFD的頻率合成器的PLL電路時(shí)的結(jié)果。當(dāng)使用無(wú)死區(qū)PFD時(shí),向上信號(hào)SUP和向下信號(hào)SDN的周期同時(shí)處于邏輯“1”狀態(tài)。
在鎖定窗口進(jìn)入檢測(cè)器640中的延遲電路642的延遲時(shí)間為8nsec、PFD的延遲時(shí)間為4nsec、和參考信號(hào)的頻率為40MHz的條件下,執(zhí)行模擬。
鎖定窗口被設(shè)置為4nsec,以便確保穩(wěn)定性,并且由七個(gè)JK觸發(fā)器組成的128-計(jì)數(shù)器被用來(lái)確保精度。由計(jì)數(shù)器620產(chǎn)生的計(jì)數(shù)時(shí)間是128×25納秒=3.2usec。當(dāng)由鎖定窗口進(jìn)入檢測(cè)器640中的延遲電路642產(chǎn)生的延遲時(shí)間減少時(shí),鎖定檢測(cè)器600輸出鎖定檢測(cè)信號(hào)LDTO的時(shí)間點(diǎn)可能較遲,但是表示PLL電路何時(shí)進(jìn)入鎖定狀態(tài)的檢測(cè)信號(hào)LDTO在PLL電路更接近目標(biāo)頻率的時(shí)間點(diǎn)輸出。
參考圖13,當(dāng)PLL電路在第一操作區(qū)域REGION1中時(shí),向上信號(hào)SUP的脈寬相對(duì)較寬,而向下信號(hào)SDN的脈寬相對(duì)較窄。鎖定窗口進(jìn)入檢測(cè)器640中的“或非”門(mén)641的輸出信號(hào)A具有邏輯“0”狀態(tài),其比由延遲電路642產(chǎn)生的延遲時(shí)間td長(zhǎng)得多。因此,窗口內(nèi)信號(hào)INWIN保持邏輯“0”狀態(tài)。在第一操作區(qū)域REGION1中,向上信號(hào)SUP和向下信號(hào)SDN不交替出現(xiàn),而是向上信號(hào)出現(xiàn)在第一操作區(qū)域REGION1的絕大部分。因此,計(jì)數(shù)器620處于禁用狀態(tài)。
參考圖14,PLL電路在從鎖定窗口進(jìn)入檢測(cè)器640輸出的窗口內(nèi)信號(hào)INWIN轉(zhuǎn)變到邏輯“1”狀態(tài)的時(shí)間點(diǎn)處接近第二操作區(qū)域REGION2。在參考信號(hào)SIN與反饋信號(hào)SFEED之間的偏移在鎖定窗口中的同時(shí),在由計(jì)數(shù)器620產(chǎn)生的計(jì)數(shù)時(shí)間之后產(chǎn)生鎖定檢測(cè)信號(hào)LDTO。
如圖15所示,在VCO(圖6的400)的輸入信號(hào)VCOI基本穩(wěn)定、即基本實(shí)現(xiàn)PLL電路的相位鎖定之后,產(chǎn)生鎖定檢測(cè)信號(hào)LDTO。
雖然已結(jié)合本發(fā)明的優(yōu)選實(shí)施例詳細(xì)示出和描述了本發(fā)明,但本領(lǐng)域技術(shù)人員應(yīng)當(dāng)理解,在不背離由所附權(quán)利要求定義的本發(fā)明的精神和范疇的情況下,可以在形式和細(xì)節(jié)上做出各種修改。
權(quán)利要求
1.一種鎖定檢測(cè)電路,包括鎖定窗口進(jìn)入檢測(cè)電路,用于在被延遲的向上信號(hào)或被延遲的向下信號(hào)的前沿處檢測(cè)由相位頻率檢測(cè)器產(chǎn)生的向上信號(hào)或向下信號(hào)的狀態(tài),以便產(chǎn)生鎖定窗口進(jìn)入檢測(cè)信號(hào),其中被延遲的向上信號(hào)或被延遲的向下信號(hào)基本上被延遲了一個(gè)鎖定窗口;和鎖定檢測(cè)信號(hào)產(chǎn)生電路,用于當(dāng)在預(yù)定時(shí)間周期期間內(nèi)鎖定窗口進(jìn)入檢測(cè)信號(hào)持續(xù)激活時(shí),計(jì)數(shù)鎖相環(huán)電路的輸入信號(hào),以便產(chǎn)生鎖定檢測(cè)信號(hào)。
2.根據(jù)權(quán)利要求1所述的鎖定檢測(cè)電路,其中所述鎖定窗口進(jìn)入檢測(cè)信號(hào)是在向上信號(hào)或向下信號(hào)的脈寬進(jìn)入鎖定窗口時(shí)被激活的。
3.根據(jù)權(quán)利要求1所述的鎖定檢測(cè)電路,其中所述鎖定窗口進(jìn)入檢測(cè)電路包括或非門(mén),用于對(duì)于向上信號(hào)和向下信號(hào)執(zhí)行邏輯“或非”操作,以便產(chǎn)生第一信號(hào);延遲電路,用于將第一信號(hào)延遲預(yù)定時(shí)間周期,以便產(chǎn)生第二信號(hào);和觸發(fā)器,用于在第二信號(hào)的前沿處檢測(cè)第一信號(hào)的狀態(tài),以便輸出鎖定窗口進(jìn)入檢測(cè)信號(hào)。
4.根據(jù)權(quán)利要求3所述的鎖定檢測(cè)電路,其中所述鎖定窗口是根據(jù)由延遲電路產(chǎn)生的延遲時(shí)間而確定的。
5.根據(jù)權(quán)利要求3所述的鎖定檢測(cè)電路,其中當(dāng)?shù)谝恍盘?hào)處于邏輯“高”狀態(tài)時(shí),在第二信號(hào)的下降沿處控制所述觸發(fā)器。
6.根據(jù)權(quán)利要求1所述的鎖定檢測(cè)電路,其中所述鎖定檢測(cè)信號(hào)產(chǎn)生電路包括第一觸發(fā)器,用于產(chǎn)生由鎖定檢測(cè)信號(hào)復(fù)位并且在鎖相環(huán)電路的輸入信號(hào)的前沿處轉(zhuǎn)變的輸出信號(hào);和第二至第n觸發(fā)器,用于產(chǎn)生在相鄰觸發(fā)器的反相輸出信號(hào)的前沿處轉(zhuǎn)變的輸出信號(hào),其中第n觸發(fā)器的輸出信號(hào)被提供為鎖定檢測(cè)信號(hào)。
7.根據(jù)權(quán)利要求6所述的鎖定檢測(cè)電路,其中,在鎖定窗口進(jìn)入檢測(cè)信號(hào)激活期間,當(dāng)在鎖相環(huán)電路的輸入信號(hào)的第一脈沖之后已經(jīng)過(guò)了對(duì)應(yīng)于鎖相環(huán)電路的輸入信號(hào)的周期的2n倍的時(shí)間周期時(shí),所述鎖定檢測(cè)信號(hào)被激活。
8.根據(jù)權(quán)利要求6所述的鎖定檢測(cè)電路,其中每個(gè)觸發(fā)器由鎖定窗口進(jìn)入檢測(cè)信號(hào)復(fù)位。
9.根據(jù)權(quán)利要求6所述的鎖定檢測(cè)電路,其中每個(gè)觸發(fā)器是具有J輸入端和K輸入端的JK型觸發(fā)器,其中邏輯“1”被施加到J輸入端和K輸入端兩者。
10.根據(jù)權(quán)利要求6所述的鎖定檢測(cè)電路,其中所述鎖定檢測(cè)信號(hào)產(chǎn)生電路還包括鎖存電路,其用于鎖存和輸出鎖定檢測(cè)信號(hào)。
11.根據(jù)權(quán)利要求6所述的鎖定檢測(cè)電路,其中所述鎖定窗口進(jìn)入檢測(cè)信號(hào)包括當(dāng)向上信號(hào)或向下信號(hào)的脈寬在鎖定窗口之內(nèi)時(shí)被激活的窗口內(nèi)信號(hào);和當(dāng)向上信號(hào)或向下信號(hào)的脈寬在鎖定窗口之外時(shí)被激活的窗口外信號(hào)。
12.根據(jù)權(quán)利要求11所述的鎖定檢測(cè)電路,其中所述鎖定檢測(cè)信號(hào)產(chǎn)生電路還包括鎖存電路,所述鎖存電路響應(yīng)鎖定檢測(cè)信號(hào)而被設(shè)置并且響應(yīng)窗口外信號(hào)而被復(fù)位。
13.一種鎖相環(huán)電路,包括相位頻率檢測(cè)器,用于產(chǎn)生表示參考信號(hào)與反饋信號(hào)之間的相位差的向上信號(hào)和向下信號(hào);電荷泵,用于響應(yīng)向上信號(hào)和向下信號(hào)的狀態(tài)而輸出DC電壓信號(hào);環(huán)路濾波器,用于對(duì)DC電壓信號(hào)積分,以便產(chǎn)生積分信號(hào);壓控振蕩器,用于產(chǎn)生具有隨著積分信號(hào)的DC電平而變化的頻率的振蕩信號(hào);鎖定窗口進(jìn)入檢測(cè)電路,用于在被延遲的向上信號(hào)或被延遲的向下信號(hào)的前沿處檢測(cè)向上信號(hào)或向下信號(hào)的狀態(tài),以便產(chǎn)生鎖定窗口進(jìn)入檢測(cè)信號(hào),其中被延遲的向上信號(hào)或被延遲的向下信號(hào)基本上被延遲了一個(gè)鎖定窗口;和鎖定檢測(cè)信號(hào)產(chǎn)生電路,用于當(dāng)在預(yù)定時(shí)間周期期間鎖定窗口進(jìn)入檢測(cè)信號(hào)持續(xù)地激活時(shí),計(jì)數(shù)鎖相環(huán)電路的輸入信號(hào),以便產(chǎn)生鎖定檢測(cè)信號(hào)。
14.根據(jù)權(quán)利要求13所述的鎖相環(huán)電路,還包括分頻器,用于根據(jù)壓控振蕩器的輸出信號(hào)來(lái)產(chǎn)生低頻反饋信號(hào)。
15.根據(jù)權(quán)利要求13所述的鎖相環(huán)電路,其中所述鎖定窗口進(jìn)入檢測(cè)信號(hào)在向上信號(hào)或向下信號(hào)的脈寬進(jìn)入鎖定窗口時(shí)被激活。
16.根據(jù)權(quán)利要求13所述的鎖相環(huán)電路,其中所述鎖定窗口進(jìn)入檢測(cè)電路包括或非門(mén),用于對(duì)向上信號(hào)和向下信號(hào)執(zhí)行邏輯“或非”操作,以便產(chǎn)生第一信號(hào);延遲電路,用于將第一信號(hào)延遲預(yù)定時(shí)間周期,以便產(chǎn)生第二信號(hào);和觸發(fā)器,用于在第二信號(hào)的前沿處檢測(cè)第一信號(hào)的狀態(tài)。
17.根據(jù)權(quán)利要求16所述的鎖相環(huán)電路,其中所述鎖定窗口是根據(jù)由延遲電路產(chǎn)生的延遲時(shí)間而確定的。
18.根據(jù)權(quán)利要求16所述的鎖相環(huán)電路,其中當(dāng)?shù)谝恍盘?hào)處于邏輯“高”狀態(tài)時(shí),在第二信號(hào)的下降沿處控制所述觸發(fā)器。
19.根據(jù)權(quán)利要求13所述的鎖相環(huán)電路,其中所述鎖定檢測(cè)信號(hào)產(chǎn)生電路包括第一觸發(fā)器,用于產(chǎn)生由鎖定檢測(cè)信號(hào)復(fù)位并且在鎖相環(huán)電路的輸入信號(hào)的前沿處轉(zhuǎn)變的輸出信號(hào);和第二至第n觸發(fā)器,用于產(chǎn)生在相鄰的在前觸發(fā)器的反相輸出信號(hào)的前沿處轉(zhuǎn)變的輸出信號(hào),其中第n觸發(fā)器的輸出信號(hào)被提供為鎖定檢測(cè)信號(hào)。
20.根據(jù)權(quán)利要求19所述的鎖定環(huán)電路,其中,在鎖定窗口進(jìn)入檢測(cè)信號(hào)激活期間,當(dāng)在鎖相環(huán)電路的輸入信號(hào)的第一脈沖之后已經(jīng)過(guò)了對(duì)應(yīng)于鎖相環(huán)電路的輸入信號(hào)的周期的2n倍的時(shí)間周期時(shí),所述鎖定檢測(cè)信號(hào)被激活。
21.根據(jù)權(quán)利要求19所述的鎖定環(huán)電路,其中每個(gè)觸發(fā)器由鎖定窗口進(jìn)入檢測(cè)信號(hào)復(fù)位。
22.根據(jù)權(quán)利要求19所述的鎖定環(huán)電路,其中每個(gè)觸發(fā)器是具有J輸入端和K輸入端的JK型觸發(fā)器,其中邏輯“1”被施加到J輸入端和K輸入端兩者。
23.根據(jù)權(quán)利要求19所述的鎖定環(huán)電路,其中所述鎖定檢測(cè)信號(hào)產(chǎn)生電路還包括用于鎖存和輸出鎖定檢測(cè)信號(hào)的鎖存電路。
24.根據(jù)權(quán)利要求19所述的鎖定環(huán)電路,其中所述鎖定窗口進(jìn)入檢測(cè)信號(hào)包括當(dāng)向上信號(hào)或向下信號(hào)的脈寬在鎖定窗口之內(nèi)時(shí)被激活的窗口內(nèi)信號(hào);和當(dāng)向上信號(hào)或向下信號(hào)的脈寬在鎖定窗口之外時(shí)被激活的窗口外信號(hào)。
25.根據(jù)權(quán)利要求24所述的鎖定環(huán)電路,其中所述鎖定檢測(cè)信號(hào)產(chǎn)生電路還包括鎖存電路,所述鎖存電路響應(yīng)鎖定檢測(cè)信號(hào)而被設(shè)置并且響應(yīng)窗口外信號(hào)而被復(fù)位。
26.一種鎖相環(huán)電路的鎖定檢測(cè)方法,包括在被延遲的向上信號(hào)或被延遲的向下信號(hào)的前沿處檢測(cè)由相位頻率檢測(cè)器產(chǎn)生的向上信號(hào)或向下信號(hào)的狀態(tài),以便產(chǎn)生鎖定窗口進(jìn)入檢測(cè)信號(hào),其中被延遲的向上信號(hào)或被延遲的向下信號(hào)基本上被延遲了一個(gè)鎖定窗口;和當(dāng)在預(yù)定時(shí)間周期期間內(nèi)持續(xù)激活鎖定窗口進(jìn)入檢測(cè)信號(hào)時(shí),計(jì)數(shù)鎖相環(huán)電路的輸入信號(hào),以便產(chǎn)生鎖定檢測(cè)信號(hào)。
27.根據(jù)權(quán)利要求26的鎖相環(huán)電路的鎖定檢測(cè)方法,其中所述鎖定窗口進(jìn)入檢測(cè)信號(hào)是在向上信號(hào)或向下信號(hào)的脈寬進(jìn)入鎖定窗口時(shí)被激活的。
28.根據(jù)權(quán)利要求26的鎖相環(huán)電路的鎖定檢測(cè)方法,其中所述鎖定窗口進(jìn)入檢測(cè)信號(hào)是通過(guò)下列步驟產(chǎn)生的對(duì)向上信號(hào)和向下信號(hào)執(zhí)行邏輯“或非”操作,以便產(chǎn)生第一信號(hào);將第一信號(hào)延遲預(yù)定時(shí)間周期,以便產(chǎn)生第二信號(hào);和在第二信號(hào)的前沿處檢測(cè)第一信號(hào)的狀態(tài),以便輸出鎖定窗口進(jìn)入檢測(cè)信號(hào)。
29.根據(jù)權(quán)利要求28的鎖相環(huán)電路的鎖定檢測(cè)方法,其中所述鎖定窗口是根據(jù)第一信號(hào)與第二信號(hào)之間的延遲時(shí)間而確定的。
全文摘要
提供一種包括鎖定檢測(cè)功能的鎖相環(huán)電路,所述鎖相環(huán)電路包括鎖定檢測(cè)電路。該鎖定檢測(cè)電路包括鎖定窗口進(jìn)入檢測(cè)電路和鎖定檢測(cè)信號(hào)產(chǎn)生電路。該鎖定窗口進(jìn)入檢測(cè)電路在被延遲的向上信號(hào)或被延遲的向下信號(hào)的前沿處檢測(cè)由相位頻率檢測(cè)器產(chǎn)生的向上信號(hào)或向下信號(hào)的前沿,以便產(chǎn)生鎖定窗口進(jìn)入檢測(cè)信號(hào),其中被延遲的向上信號(hào)或被延遲的向下信號(hào)基本上被延遲了一個(gè)鎖定窗口。鎖定檢測(cè)信號(hào)產(chǎn)生電路計(jì)數(shù)鎖相環(huán)電路的輸入信號(hào),以便當(dāng)在預(yù)定時(shí)間周期期間持續(xù)地激活鎖定窗口進(jìn)入檢測(cè)信號(hào)時(shí)產(chǎn)生鎖定檢測(cè)信號(hào)。以這種方式,僅當(dāng)已經(jīng)完成鎖相操作時(shí)才輸出鎖定檢測(cè)信號(hào)。
文檔編號(hào)H03L7/08GK1728558SQ200510087549
公開(kāi)日2006年2月1日 申請(qǐng)日期2005年7月27日 優(yōu)先權(quán)日2004年7月27日
發(fā)明者鄭雨永 申請(qǐng)人:三星電子株式會(huì)社