專利名稱:時(shí)鐘停止檢測(cè)器的制作方法
技術(shù)領(lǐng)域:
本申請(qǐng)涉及一種時(shí)鐘停止檢測(cè)器。
背景技術(shù):
在該技藝中已知的一種存儲(chǔ)器型式為低功率同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(SDRAM),其亦已知為移動(dòng)隨機(jī)存取存儲(chǔ)器(移動(dòng)-RAM)。移動(dòng)-RAM為一種特別設(shè)計(jì)用于移動(dòng)應(yīng)用,如手機(jī)、個(gè)人數(shù)字輔助(PDAs)、手提式計(jì)算機(jī)、等的低功率同步DRAM。移動(dòng)-RAMs藉由利用提取多位及接著同步化輸出數(shù)據(jù)為系統(tǒng)時(shí)鐘的芯片結(jié)構(gòu)而達(dá)到高速度轉(zhuǎn)移速率。
減少攜帶式電子裝置的功率消耗及因而增加這些攜帶式電子裝置的電池壽命持續(xù)為攜帶式電子裝置發(fā)展的焦點(diǎn)領(lǐng)域。典型上,攜帶式電子裝置的功率消耗,包括由這些攜帶式電子裝置所使用的存儲(chǔ)器的電力消耗為設(shè)計(jì)著重處因?yàn)殡姵貕勖鼮閿y帶式電子裝置的重要特性。在許多攜帶式電子裝置,存儲(chǔ)器消耗電力即使當(dāng)該存儲(chǔ)器未由該攜帶式電子裝置存取時(shí)。
發(fā)明內(nèi)容
本發(fā)明的一個(gè)具體實(shí)施例提供一種用于存儲(chǔ)器的時(shí)鐘停止檢測(cè)器。該時(shí)鐘停止檢測(cè)器包括關(guān)閉以響應(yīng)時(shí)鐘信號(hào)的第一邏輯位準(zhǔn)以充電電容器的第一開(kāi)關(guān),關(guān)閉以響應(yīng)該時(shí)鐘信號(hào)的第二邏輯位準(zhǔn)以放電該電容器的第二開(kāi)關(guān),及基于反相時(shí)鐘信號(hào)及在該電容器的充電輸出控制信號(hào)的邏輯電路。
本發(fā)明具體實(shí)施例可由參考圖式更容易了解,圖式組件并不必要彼此比例繪制,相似參考數(shù)字表示相對(duì)應(yīng)類似部份。
圖1為說(shuō)明存儲(chǔ)器系統(tǒng)的一個(gè)具體實(shí)施例的方塊圖。
圖2為說(shuō)明存儲(chǔ)器的一個(gè)具體實(shí)施例的方塊圖。
圖3為說(shuō)明時(shí)鐘停止檢測(cè)器的一個(gè)具體實(shí)施例的示意圖。
圖4為說(shuō)明該時(shí)鐘停止檢測(cè)器信號(hào)的時(shí)序的一個(gè)具體實(shí)施例的時(shí)序圖。
圖5為說(shuō)明包括根據(jù)本發(fā)明存儲(chǔ)器系統(tǒng)的手機(jī)的一個(gè)具體實(shí)施例的圖。
具體實(shí)施例方式
圖1為說(shuō)明存儲(chǔ)器系統(tǒng)30的一個(gè)具體實(shí)施例的方塊圖。存儲(chǔ)器系統(tǒng)30包括控制器32及存儲(chǔ)器36。控制器32經(jīng)由通訊連結(jié)34電耦合至存儲(chǔ)器36。
控制器32包括邏輯、韌體、及/或軟件以控制存儲(chǔ)器36的操作。在一個(gè)具體實(shí)施例中,控制器32為能夠?qū)r(shí)鐘信號(hào)、地址信號(hào)、指令信號(hào)、及數(shù)據(jù)信號(hào)經(jīng)由通訊連結(jié)34送至存儲(chǔ)器36以自存儲(chǔ)器36讀取數(shù)據(jù)及寫(xiě)入數(shù)據(jù)至存儲(chǔ)器36的微處理機(jī)或其它合適裝置??刂破?2經(jīng)由通訊連結(jié)34將時(shí)鐘信號(hào)、地址信號(hào)、指令信號(hào)、及數(shù)據(jù)信號(hào)送至存儲(chǔ)器36以自存儲(chǔ)器36讀取數(shù)據(jù)及寫(xiě)入數(shù)據(jù)至存儲(chǔ)器36。控制器32起始及停止送至存儲(chǔ)器36的時(shí)鐘信號(hào)以分別活化及去活化部份存儲(chǔ)器36,當(dāng)未使用存儲(chǔ)器36時(shí),停止該時(shí)鐘以去活化部份存儲(chǔ)器36以保存電力。
存儲(chǔ)器36包括經(jīng)由通訊連結(jié)34與控制器32通信的電路及讀取與寫(xiě)入數(shù)據(jù)于存儲(chǔ)器36的電路。存儲(chǔ)器36包括隨機(jī)存取存儲(chǔ)器(RAM),如動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(DRAM)、同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(SDRAM)、雙倍數(shù)據(jù)率同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(DDR SDRAM)、低功率同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(移動(dòng)-RAM)、或其它合適存儲(chǔ)器。存儲(chǔ)器36響應(yīng)于來(lái)自控制器32的存儲(chǔ)器讀取要求及將該所要求數(shù)據(jù)送至控制器32,存儲(chǔ)器36亦響應(yīng)以來(lái)自控制器32的寫(xiě)入要求及將自控制器32傳送的數(shù)據(jù)儲(chǔ)存于存儲(chǔ)器36。
為保存電力,控制器32藉由停止經(jīng)由通訊連結(jié)34傳送至存儲(chǔ)器36的時(shí)鐘信號(hào)而去活化未使用的部份存儲(chǔ)器36,存儲(chǔ)器36檢測(cè)停止的時(shí)鐘信號(hào)及去活化部份存儲(chǔ)器36??刂破?2藉由起動(dòng)經(jīng)由通訊連結(jié)34傳送至存儲(chǔ)器36的時(shí)鐘信號(hào)而活化要使用的部份存儲(chǔ)器36,存儲(chǔ)器36檢測(cè)操作的時(shí)鐘信號(hào)及活化先前去活化的部份存儲(chǔ)器36。
圖2為說(shuō)明存儲(chǔ)器36的一個(gè)具體實(shí)施例的方塊圖。存儲(chǔ)器36包括時(shí)鐘接收器40、地址接收器42、指令接收器44、數(shù)據(jù)接收器及驅(qū)動(dòng)器46、時(shí)鐘停止檢測(cè)器52、外圍電路48、及存儲(chǔ)器組數(shù)組50。
時(shí)鐘接收器40經(jīng)由信號(hào)路徑56電耦合至?xí)r鐘停止檢測(cè)器52及外圍電路48,地址接收器42經(jīng)由信號(hào)路徑58電耦合至外圍電路48,指令接收器44經(jīng)由信號(hào)路徑60電耦合至外圍電路48,數(shù)據(jù)接收器及驅(qū)動(dòng)器46經(jīng)由信號(hào)路徑62電耦合至外圍電路48,外圍電路48經(jīng)由地址信號(hào)路徑64、控制信號(hào)路徑66、及數(shù)據(jù)信號(hào)路徑68電耦合至存儲(chǔ)器組數(shù)組50,時(shí)鐘停止檢測(cè)器52經(jīng)由時(shí)鐘停止(CLKSTOP)信號(hào)路徑54電耦合至地址接收器42、指令接收器44、數(shù)據(jù)接收器及驅(qū)動(dòng)器46、及外圍電路48。
通訊連結(jié)34包括時(shí)鐘信號(hào)路徑34a、地址信號(hào)路徑34b、指令信號(hào)路徑34c、及數(shù)據(jù)信號(hào)路徑34d,時(shí)鐘信號(hào)路徑34a電耦合至?xí)r鐘接收器40,地址信號(hào)路徑34b電耦合至地址接收器42,指令信號(hào)路徑34c電耦合至指令接收器44,數(shù)據(jù)信號(hào)路徑34d電耦合至數(shù)據(jù)接收器及驅(qū)動(dòng)器46。
時(shí)鐘接收器40經(jīng)由信號(hào)路徑34a接收來(lái)自控制器32的時(shí)鐘信號(hào)(CLK)及反相時(shí)鐘信號(hào)(/CLK),為響應(yīng)該CLK信號(hào)及/CLK信號(hào),時(shí)鐘接收器40經(jīng)由信號(hào)路徑56輸出內(nèi)部時(shí)鐘信號(hào)(iCLK)及反相內(nèi)部時(shí)鐘信號(hào)(/iCLK)至?xí)r鐘停止檢測(cè)器52及外圍電路48。
時(shí)鐘停止檢測(cè)器52接收來(lái)自時(shí)鐘接收器40的iCLK信號(hào)及/iCLK信號(hào),若iCLK信號(hào)為有效的,亦即iCLK信號(hào)于指定頻率持續(xù)在邏輯高位準(zhǔn)及邏輯低位準(zhǔn)之間變化,則時(shí)鐘停止檢測(cè)器52在CLKSTOP信號(hào)路徑54輸出邏輯低。若iCLK信號(hào)為不有效的,亦即iCLK信號(hào)維持在邏輯高位準(zhǔn)或邏輯低位準(zhǔn),時(shí)鐘停止檢測(cè)器52在CLKSTOP信號(hào)路徑54輸出邏輯高信號(hào)。
地址接收器42經(jīng)由信號(hào)路徑34b接收來(lái)自控制器32的地址(顯示于數(shù)據(jù)要儲(chǔ)存或數(shù)據(jù)要回復(fù)的存儲(chǔ)器組數(shù)組50中的位置),地址接收器42亦經(jīng)由CLKSTOP信號(hào)路徑54接收來(lái)自時(shí)鐘停止檢測(cè)器52的CLKSTOP信號(hào)。若該CLKSTOP信號(hào)為在邏輯高位準(zhǔn),則地址接收器42由關(guān)閉其電路而去活化以保存電力。若該CLKSTOP信號(hào)為在邏輯低位準(zhǔn),則地址接收器42由開(kāi)啟其電路而活化以進(jìn)行操作。
指令接收器44經(jīng)由指令信號(hào)路徑34c接收來(lái)自控制器32的存儲(chǔ)器組數(shù)組50的讀取及寫(xiě)入指令,指令接收器44亦經(jīng)由CLKSTOP信號(hào)路徑54接收來(lái)自時(shí)鐘停止檢測(cè)器52的CLKSTOP信號(hào)。若該CLKSTOP信號(hào)為在邏輯高位準(zhǔn),則指令接收器44由關(guān)閉其電路而去活化以保存電力。若該CLKSTOP信號(hào)為在邏輯低位準(zhǔn),則指令接收器44由開(kāi)啟其電路而活化以進(jìn)行操作。
數(shù)據(jù)接收器及驅(qū)動(dòng)器46經(jīng)由信號(hào)路徑34d接收來(lái)自控制器32的數(shù)據(jù)信號(hào)以寫(xiě)至存儲(chǔ)器組數(shù)組50,數(shù)據(jù)接收器及驅(qū)動(dòng)器46亦經(jīng)由外圍電路48接收數(shù)據(jù)以將數(shù)據(jù)自存儲(chǔ)器組數(shù)組50傳送至控制器32。此外,數(shù)據(jù)接收器及驅(qū)動(dòng)器46經(jīng)由CLKSTOP信號(hào)路徑54接收來(lái)自時(shí)鐘停止檢測(cè)器52的CLKSTOP信號(hào)。若該CLKSTOP信號(hào)為在邏輯高位準(zhǔn),則數(shù)據(jù)接收器及驅(qū)動(dòng)器46由關(guān)閉其電路而去活化以保存電力。若該CLKSTOP信號(hào)為在邏輯低位準(zhǔn),則數(shù)據(jù)接收器及驅(qū)動(dòng)器46由開(kāi)啟其電路而活化以進(jìn)行操作。
外圍電路48經(jīng)由信號(hào)路徑56接收來(lái)自時(shí)鐘接收器40的iCLK信號(hào)及/iCLK信號(hào),經(jīng)由信號(hào)路徑58接收來(lái)自地址接收器42的存儲(chǔ)器地址,及經(jīng)由信號(hào)路徑60接收來(lái)自指令接收器44的存儲(chǔ)器讀取及存儲(chǔ)器寫(xiě)入指令。外圍電路48經(jīng)由信號(hào)路徑62傳送及接收來(lái)自數(shù)據(jù)接收器及驅(qū)動(dòng)器46的數(shù)據(jù)信號(hào)。外圍電路48經(jīng)由數(shù)據(jù)信號(hào)路徑68傳送及接收來(lái)自存儲(chǔ)器組數(shù)組50的數(shù)據(jù),經(jīng)由地址信號(hào)路徑64傳送存儲(chǔ)器組地址至存儲(chǔ)器組數(shù)組50,及經(jīng)由控制信號(hào)路徑66傳送控制信號(hào)至存儲(chǔ)器組數(shù)組50。
外圍電路48經(jīng)由地址信號(hào)路徑64、控制信號(hào)路徑66、及數(shù)據(jù)信號(hào)路徑68執(zhí)行至存儲(chǔ)器組數(shù)組50的讀取及寫(xiě)入操作。外圍電路48亦經(jīng)由CLKSTOP信號(hào)路徑54接收來(lái)自時(shí)鐘停止檢測(cè)器52的CLKSTOP信號(hào)。若該CLKSTOP信號(hào)為在邏輯高位準(zhǔn),則外圍電路48由關(guān)閉其電路而去活化以保存電力。若該CLKSTOP信號(hào)為在邏輯低位準(zhǔn),則外圍電路48由開(kāi)啟其電路而活化以進(jìn)行操作。
該存儲(chǔ)器組數(shù)組50包括存儲(chǔ)胞元數(shù)組、感應(yīng)放大器及譯碼器以讀取及寫(xiě)入數(shù)據(jù)至在該存儲(chǔ)器組數(shù)組50的存儲(chǔ)胞元。存儲(chǔ)器36包括RAM、DRAM、SDRAM、DDR SDRAM、移動(dòng)-RAM、或其它合適存儲(chǔ)器。
圖3為說(shuō)明時(shí)鐘停止檢測(cè)器52的一個(gè)具體實(shí)施例的示意圖。時(shí)鐘停止檢測(cè)器52包括晶體管104、晶體管108、電源112、電容器120、及NOR柵極126。信號(hào)路徑56包括iCLK信號(hào)路徑56a及/iCLK信號(hào)路徑56b。
該/iCLK信號(hào)路徑56b電耦合至晶體管104的低有效柵極及晶體管108的高有效柵極。晶體管104的源極-漏極路徑的一側(cè)經(jīng)由路徑102電耦合至電源供應(yīng)電壓(VDD)100及晶體管104的源極-漏極路徑的另一側(cè)經(jīng)由節(jié)點(diǎn)A路徑118電耦合至晶體管108的源極-漏極路徑的一側(cè)、電容器120、及NOR柵極126的第一輸入。晶體管108的源極-漏極路徑的另一側(cè)經(jīng)由路徑110電耦合至電源112,電源112經(jīng)由路徑114電耦合至共同或接地116。電容器120經(jīng)由路徑122電耦合至共同或接地116。該iCLK信號(hào)路徑56a電耦合至NOR柵極126的第二輸入,NOR柵極126的輸出電耦合至CLKSTOP信號(hào)路徑54。
晶體管104為一種p-型式金屬氧化物半導(dǎo)體場(chǎng)效晶體管(MOSFET)或其它合適晶體管或開(kāi)關(guān)。晶體管108為一種n-型式MOSFET或其它合適晶體管或開(kāi)關(guān)。
在操作時(shí),使用在邏輯低位準(zhǔn)的/iCLK信號(hào),晶體管104被開(kāi)啟(傳導(dǎo))及晶體管108被關(guān)斷(非傳導(dǎo)),隨著晶體管104開(kāi)啟,VDD 100經(jīng)由路徑102、晶體管104、及節(jié)點(diǎn)A路徑118充電電容器120。隨著在邏輯高位準(zhǔn)的/iCLK信號(hào),晶體管108被開(kāi)啟(傳導(dǎo))及晶體管104被關(guān)斷(非傳導(dǎo)),隨著晶體管108開(kāi)啟,電源112經(jīng)由節(jié)點(diǎn)A路徑118、晶體管108、及路徑110放電電容器120。電容器120的充電及放電速率基于iCLK信號(hào)頻率及由選擇電容器120及電源112的不同值而調(diào)整。在一個(gè)具體實(shí)施例中,電容器120在少于一個(gè)iCLK信號(hào)循環(huán)充電及在超過(guò)一個(gè)iCLK信號(hào)循環(huán)放電。
NOR柵極126在CLKSTOP信號(hào)路徑54輸出邏輯高位準(zhǔn),若在iCLK信號(hào)路徑56a的該iCLK信號(hào)為在邏輯低位準(zhǔn)及在節(jié)點(diǎn)A路徑118的信號(hào)亦在邏輯低位準(zhǔn)。在所有其它情況,NOR柵極126在CLKSTOP信號(hào)路徑54輸出邏輯低位準(zhǔn)。所以,若iCLK信號(hào)在邏輯低位準(zhǔn)及電容器120放電至在節(jié)點(diǎn)A的信號(hào)變化至邏輯低位準(zhǔn)的點(diǎn),則停止時(shí)鐘被檢測(cè)。
若該iCLK信號(hào)為活動(dòng)的,電容器120不具足夠時(shí)間以在電容器120再次充電前放電至在節(jié)點(diǎn)A路徑118的信號(hào)變化至邏輯低位準(zhǔn)的點(diǎn),在CLKSTOP信號(hào)路徑54的CLKSTOP信號(hào)維持在邏輯低位準(zhǔn)。隨著該CLKSTOP信號(hào)在邏輯低位準(zhǔn),地址接收器42、指令接收器44、數(shù)據(jù)接收器及驅(qū)動(dòng)器46、及外圍電路48被活化。
然而,若該iCLK信號(hào)不為活動(dòng)的,則電容器120可放電至在節(jié)點(diǎn)A路徑118的信號(hào)變化至邏輯低位準(zhǔn)的點(diǎn),隨著該iCLK信號(hào)亦在邏輯低位準(zhǔn),在CLKSTOP信號(hào)路徑54的CLKSTOP信號(hào)變化至邏輯高位準(zhǔn)。隨著該CLKSTOP信號(hào)在邏輯高位準(zhǔn),地址接收器42、指令接收器44、數(shù)據(jù)接收器及驅(qū)動(dòng)器46、及外圍電路48被去活化。
圖4為說(shuō)明時(shí)鐘停止檢測(cè)器52的信號(hào)時(shí)序的一個(gè)具體實(shí)施例的時(shí)序圖150。時(shí)序圖150包括在/iCLK信號(hào)路徑56b的/iCLK信號(hào)、在iCLK信號(hào)路徑56a的iCLK信號(hào)、在節(jié)點(diǎn)A路徑118的節(jié)點(diǎn)A信號(hào)、及在CLKSTOP信號(hào)路徑54的CLKSTOP信號(hào)。時(shí)序圖150分為區(qū)段152、154、156、158、及160。
在區(qū)段152,該iCLK信號(hào)為活化的及變化至邏輯高位準(zhǔn)及/iCLK信號(hào)變化至邏輯低位準(zhǔn)。藉由該/iCLK信號(hào)的邏輯低位準(zhǔn),晶體管108被關(guān)斷及晶體管104被開(kāi)啟,電容器120被充電,產(chǎn)生在節(jié)點(diǎn)A的邏輯高位準(zhǔn),隨著該iCLK信號(hào)在邏輯高位準(zhǔn)及在節(jié)點(diǎn)A的信號(hào)在邏輯低位準(zhǔn),該CLKSTOP信號(hào)在邏輯低位準(zhǔn)。
在區(qū)段154,該iCLK信號(hào)維持為活化的及變化至邏輯低位準(zhǔn)及該/iCLK信號(hào)變化至邏輯高位準(zhǔn)。藉由該/iCLK信號(hào)的邏輯高位準(zhǔn),晶體管104被關(guān)斷及晶體管108被開(kāi)啟,電容器120開(kāi)始放電,如在170的節(jié)點(diǎn)A信號(hào)所示。然而,容器120未放電該節(jié)點(diǎn)A信號(hào)變化至邏輯低位準(zhǔn)的點(diǎn)。所以,該CLKSTOP信號(hào)維持在邏輯低位準(zhǔn)。
在區(qū)段156,該iCLK信號(hào)維持為活化的及變化至邏輯高位準(zhǔn)及該/iCLK信號(hào)回到邏輯低位準(zhǔn)。藉由該/iCLK信號(hào)的邏輯低位準(zhǔn),晶體管108被關(guān)斷及晶體管104被開(kāi)啟,電容器120被充電,產(chǎn)生在節(jié)點(diǎn)A的邏輯高位準(zhǔn),隨著該iCLK信號(hào)在邏輯高位準(zhǔn)及在節(jié)點(diǎn)A的信號(hào)在邏輯高位準(zhǔn),該CLKSTOP信號(hào)維持在邏輯低位準(zhǔn)。
在區(qū)段158,該iCLK信號(hào)在邏輯低位準(zhǔn)變?yōu)椴换罨募霸?iCLK信號(hào)在邏輯高位準(zhǔn)變?yōu)椴换罨?。藉由?iCLK信號(hào)的邏輯高位準(zhǔn),晶體管104被關(guān)斷及晶體管108被開(kāi)啟,電容器120放電如在162的節(jié)點(diǎn)A信號(hào)所示。電容器120放電至該節(jié)點(diǎn)A信號(hào)變化至邏輯低位準(zhǔn)的點(diǎn)。在該節(jié)點(diǎn)A信號(hào)變化至邏輯低位準(zhǔn)的點(diǎn),該CLKSTOP信號(hào)在164變化至邏輯高位準(zhǔn),該CLKSTOP信號(hào)164維持在邏輯高位準(zhǔn)只要該iCLK信號(hào)為不活化的。
在區(qū)段160,該iCLK信號(hào)回到活化狀態(tài),該iCLK信號(hào)變化至邏輯高位準(zhǔn)及該/iCLK信號(hào)變化至邏輯低位準(zhǔn)。藉由該/iCLK信號(hào)的邏輯低位準(zhǔn),晶體管108被關(guān)斷及晶體管104被開(kāi)啟,電容器120被充電及于166在該節(jié)點(diǎn)A信號(hào)變化至邏輯高位準(zhǔn)。隨著該iCLK信號(hào)在邏輯高位準(zhǔn)及在節(jié)點(diǎn)A的信號(hào)在邏輯高位準(zhǔn),該CLKSTOP信號(hào)在168變化至邏輯低位準(zhǔn)。
圖5為說(shuō)明根據(jù)本發(fā)明包括控制器32及存儲(chǔ)器36的手機(jī)的一個(gè)具體實(shí)施例的圖。手機(jī)200包括外殼202、天線206、顯示204、按鈕208、控制器32、及存儲(chǔ)器36。控制器32經(jīng)由通訊連結(jié)34電耦合至存儲(chǔ)器36。在其它具體實(shí)施例中,手機(jī)200可為任何攜帶式電子裝置,如個(gè)人數(shù)字輔助(PDAs)、手提式計(jì)算機(jī)、音樂(lè)播放器、數(shù)字相機(jī)、攜帶式電玩系統(tǒng)等。
手機(jī)200經(jīng)由按鈕208接收使用者指令及數(shù)據(jù),手機(jī)200儲(chǔ)存由使用者輸入的數(shù)據(jù)及由其它方法(如在制造時(shí)手機(jī)200的起始程序化或經(jīng)由計(jì)算機(jī)或無(wú)線接口)輸入的用于手機(jī)200操作的數(shù)據(jù)于存儲(chǔ)器36。
手機(jī)200藉由去活化部份存儲(chǔ)器36(當(dāng)未使用這些部份時(shí))以保存電力及由此延長(zhǎng)其電池壽命。在一個(gè)具體實(shí)施例中,控制器32構(gòu)型為輸出時(shí)鐘信號(hào)至存儲(chǔ)器36,此時(shí)鐘信號(hào)起始及停止以響應(yīng)使用者指令,如關(guān)斷手機(jī)或?qū)⑹謾C(jī)置于低電力模式的使用者指令。存儲(chǔ)器36的時(shí)鐘停止檢測(cè)器52去活化部份存儲(chǔ)器36以保存電力若該時(shí)鐘信號(hào)為不活動(dòng)的及活化部份存儲(chǔ)器36以用于操作若該時(shí)鐘信號(hào)為活動(dòng)的。
權(quán)利要求
1.一種存儲(chǔ)器的時(shí)鐘停止檢測(cè)器,其包括因應(yīng)時(shí)鐘信號(hào)的第一邏輯位準(zhǔn)而關(guān)閉以充電電容器的第一開(kāi)關(guān);因應(yīng)該時(shí)鐘信號(hào)的第二邏輯位準(zhǔn)而關(guān)閉以放電電容器的第二開(kāi)關(guān);及基于反相時(shí)鐘信號(hào)及在該電容器的電荷而輸出控制信號(hào)的邏輯電路。
2.根據(jù)權(quán)利要求1所述的時(shí)鐘停止檢測(cè)器,其中該第一開(kāi)關(guān)包括第一晶體管及該第二開(kāi)關(guān)包括第二晶體管。
3.根據(jù)權(quán)利要求2所述的時(shí)鐘停止檢測(cè)器,其中該第一晶體管為一種p-型式金屬氧化物半導(dǎo)體場(chǎng)效晶體管及該第二晶體管為一種n-型式金屬氧化物半導(dǎo)體場(chǎng)效晶體管。
4.根據(jù)權(quán)利要求1所述的時(shí)鐘停止檢測(cè)器,其中該邏輯電路包括邏輯或(NOR)柵極。
5.根據(jù)權(quán)利要求1所述的時(shí)鐘停止檢測(cè)器,其中該第一邏輯位準(zhǔn)為邏輯低邏輯位準(zhǔn)及該第二邏輯位準(zhǔn)為邏輯高邏輯位準(zhǔn)。
6.根據(jù)權(quán)利要求1所述的時(shí)鐘停止檢測(cè)器,其更進(jìn)一步包括一種電源乃耦合至該第二開(kāi)關(guān)以在該第二開(kāi)關(guān)為關(guān)閉時(shí)放電該電容器。
7.根據(jù)權(quán)利要求1所述的時(shí)鐘停止檢測(cè)器,其更進(jìn)一步包括一種電源供應(yīng)電壓乃耦合至該第一開(kāi)關(guān)以在該第一開(kāi)關(guān)為關(guān)閉時(shí)充電該電容器。
8.根據(jù)權(quán)利要求1所述的時(shí)鐘停止檢測(cè)器,其中若該第一開(kāi)關(guān)為關(guān)閉的該第二開(kāi)關(guān)為打開(kāi)的及若該第二開(kāi)關(guān)為關(guān)閉的該第一開(kāi)關(guān)為打開(kāi)的。
9.一種存儲(chǔ)器,其包括時(shí)鐘停止檢測(cè)器,其用以接收時(shí)鐘信號(hào)及因應(yīng)該時(shí)鐘信號(hào)輸出控制信號(hào);及外圍電路,用以讀取及寫(xiě)入數(shù)據(jù)至存儲(chǔ)器組,其中該外圍電路用于為接收該控制信號(hào)及因應(yīng)該控制信號(hào)而活化與去活化。
10.根據(jù)權(quán)利要求9所述的存儲(chǔ)器,其更進(jìn)一步包括一種時(shí)鐘接收器,其用以接收外部時(shí)鐘信號(hào)及將該時(shí)鐘信號(hào)送至該時(shí)鐘停止檢測(cè)器。
11.根據(jù)權(quán)利要求9所述的存儲(chǔ)器,其更進(jìn)一步包括一種地址接收器,其用于接收該控制信號(hào)及因應(yīng)該控制信號(hào)而活化與去活化。
12.根據(jù)權(quán)利要求9所述的存儲(chǔ)器,其更進(jìn)一步包括一種指令接收器,其用于接收該控制信號(hào)及因應(yīng)該控制信號(hào)而活化與去活化。
13.根據(jù)權(quán)利要求9所述的存儲(chǔ)器,其更進(jìn)一步包括一種數(shù)據(jù)接收器及驅(qū)動(dòng)器,其用于接收該控制信號(hào)及因應(yīng)該控制信號(hào)而活化與去活化。
14.根據(jù)權(quán)利要求9所述的存儲(chǔ)器,其中該時(shí)鐘停止檢測(cè)器包括因應(yīng)該時(shí)鐘信號(hào)的第一邏輯位準(zhǔn)而關(guān)閉以充電電容器的第一開(kāi)關(guān);因應(yīng)該時(shí)鐘信號(hào)的第二邏輯位準(zhǔn)而關(guān)閉以放電電容器的第二開(kāi)關(guān);及基于反相時(shí)鐘信號(hào)及在該電容器的電荷而輸出控制信號(hào)的邏輯電路。
15.根據(jù)權(quán)利要求14所述的存儲(chǔ)器,其中該第一開(kāi)關(guān)包括第一晶體管及該第二開(kāi)關(guān)包括第二晶體管。
16.根據(jù)權(quán)利要求9所述的存儲(chǔ)器,其中該存儲(chǔ)器包括隨機(jī)存取存儲(chǔ)器。
17.根據(jù)權(quán)利要求9所述的存儲(chǔ)器,其中該存儲(chǔ)器包括動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器。
18.根據(jù)權(quán)利要求9所述的存儲(chǔ)器,其中該存儲(chǔ)器包括雙倍數(shù)據(jù)速率同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器。
19.根據(jù)權(quán)利要求9所述的存儲(chǔ)器,其中該存儲(chǔ)器包括移動(dòng)隨機(jī)存取存儲(chǔ)器。
20.一種存儲(chǔ)器的時(shí)鐘停止檢測(cè)器包括接收時(shí)鐘信號(hào)及反相時(shí)鐘信號(hào)的裝置;因應(yīng)該反相時(shí)鐘信號(hào)的第一邏輯位準(zhǔn)而充電電容器的裝置;因應(yīng)該反相時(shí)鐘信號(hào)的第二邏輯位準(zhǔn)而放電電容器的裝置;及基于時(shí)鐘信號(hào)及在該電容器的電荷而提供控制信號(hào)的裝置。
21.根據(jù)權(quán)利要求20所述的時(shí)鐘停止檢測(cè)器,其更進(jìn)一步包括提供該控制信號(hào)至存儲(chǔ)器電路以因應(yīng)該控制信號(hào)而去活化及活化該存儲(chǔ)器電路的裝置。
22.一種用以檢測(cè)存儲(chǔ)器中停止時(shí)鐘信號(hào)的方法,其包括接收時(shí)鐘信號(hào)及反相時(shí)鐘信號(hào);因應(yīng)該反相時(shí)鐘信號(hào)的第一邏輯位準(zhǔn)而充電電容器;因應(yīng)該反相時(shí)鐘信號(hào)的第二邏輯位準(zhǔn)而放電該電容器;及基于時(shí)鐘信號(hào)及在該電容器的電荷而檢測(cè)停止時(shí)鐘信號(hào)。
23.根據(jù)權(quán)利要求22所述的方法,其中充電該電容器乃包括關(guān)閉第一開(kāi)關(guān)以供應(yīng)電壓至該電容器。
24.根據(jù)權(quán)利要求23所述的方法,其中該第一開(kāi)關(guān)包括晶體管。
25.根據(jù)權(quán)利要求22所述的方法,其中放電該電容器包括關(guān)閉第二開(kāi)關(guān)以自該電容器汲入電流。
26.根據(jù)權(quán)利要求25所述的方法,其中該第二開(kāi)關(guān)包括晶體管。
27.根據(jù)權(quán)利要求25所述的方法,其更進(jìn)一步包括因應(yīng)檢測(cè)該停止時(shí)鐘信號(hào)而提供控制信號(hào)。
28.根據(jù)權(quán)利要求27所述的方法,其更進(jìn)一步包括因應(yīng)該控制信號(hào)而去活化存儲(chǔ)器電路。
29.一種攜帶式電子裝置,其包括一種控制器,其用于將因應(yīng)使用者指令而起始及停止的時(shí)鐘信號(hào)輸出一至攜帶式電子裝置;及接收時(shí)鐘信號(hào)的存儲(chǔ)器,該存儲(chǔ)器包括時(shí)鐘停止檢測(cè)器,因應(yīng)該時(shí)鐘信號(hào)而其輸出時(shí)鐘停止信號(hào);外圍電路,其用于接收該時(shí)鐘停止信號(hào)及因應(yīng)該時(shí)鐘停止信號(hào)而活化與去活化;及存儲(chǔ)器組,其用于自該外圍電路接收地址信號(hào)、控制信號(hào)及數(shù)據(jù)信號(hào)以讀取及寫(xiě)入數(shù)據(jù)至該存儲(chǔ)器組。
30.根據(jù)權(quán)利要求29所述的攜帶式電子裝置,其中該時(shí)鐘停止檢測(cè)器包括因應(yīng)該時(shí)鐘信號(hào)的第一邏輯位準(zhǔn)而關(guān)閉以充電電容器的第一開(kāi)關(guān);因應(yīng)該時(shí)鐘信號(hào)的第二邏輯位準(zhǔn)而關(guān)閉以放電電容器的第二開(kāi)關(guān);及基于反相時(shí)鐘信號(hào)及在該電容器的電荷而輸出時(shí)鐘停止信號(hào)的邏輯電路。
31.根據(jù)權(quán)利要求29所述的攜帶式電子裝置,其中該攜帶式電子裝置包括手機(jī)、個(gè)人數(shù)字助理、音樂(lè)播放器、電玩系統(tǒng)、數(shù)字相機(jī)及計(jì)算機(jī)中的其一。
全文摘要
一種存儲(chǔ)器的時(shí)鐘停止檢測(cè)器,其包括會(huì)因應(yīng)時(shí)鐘信號(hào)的第一邏輯位準(zhǔn)而關(guān)閉以充電電容器的第一開(kāi)關(guān)、因應(yīng)該時(shí)鐘信號(hào)的第二邏輯位準(zhǔn)而關(guān)閉以放電電容器的第二開(kāi)關(guān)、以及基于反相時(shí)鐘信號(hào)及在該電容器的電荷而輸出控制信號(hào)的邏輯電路。
文檔編號(hào)H03K19/00GK1674154SQ20051005924
公開(kāi)日2005年9月28日 申請(qǐng)日期2005年3月19日 優(yōu)先權(quán)日2004年3月19日
發(fā)明者徐正元 申請(qǐng)人:因芬尼昂技術(shù)股份公司