專利名稱:模擬信號(hào)電平檢測(cè)器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及用以檢測(cè)代表音頻信號(hào)的模擬信號(hào)的電平的模擬信號(hào)電平檢測(cè)器。
背景技術(shù):
圖4表示先有技術(shù)的模擬信號(hào)電平檢測(cè)器。圖4中,符號(hào)1表示輸入模擬信號(hào)的模擬信號(hào)輸入端子。符號(hào)2表示輸入基準(zhǔn)偏置電壓的基準(zhǔn)偏置電壓輸入端子。符號(hào)3表示將輸入的模擬信號(hào)和基準(zhǔn)偏置電壓進(jìn)行比較,并使成為負(fù)的區(qū)域反轉(zhuǎn)為正的全波整流電路。符號(hào)4表示將由全波整流電路3得到的整流電壓積分、變換為直流電壓的平滑用電容器。符號(hào)5表示模擬信號(hào)電平檢測(cè)器的輸出端子。
模擬信號(hào)電平檢測(cè)器的目的在于,用電容器將經(jīng)整流的模擬信號(hào)積分而正確地變換為直流電壓。為此,需要將由電容器4的容量確定的積分動(dòng)作的時(shí)間常數(shù)對(duì)應(yīng)于輸入的模擬信號(hào)的最長(zhǎng)信號(hào)周期充分大地設(shè)定。結(jié)果,電容器4的容量變得非常大,使電容器不能內(nèi)置在集成電路中。
為使這一課題得到解決已提出的方案有特許第2790176號(hào)公報(bào)中記載的模擬信號(hào)電平檢測(cè)器,這是一種不需要不能裝入集成電路的大容量電容器的模擬信號(hào)電平檢測(cè)器。
圖5是表示特許第2790176號(hào)公報(bào)公開的模擬信號(hào)電平檢測(cè)器的基本電路結(jié)構(gòu)框圖。圖6是有助于理解圖5所示的模擬信號(hào)電平檢測(cè)器動(dòng)作的定時(shí)波形圖。圖5中,符號(hào)6表示將模擬輸入信號(hào)V1全波整流的全波整流器。符號(hào)7表示比較器。符號(hào)9表示按照比較器7的輸出信號(hào)的電平有選擇地執(zhí)行增計(jì)數(shù)動(dòng)作和減計(jì)數(shù)動(dòng)作的增減計(jì)數(shù)器。符號(hào)8表示將增減計(jì)數(shù)器9的計(jì)數(shù)值變換成直流電壓的數(shù)字-模擬變換器。
模擬輸入信號(hào)V1加到全波整流器6的輸入端子A上,由全波整流器6整流。全波整流器6的輸出端子B上的輸出信號(hào)V2成為全波整流波形。圖6(a)中示出了模擬輸入信號(hào)V1,例如為正弦波。若頻率為F,其周期為1/F。另外,圖6(b)中示出了全波整流器6的輸出信號(hào)V2。
全波整流器6的輸出端子B與比較器7的一個(gè)輸入端子相連接,該比較器7的另一輸入端子與數(shù)字-模擬變換器8的輸出端子C相連接。
數(shù)字-模擬變換器8的輸入端子與增減計(jì)數(shù)器9的輸出端子相連接。該增減計(jì)數(shù)器9的增計(jì)數(shù)動(dòng)作和減計(jì)數(shù)動(dòng)作的頻率f由輸入到增減計(jì)數(shù)器9的時(shí)鐘脈沖D的頻率確定。數(shù)字-模擬變換器8的輸出信號(hào)V3成為與增減計(jì)數(shù)器9的計(jì)數(shù)值的變化對(duì)應(yīng)的值,供給比較器7的另一輸入端子。圖6(b)中示出了數(shù)字-模擬變換器8的輸出信號(hào)V3,它與全波整流器6的輸出信號(hào)V2相重疊。
從圖6可以看出,數(shù)字-模擬變換器8的輸出信號(hào)V3在增減計(jì)數(shù)器9增計(jì)數(shù)時(shí)增大、減計(jì)數(shù)時(shí)減少。
進(jìn)一步說,全波整流器6的輸出信號(hào)V2比數(shù)字-模擬變換器8的輸出信號(hào)V3大時(shí),數(shù)字模擬變換器8的輸出信號(hào)V3的電平以一定的斜度增大。另外,相反地,全波整流器6的輸出信號(hào)V2比數(shù)字-模擬變換器8的輸出信號(hào)V3小時(shí),數(shù)字-模擬變換器8的輸出信號(hào)V3的電平以一定的斜度減少。
這時(shí),數(shù)字-模擬變換器8的輸出信號(hào)V3是、增加或減少均以1/f的周期進(jìn)行,且每步以相同的固定量階梯狀地增加或減少。因此,增加時(shí)的斜度和減少時(shí)的斜度相同。
而且,數(shù)字-模擬變換器8的輸出信號(hào)V3的平均值Vm表示輸入信號(hào)的有效值。
但是,特許第2790176號(hào)公報(bào)中記載的模擬信號(hào)電平檢測(cè)器中,增減計(jì)數(shù)器的增計(jì)數(shù)動(dòng)作和減計(jì)數(shù)動(dòng)作時(shí)的動(dòng)作頻率均根據(jù)共通的時(shí)鐘脈沖D的頻率來單義地確定。因此,計(jì)數(shù)值增大時(shí)的時(shí)間傾斜和減少時(shí)的時(shí)間傾斜相同。
因此,該先有技術(shù)中,不能任意選擇對(duì)模擬輸入信號(hào)V1的電平變化的輸出響應(yīng)性,表示模擬輸入信號(hào)V1的有效值的數(shù)字-模擬變換器9的輸出信號(hào)V3如三角波那樣階梯狀地變化。
例如,通過模擬音頻信號(hào)電平來控制增益,作為用以獲得音頻AGC電路的控制信號(hào)的裝置,使用上述特許2790176號(hào)公報(bào)中記載的模擬信號(hào)電平檢測(cè)器時(shí),成為以下所述的狀況。也就是說,盡管模擬輸入信號(hào)V1的有效值電平為一定的值,表示有效值的數(shù)字-模擬變換器9的輸出信號(hào)V3的電平如三角波那樣變化。因此,音頻AGC電路的增益跟隨三角波變化,AGC電路的輸出音頻信號(hào)的電平常時(shí)反復(fù)地?cái)U(kuò)展與壓縮,成為有不諧和感的音頻信號(hào)。
另外,上述特許第2790176號(hào)公報(bào)中作為最佳實(shí)施例提出的數(shù)字-模擬變換器,采用按照增減計(jì)數(shù)器的計(jì)數(shù)頻率生成的、由切換控制信號(hào)控制的電容器切換方式。
發(fā)明內(nèi)容
本發(fā)明的目的在于提供這樣的模擬信號(hào)電平檢測(cè)器,它不需要電容器但能夠選擇對(duì)模擬輸入信號(hào)電平變化的輸出響應(yīng)性。
為了解決上述先有技術(shù)的課題,本發(fā)明的模擬信號(hào)電平檢測(cè)器設(shè)有將輸入信號(hào)和基準(zhǔn)電壓進(jìn)行比較的第一電壓比較器;對(duì)輸入信號(hào)進(jìn)行整流的整流電路;將整流電路的輸出信號(hào)和預(yù)先任意設(shè)定的閾值電壓進(jìn)行比較的第二電壓比較器;單獨(dú)地輸入增計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖和減計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖、根據(jù)第二電壓比較器的輸出信號(hào)選擇并執(zhí)行增計(jì)數(shù)動(dòng)作和減計(jì)數(shù)動(dòng)作之一的增減計(jì)數(shù)器電路;保持增減計(jì)數(shù)器電路的計(jì)數(shù)值的第一鎖存電路;根據(jù)第一電壓比較器的輸出信號(hào)發(fā)生確定增減計(jì)數(shù)器電路的復(fù)位定時(shí)和第一鎖存電路的保持定時(shí)的定時(shí)脈沖的定時(shí)脈沖發(fā)生電路;以及將第一鎖存電路的輸出信號(hào)變換成直流電壓的數(shù)字-模擬變換電路。
依據(jù)該結(jié)構(gòu)采用如下的結(jié)構(gòu)將經(jīng)整流的模擬輸入信號(hào)與閾值電壓比較,基于比較結(jié)果切換增減計(jì)數(shù)器的計(jì)數(shù)方向,用第一鎖存電路保持增減計(jì)數(shù)器的輸出,用數(shù)字-模擬變換電路將第一鎖存電路的輸出變換成直流電壓。而且,在增減計(jì)數(shù)器上設(shè)置單獨(dú)地輸入增計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖和減計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖的兩個(gè)輸入端子,并設(shè)置確定增減計(jì)數(shù)器的復(fù)位定時(shí)和鎖存電路的鎖存定時(shí)的定時(shí)脈沖發(fā)生電路。由此,能夠提供完全不需要電容器的、可選擇對(duì)模擬輸入信號(hào)的電平變化的輸出響應(yīng)性的模擬信號(hào)電平檢測(cè)器。另外,即使將該模擬信號(hào)電平檢測(cè)器的輸出信號(hào)作為例如音頻AGC電路的控制信號(hào)使用,也能夠提供輸出音頻信號(hào)不被常時(shí)重復(fù)地進(jìn)行擴(kuò)展與壓縮的、沒有不諧和感的音頻信號(hào)。
本發(fā)明的模擬信號(hào)電平檢測(cè)器中,最好在第二電壓比較器和增減計(jì)數(shù)器電路之間設(shè)置波形整形電路,禁止將在比增計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖和減計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖中周期短的一方的時(shí)鐘脈沖更短的期間內(nèi)的第二電壓比較器的輸出信號(hào)的變化傳遞到增減計(jì)數(shù)器電路。
依據(jù)該結(jié)構(gòu),在第二電壓比較器和增減計(jì)數(shù)器電路之間設(shè)置波形整形電路,禁止將比增計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖和減計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖中周期短的一方的時(shí)鐘脈沖更短的期間內(nèi)第二電壓比較器的輸出信號(hào)的變化傳遞到增減計(jì)數(shù)器電路。因此,能夠提供高精度的模擬信號(hào)電平檢測(cè)器,它不追隨以外來噪聲為代表的、比預(yù)先設(shè)定的對(duì)模擬輸入信號(hào)的電平變化的輸出響應(yīng)時(shí)間更短時(shí)間的輸入信號(hào)電平變化。
另外,本發(fā)明的模擬信號(hào)電平檢測(cè)器中,波形整形電路包含第二鎖存電路,它用例如增計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖和減計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖中周期短的一方的時(shí)鐘脈沖進(jìn)行更新動(dòng)作。
圖1是表示本發(fā)明第一實(shí)施例的模擬信號(hào)電平檢測(cè)器的結(jié)構(gòu)的框圖。
圖2是有助于理解本發(fā)明第一實(shí)施例的模擬信號(hào)電平檢測(cè)器的動(dòng)作的定時(shí)波形圖。
圖3是表示本發(fā)明第二實(shí)施例的模擬信號(hào)電平檢測(cè)器的結(jié)構(gòu)框圖。
圖4是表示先有技術(shù)的模擬信號(hào)電平檢測(cè)器的結(jié)構(gòu)的框圖。
圖5是特許第2790176號(hào)公報(bào)中所述的模擬信號(hào)電平檢測(cè)器的基本結(jié)構(gòu)的框圖。
圖6是有助于理解特許第2790176號(hào)公報(bào)中所描述的模擬信號(hào)電平檢測(cè)器的動(dòng)作的定時(shí)波形圖。
具體實(shí)施例方式圖1是本發(fā)明的第一實(shí)施例的模擬信號(hào)電平檢測(cè)器框圖。圖1中,符號(hào)10表示模擬輸入信號(hào)V4的輸入端子,符號(hào)11表示基準(zhǔn)偏置電壓V5的輸入端子。
符號(hào)12表示全波整流電路。該全波整流電路12為如下目的而設(shè)置通過將模擬輸入信號(hào)V4和基準(zhǔn)偏置電壓V5作比較,模擬輸入信號(hào)V4中從基準(zhǔn)偏置電壓V5側(cè)看為負(fù)的區(qū)域反轉(zhuǎn)為正。
符號(hào)13表示電壓比較器。該電壓比較器13將全波整流電路12的輸出信號(hào)V6和預(yù)先任意設(shè)定的閾值電壓V7進(jìn)行比較,按照該比較結(jié)果將高電平或低電平的電壓作為控制信號(hào)V8輸出。
符號(hào)14表示用以將閾值電壓V7輸入到電壓比較器13的輸入端子。
符號(hào)18表示將電壓比較器13輸出的控制信號(hào)V8作為輸入信號(hào)來選擇增計(jì)數(shù)動(dòng)作和減計(jì)數(shù)動(dòng)作的增減計(jì)數(shù)器電路。
符號(hào)15表示將電壓比較器13輸出的控制信號(hào)V8作為增減控制信號(hào)輸入的輸入端子。
符號(hào)16表示增計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖V9的輸入端子。
符號(hào)17表示減計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖V10的輸入端子。
符號(hào)19表示將增減計(jì)數(shù)器電路18復(fù)位的復(fù)位信號(hào)V11的輸入端子。
符號(hào)20表示與增減計(jì)數(shù)器18的計(jì)數(shù)值對(duì)應(yīng)的數(shù)字信號(hào)輸出端子。
符號(hào)21表示用以保持增減計(jì)數(shù)器18的數(shù)字信號(hào)輸出的鎖存電路。
符號(hào)22表示確定鎖存電路21的保持定時(shí)的控制信號(hào)V12的輸入端子。
符號(hào)23表示將模擬輸入信號(hào)V4和基準(zhǔn)電壓V5進(jìn)行比較的電壓比較器。
符號(hào)24表示定時(shí)脈沖發(fā)生電路,它以電壓比較器23的輸出作為輸入,確定增減計(jì)數(shù)器18的復(fù)位定時(shí)和鎖存電路21的保持定時(shí)。
符號(hào)25表示數(shù)字-模擬變換電路,它以鎖存電路21中保持的數(shù)字信號(hào)輸出作為輸入,將該數(shù)字信號(hào)變換成直流電壓。
符號(hào)26表示數(shù)字-模擬變換電路25的輸出電壓V13的輸出端子。
接著,參照?qǐng)D2就該電路的動(dòng)作進(jìn)行說明。在全波整流電路12中,由輸入端子10輸入的模擬輸入信號(hào)V4(圖2(a))與由輸入端子11輸入的基準(zhǔn)偏置電壓V5(圖2(a))進(jìn)行比較,相對(duì)于基準(zhǔn)偏置電壓V5成為負(fù)的區(qū)域反轉(zhuǎn)為正的。其結(jié)果,從全波整流電路12得到輸出信號(hào)V6(圖2(b))。在該動(dòng)作中,由輸入端子10輸入的模擬輸入信號(hào)V4最好是由從全波整流電路12的輸入端子11輸入的基準(zhǔn)偏置電壓V5偏置的信號(hào)。
接著,全波整流電路12的輸出信號(hào)V6由電壓比較器13的一個(gè)輸入端子輸入,在電壓比較器13上與從閾值電壓輸入端子14輸入的閾值電壓V7進(jìn)行比較;電壓比較器13將比較結(jié)果作為用以選擇增減計(jì)數(shù)器18的增計(jì)數(shù)動(dòng)作和減計(jì)數(shù)動(dòng)作的控制信號(hào)V8(圖2(c))輸出。具體而言,電壓比較器13在全波整流電路12的輸出信號(hào)V6大于閾值電壓V7時(shí),輸出高電平的控制信號(hào)V8,在輸出信號(hào)V6小于閾值電壓V7時(shí)輸出低電平的控制信號(hào)V8。
電壓比較器23將模擬輸入信號(hào)V4和基準(zhǔn)偏置電壓V5進(jìn)行比較。然后,在比較結(jié)果是模擬輸入信號(hào)V4大于基準(zhǔn)偏置電壓V5時(shí),將高電平的信號(hào)輸出到定時(shí)脈沖發(fā)生電路24,模擬輸入信號(hào)V4小于基準(zhǔn)偏置電壓V5時(shí),將低電平的信號(hào)輸出到定時(shí)脈沖發(fā)生電路24。
定時(shí)脈沖發(fā)生電路24輸入電壓比較器23的輸出信號(hào)和增計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖V9,將在電壓比較器23的輸出信號(hào)為高電平的期間的增計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖的最初一個(gè)周期的期間作為增減計(jì)數(shù)器18的復(fù)位信號(hào)V11輸出,并將電壓比較器23的輸出信號(hào)作為鎖存電路21的鎖存定時(shí)信號(hào)V12保持原樣地輸出。
在由輸入端子15輸入的控制信號(hào)V8為高電平的期間,增減計(jì)數(shù)器18以由輸入端子16輸入的增計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖V9確定的速度(高速)執(zhí)行增計(jì)數(shù)動(dòng)作。另外,在由輸入端子15輸入的控制信號(hào)V8為低電平的期間,以由輸入端子17輸入的減計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖V10確定的速度(低速)執(zhí)行減計(jì)數(shù)動(dòng)作。
而且,在模擬輸入信號(hào)V4的一個(gè)周期內(nèi),通過復(fù)位信號(hào)V11進(jìn)行一次增計(jì)數(shù)動(dòng)作/減計(jì)數(shù)動(dòng)作的復(fù)位。圖2(d)表示增減計(jì)數(shù)器18的計(jì)數(shù)值V14和鎖存電路21的輸出V15。
鎖存電路21在鎖存定時(shí)信號(hào)V12的上升時(shí)保持增減計(jì)數(shù)器18的輸出。鎖存電路21中保持的數(shù)字信號(hào)與一個(gè)周期期間的增減計(jì)數(shù)器18的計(jì)數(shù)相對(duì)應(yīng)。而且,鎖存電路21中保持的數(shù)字信號(hào)被輸入數(shù)字-模擬變換器25而變換成直流電壓,由輸出端子26作為模擬輸入信號(hào)V4的電平檢測(cè)結(jié)果(數(shù)字-模擬變換器25的輸出電壓V13)輸出。
采用該模擬信號(hào)電平檢測(cè)器,設(shè)置將增計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖V9和減計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖V10單獨(dú)地輸入的兩個(gè)輸入端子16、17,并設(shè)置確定增減計(jì)數(shù)器18的復(fù)位定時(shí)和鎖存電路21的鎖存定時(shí)的定時(shí)脈沖發(fā)生電路24,從而能夠自由地設(shè)定對(duì)模擬輸入信號(hào)V4的電平變化的輸出響應(yīng)性。就是說,通過選擇增計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖V9和減計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖V10的頻率,能夠任意設(shè)定計(jì)數(shù)值增大時(shí)的時(shí)間傾斜和減少時(shí)的時(shí)間傾斜,使之相互不同。其結(jié)果,能夠自由地設(shè)定對(duì)模擬輸入信號(hào)V4的電平變化的輸出響應(yīng)性。
如上所述,依據(jù)本實(shí)施例,采用了如下的結(jié)構(gòu)將經(jīng)整流的模擬輸入信號(hào)V6與閾值電壓V7進(jìn)行比較,基于比較結(jié)果切換增減計(jì)數(shù)器18的計(jì)數(shù)方向,用鎖存電路21保持增減計(jì)數(shù)器18的輸出,并用數(shù)字-模擬變換電路25將鎖存電路21的輸出變換成直流電壓。另外,在增減計(jì)數(shù)器18中設(shè)置將增計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖V9和減計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖V10單獨(dú)地輸入的兩個(gè)輸入端子16、17,并設(shè)置確定增減計(jì)數(shù)器18的復(fù)位定時(shí)和鎖存電路21的鎖存定時(shí)的定時(shí)脈沖發(fā)生電路24。由此,能夠提供完全不需要設(shè)置電容器卻能夠選擇對(duì)模擬輸入信號(hào)V1的電平變化的輸出響應(yīng)性的模擬信號(hào)電平檢測(cè)器。
另外,將該模擬信號(hào)電平檢測(cè)器的輸出信號(hào)作為例如音頻AGC電路的控制信號(hào)使用時(shí),不再存在輸出音頻信號(hào)常時(shí)重復(fù)進(jìn)行擴(kuò)展與壓縮,從而能夠提供無不諧和感的音頻信號(hào)。
圖3是表示本發(fā)明第二實(shí)施例的模擬信號(hào)電平檢測(cè)器的框圖。如圖3所示,本實(shí)施例中在電壓比較器13的輸出端和增減計(jì)數(shù)器18的輸入端子15之間設(shè)有波形整形器27,其余的結(jié)構(gòu)與第一實(shí)施例相同。
該波形整形器27將電壓比較器13的輸出信號(hào)V8和增計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖V9和減計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖V10輸入,然后,分別測(cè)量增計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖V9和減計(jì)數(shù)動(dòng)作用脈沖V10的周期并將二者加以比較,選擇周期短的一方的時(shí)鐘脈沖,使比被選擇的周期短的期間的電壓比較器13的輸出信號(hào)V8的變化不作為選擇增計(jì)數(shù)動(dòng)作和減計(jì)數(shù)動(dòng)作的控制信號(hào)傳遞給增減計(jì)數(shù)器18。
具體而言,波形整形器27分別測(cè)量增減計(jì)數(shù)器18的增計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖V9和減計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖V10的周期并將二者進(jìn)行比較,選擇周期短的一方的時(shí)鐘脈沖,每個(gè)被選擇的時(shí)鐘脈沖的一個(gè)周期,檢測(cè)電壓比較器13的輸出信號(hào)V8的變化,作為用以選擇增減計(jì)數(shù)器18的增計(jì)數(shù)動(dòng)作和減計(jì)數(shù)動(dòng)作的控制信號(hào)輸出。進(jìn)一步說,該波形整形器27的結(jié)構(gòu)中包含用增計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖V9和減計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖V10中周期短的一方的時(shí)鐘脈沖進(jìn)行更新動(dòng)作的鎖存電路。
若確定了增減計(jì)數(shù)器18的增計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖V9和減計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖V10的周期的大小關(guān)系,則可將增減計(jì)數(shù)器18的增計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖V9和減計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖V10中的周期短的一方作為時(shí)鐘脈沖輸入直接供給鎖存電路。
依據(jù)本實(shí)施例的結(jié)構(gòu),能夠提供高精度的模擬信號(hào)電平檢測(cè)器,由于其中設(shè)置了波形整形器27,不追隨對(duì)代表外來噪聲的比預(yù)先設(shè)定的輸入信號(hào)V1的電平變化的輸出響應(yīng)時(shí)間短的時(shí)間的輸入信號(hào)電平變化。
再有,上述的實(shí)施例中使用了全波整流電路,但是也可以采用半波整流電路。
權(quán)利要求
1.一種模擬信號(hào)電平檢測(cè)器,其中設(shè)有將輸入信號(hào)和基準(zhǔn)電壓進(jìn)行比較的第一電壓比較器;將所述輸入信號(hào)進(jìn)行整流的整流電路;將所述整流電路的輸出信號(hào)和預(yù)先任意設(shè)定的閾值電壓進(jìn)行比較的第二電壓比較器;將增計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖和減計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖單獨(dú)地輸入、按照所述第二電壓比較器的輸出信號(hào)選擇并執(zhí)行增計(jì)數(shù)動(dòng)作或減計(jì)數(shù)動(dòng)作的增減計(jì)數(shù)器電路;保持所述增減計(jì)數(shù)器電路的計(jì)數(shù)值的第一鎖存電路;基于所述第一電壓比較器的輸出信號(hào)產(chǎn)生定時(shí)脈沖的定時(shí)脈沖發(fā)生電路,該定時(shí)脈沖用以確定所述增減計(jì)數(shù)器電路的復(fù)位定時(shí)和所述第一鎖存電路的保持定時(shí);以及將所述第一鎖存電路的輸出信號(hào)變換成直流電壓的數(shù)字-模擬變換電路。
2.如權(quán)利要求1所述的模擬信號(hào)電平檢測(cè)器,其特征在于在所述第二電壓比較器和所述增減計(jì)數(shù)器電路之間設(shè)有波形整形電路,該電路禁止向所述增減計(jì)數(shù)器傳遞比所述增計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖和所述減計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖中周期短的一方的時(shí)鐘脈沖更短的期間內(nèi)的所述第二電壓比較器的輸出信號(hào)的變化。
3.如權(quán)利要求2所述的模擬信號(hào)電平檢測(cè)器,其特征在于所述波形整形電路包含第二鎖存電路,該電路用所述增計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖和所述減計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖中周期短的一方的時(shí)鐘脈沖來執(zhí)行更新動(dòng)作。
全文摘要
本發(fā)明采用這樣的結(jié)構(gòu)用電壓比較器將經(jīng)整流的模擬輸入信號(hào)和閾值電壓進(jìn)行比較,基于比較結(jié)果切換增減計(jì)數(shù)器的計(jì)數(shù)方向,用鎖存電路保持增減計(jì)數(shù)器的輸出,用數(shù)字-模擬變換電路將鎖存電路的輸出變換成直流電壓。另外,增減計(jì)數(shù)器中設(shè)有兩個(gè)輸入端子,單獨(dú)地輸入增計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖和減計(jì)數(shù)動(dòng)作用時(shí)鐘脈沖,還設(shè)有確定增減計(jì)數(shù)器的復(fù)位定時(shí)和鎖存電路的鎖存定時(shí)的定時(shí)脈沖發(fā)生電路。
文檔編號(hào)H03K5/08GK1531200SQ20041003043
公開日2004年9月22日 申請(qǐng)日期2004年3月18日 優(yōu)先權(quán)日2003年3月18日
發(fā)明者小林拓, 藤井圭一, 石田琢磨, 一, 磨 申請(qǐng)人:松下電器產(chǎn)業(yè)株式會(huì)社