本申請涉及變壓器控制技術(shù)領(lǐng)域,更具體地說,涉及一種Buck電路快速下電的方法、Buck電路和Buck/Boost電路。
背景技術(shù):
在降壓變壓器系統(tǒng)應(yīng)用中,降壓變壓器的輸出常作為其他芯片的輸入電源來使用,同時許多應(yīng)用系統(tǒng)在希望降壓變壓器具有較高的工作效率的同時,還能夠?qū)崿F(xiàn)快速下電,現(xiàn)有技術(shù)中的降壓變壓器,在重載時,負(fù)荷電流ILOAD較大,輸入電源電壓VIN下電時,輸出主要通過ILOAD快速放電;在空載或者輕載工作狀態(tài)下,輸入電源電壓VIN下電時,會有限流電路用于保護(hù)DMOS器件,一旦檢測到電感電流下降到限流點即關(guān)斷下管,通過放電電阻以及ILOAD緩慢放電,但是這種放電十分緩慢。
有鑒于此,如何實現(xiàn)降壓變壓器的快速下電成為本領(lǐng)域技術(shù)人員亟待解決的技術(shù)問題之一。
技術(shù)實現(xiàn)要素:
有鑒于此,本申請?zhí)峁┮环N降壓變壓器,用于解決現(xiàn)有技術(shù)中降壓變壓器放電速度慢的問題。
為了實現(xiàn)上述目的,現(xiàn)提出的方案如下:
一種Buck電路快速下電的方法,應(yīng)用于Buck電路中,所述Buck電路包括:漏極用于獲取輸入電壓的第一開關(guān)管、漏極與所述第一開關(guān)管源極相連的源極接地的第二開關(guān)管,一端與所述第一開關(guān)管和第二開關(guān)管公共端相連、另一端與負(fù)載相連的電感,該方法包括:
檢測輸入電壓Vin,當(dāng)所述輸入電壓Vin低于閾值電壓時:
控制所述第一開關(guān)管截止;
提供具有第一預(yù)設(shè)周期的控制信號,利用該控制信號控制所述第二開關(guān)管對輸出電壓進(jìn)行放電,并保證所述輸入電壓Vin低于閾值電壓。
優(yōu)選的,上述Buck電路快速下電的方法中,所述,提供具有第一預(yù)設(shè)周期的控制信號,利用該控制信號控制所述第二開關(guān)管對輸出電壓進(jìn)行放電,包括:
實時判斷所述輸入電壓Vin與所述閾值電壓的差值范圍;
由預(yù)設(shè)周期集合中調(diào)取具有與所述差值范圍相匹配的預(yù)設(shè)周期的控制信號,依據(jù)控制信號控制所述第二開關(guān)管對輸出電壓進(jìn)行放電。
一種Buck電路,包括:
與所述輸入電源耦合的輸入電壓檢測電路,檢測輸入電壓并將其與閾值電壓比較,輸出比較信號;
第一端與所述輸入電源耦合的第一開關(guān)管;
第一端與所述第一開關(guān)管耦合,第二端與放電端耦合的第二開關(guān)管;
第一端與所述第一開關(guān)管第二端相連的電感,所述電感的第二端作為輸出節(jié)點,為負(fù)載提供輸出電壓;
接收所述比較信號并控制所述第一、第二開關(guān)管導(dǎo)通與截止的控制電路;其中,所述控制電路,在所述輸入電壓小于閾值電壓時,控制所述第一開關(guān)管截止;并依據(jù)具有第一預(yù)設(shè)周期的控制信號,控制所述第二開關(guān)管對輸出電壓進(jìn)行放電,并保證所述輸入電壓Vin低于閾值電壓。
優(yōu)選的,上述Buck電路,還可以包括:
與輸入電源耦合的輸入電容。
優(yōu)選的,上述Buck電路,還可以包括:
陽極與所述第一開關(guān)管和第二開關(guān)管的公共端相連、陰極與所述輸入電源相連的寄生二極管。
優(yōu)選的,上述Buck電路,還可以包括:
與所述控制電路相連的PWM信號發(fā)生器;
所述控制電路的工作過程還包括:在所述輸入電壓大于閾值電壓時依據(jù)PWM信號發(fā)生器的輸出信號控制所述第一和第二開關(guān)管的通斷。
優(yōu)選的,上述Buck電路,所述控制電路可以包括:
選擇器和第一至第N控制器,所述N為不小于2的正整數(shù);
所述選擇器用于,判斷所述VIN與閾值電壓的差值范圍,選取與所述差值范圍相匹配的控制器對所述第二開關(guān)管進(jìn)行控制;
所述第一至第N控制器,用于當(dāng)所述電壓調(diào)節(jié)器的輸出電壓小于預(yù)設(shè)電壓時,依據(jù)與自身相匹配的預(yù)設(shè)周期控制所述第二開關(guān)管的通斷。
優(yōu)選的,上述Buck電路,還可以包括一過流檢測電路,
所述過流檢測電路,用于檢測所述第二開關(guān)管流入地的電流值大小,當(dāng)所述第二開關(guān)管流入地的電流值大于預(yù)設(shè)值時,控制所述第二開關(guān)管斷開。
一種Buck/Boost電路,包括:
第一開關(guān)管,所述第一開關(guān)管具有寄生二極管,且所述第一開關(guān)管的第一端作為第一輸入/輸出節(jié)點;
第一端與所述第一開關(guān)管耦合的第二開關(guān)管;
第一端與所述第一開關(guān)管第二端相連的電感,所述電感的第二端作為第二輸入/輸出節(jié)點;
與所述第一輸入/輸出節(jié)點耦合的輸入/輸出電壓檢測電路,檢測輸入/輸出電壓并與閾值電壓比較,輸出比較信號;
接收所述比較信號并控制所述第一、第二開關(guān)管導(dǎo)通與截止的控制電路;
其中,所述控制電路,在所述輸入/輸出電壓小于閾值電壓時,控制所述第一開關(guān)管截止;并依據(jù)具有第一預(yù)設(shè)周期的控制信號控制所述第二開關(guān)管的導(dǎo)通與截止,所述第一預(yù)設(shè)周期的大小決定了第二輸入/輸出節(jié)點通過所述寄生二極管流向第一輸入/輸出節(jié)點的能量。
優(yōu)選的,上述Buck/Boost電路中,所述第二控制電路,包括:
選擇器和第一至第N控制器,所述N為不小于2的正整數(shù);
所述選擇器用于,在所述輸入/輸出電壓小于閾值電壓時,判斷所述輸入/輸出電壓與閾值電壓的差值范圍,選取與所述差值范圍相匹配的控制器對所述第二開關(guān)管進(jìn)行控制;
所述第一至第N控制器,用于當(dāng)所述電壓調(diào)節(jié)器的輸出電壓小于預(yù)設(shè)電壓時,依據(jù)與自身相匹配的預(yù)設(shè)周期控制所述第二開關(guān)管的通斷。
從上述的技術(shù)方案可以看出,本申請公開的上述技術(shù)方案通過在所述輸入電源的輸入電壓低于閾值電壓時,控制信號依據(jù)第一預(yù)設(shè)周期周期性的控制所述第二開關(guān)管放電,并且通過控制第一預(yù)設(shè)周期內(nèi)的每個周期內(nèi)的放電時間,可保證所述輸入電源的輸出電壓始終低于所述閾值電壓,從而使得VOUT節(jié)點的輸出電壓單調(diào)下降,并且當(dāng)所述第二開關(guān)管導(dǎo)通時,放電電流可直接通過所述第二開關(guān)管流入至地,因此本申請?zhí)峁┑募夹g(shù)方案的放電時間相比于現(xiàn)有技術(shù)中放電方式的放電時間更短。
附圖說明
為了更清楚地說明本申請實施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對實施例或現(xiàn)有技術(shù)描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本申請的一些實施例,對于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動的前提下,還可以根據(jù)這些附圖獲得其他的附圖。
圖1為現(xiàn)有技術(shù)中公開的一種降壓變壓器的結(jié)構(gòu)圖;
圖2為本申請實施例提供的一種Buck電路的結(jié)構(gòu)圖;
圖3為本申請實施例提供的Buck電路放電過程示意圖;
圖4為本申請另一實施例提供的一種Buck電路的結(jié)構(gòu)圖。
具體實施方式
針對于現(xiàn)有技術(shù)中,電感電流過零時采用放電電阻和ILOAD進(jìn)行放電,造成的放電緩慢的問題,本申請?zhí)峁┝艘环NBuck電路快速下電的方法、Buck電路和Buck/Boost電路。
圖1為現(xiàn)有技術(shù)中帶過零檢測的降壓變壓器控制電路的結(jié)構(gòu)圖。參見圖1,現(xiàn)有技術(shù)中帶過零檢測的降壓變壓器控制電路,包括:輸入電源、輸入電容CIN、電壓調(diào)節(jié)器100、UVLO檢測電路101、邏輯及PWM控制電路102、第一開關(guān)管M1(上管)、寄生電容Diode1、ZCD比較器103、鎖存器104、邏輯異或非門106、第二開關(guān)管M2(下管)、電感L,由電阻R1和R2組成的放電電阻R1和R2,輸出電容Cout以及輸出電阻Resr,上述各個器件之間的具體連接關(guān)系可參見圖1,在此不必詳細(xì)說明。
所述電壓調(diào)節(jié)器100的輸出作為降壓變壓器的內(nèi)部電源,為所述降壓變壓器的內(nèi)部芯片供電;
當(dāng)輸入電源的輸出電壓VIN低于閾值電壓UVLO時,所述電壓調(diào)節(jié)器100的輸出電壓和所述輸入電源的輸出電壓VIN是一個跟隨的關(guān)系;當(dāng)所述輸入電源的輸出電壓VIN高于閾值電壓UVLO時,所述電壓調(diào)節(jié)器100的輸出電壓為一定值;
所述UVLO檢測電路101通過電壓調(diào)節(jié)器100的輸出電壓來判別輸入電源的輸出電壓VIN是低于還是高于閾值電壓UVLO,其輸出作為標(biāo)志信號,當(dāng)所述輸入電源的輸出電壓VIN高于閾值電壓UVLO時,輸出標(biāo)志信號為L,該標(biāo)志信號L可以為低電平信號;當(dāng)所述輸入電源的輸出電壓VIN低于閾值電壓UVLO時,輸出標(biāo)志信號為H,該標(biāo)志信號H可以為高電平信號;
邏輯及PWM控制電路102在所述UVLO檢測電路101輸出的標(biāo)志信號為H時,關(guān)閉所述第一開關(guān)管M1;當(dāng)UVLO檢測電路101輸出的標(biāo)志信號為L時,通過PWM輸入信號控制所述第一開關(guān)管M1和第二開關(guān)管M2管的通斷:具體的為:當(dāng)PWM信號為高電平信號時,所述邏輯及PWM控制電路102控制第二開關(guān)管M2關(guān)斷、第一開關(guān)管M1導(dǎo)通;當(dāng)PWM信號為低電平信號時,所述邏輯及PWM控制電路102控制第一開關(guān)管M1關(guān)斷、第二開關(guān)管M2導(dǎo)通;
寄生二極管Diode1是第一開關(guān)管M1的寄生二極管,輸入電容CIN用于穩(wěn)定輸入電源的輸出電壓VIN,輸出電容COUT與電感L串聯(lián),可以防止電流突變,放電電阻R1和R2串聯(lián)產(chǎn)生系統(tǒng)反饋電壓FB;
當(dāng)所述邏輯及PWM控制電路102輸出Q端為高電平、輸出QB端為低電平時,所述第一開關(guān)管M1導(dǎo)通、第二開關(guān)管M2關(guān)斷,電流由輸入電源流經(jīng)開關(guān)管M1后,經(jīng)電感L和負(fù)載(load)到地,此時電感L和輸出電容COUT積累能量,同時為輸出負(fù)載提供工作電壓。當(dāng)邏輯及PWM控制電路102輸出Q端為低電平、輸出QB端為高電平時,所述第一開關(guān)管M1關(guān)斷、第二開關(guān)管M2導(dǎo)通,電感L釋放能量為輸出負(fù)載供電。ZCD比較器103在第二開關(guān)管M2導(dǎo)通期間通過SW節(jié)點檢測電感電流,一旦檢測到電感電流下降到零時,所述ZCD比較器103的輸出電平從低電平跳為高電平,控制所述開關(guān)管M2關(guān)閉。由于ZCD比較器103的存在,使得所述輸入電源的輸出電壓VIN下電時,一旦檢測到電感電流下降至零,所述第二開關(guān)管M2關(guān)閉。如果此時負(fù)荷電流Iload=0,輸出端通過放電電阻R1和R2電阻緩慢放電,但是采用放電電阻R1和R2放電的方式放電緩慢,給所述降壓變壓器的響應(yīng)速度造成了影響。
下面將結(jié)合本申請實施例中的附圖,對本申請實施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實施例僅僅是本申請一部分實施例,而不是全部的實施例。基于本申請中的實施例,本領(lǐng)域普通技術(shù)人員在沒有作出創(chuàng)造性勞動前提下所獲得的所有其他實施例,都屬于本申請保護(hù)的范圍。
申請人通過研究發(fā)現(xiàn),當(dāng)輸入電源的輸出電壓VIN低于閾值電壓時,所述UVLO檢測電路輸出的標(biāo)志信號為H,第一開關(guān)管M1(上管)關(guān)閉、第二開關(guān)管M2(下管)導(dǎo)通放電,為了避免從所述VOUT(電感L)處抽取過大的電流,通過第二開關(guān)管M2的漏極到地的電流需要有一限定值。當(dāng)降壓變壓器系統(tǒng)工作在升壓工作模式時,輸出電容COUT上的能量會被轉(zhuǎn)移到輸入電容CIN上,如果轉(zhuǎn)移的能量過多,則所述輸入電源的輸出電壓VIN會持續(xù)上升,直到UVLO檢測電路輸出跳轉(zhuǎn)為輸出的標(biāo)志信號L,降壓變壓器系統(tǒng)又重新工作在降壓工作模式,此時又給會對VOUT節(jié)點(電感L與輸出電容COUT的公共端)提供能量,使得VOUT節(jié)點的放電波形表現(xiàn)為非單調(diào),且極有可能出現(xiàn)VOUT節(jié)點的電壓降至0后又重新升高,最終導(dǎo)致信號出錯的且放電緩慢的情況。
為了使得所述VOUT節(jié)點處的波形單調(diào)下降,參見圖2,申請人提供了一種Buck電路,包括:
與所述輸入電源耦合的輸入電壓檢測電路201,檢測輸入電壓并將其與閾值電壓比較,輸出比較信號;
第一端與所述輸入電源耦合的第一開關(guān)管M1;
第一端與所述第一開關(guān)管M1耦合,第二端與放電端耦合的第二開關(guān)管M2;
第一端與所述第一開關(guān)管M1第二端相連的電感L,所述電感L的第二端作為輸出節(jié)點VOUT,為負(fù)載load提供輸出電壓;
接收所述比較信號并依據(jù)所述比較信號控制所述第一開關(guān)管M1、第二開關(guān)管M2導(dǎo)通與截止的控制電路202;其中,所述控制電路202,在所述輸入電壓VIN小于閾值電壓時,控制所述第一開關(guān)管M1截止;并依據(jù)具有第一預(yù)設(shè)周期的控制信號,控制所述第二開關(guān)管對輸出電壓進(jìn)行放電,并保證所述輸入電壓Vin低于閾值電壓。
當(dāng)所述輸入電壓VIN小于閾值電壓時,所述控制電路202依據(jù)第一預(yù)設(shè)周期控制所述第二開關(guān)管M2通斷時,所述第一預(yù)設(shè)周期內(nèi)控制所述第一開關(guān)管導(dǎo)通和關(guān)斷的時間能夠直接影響放電時間的長短,因此,為了縮短放電時間,本申請上述控制電路202,用于當(dāng)所述電源輸入電壓VIN小于閾值電壓時,參見圖3,控制所述第二開關(guān)管M2在每個周期內(nèi)的第一時間段0-DT內(nèi)導(dǎo)通,第二時間段DT-T時間段內(nèi)截止;
在0-DT時間段內(nèi)所述第二開關(guān)管M2導(dǎo)通,放電電流流經(jīng)所述第二開關(guān)管M2到地,所述第二開關(guān)管M2導(dǎo)通期間,電感電流i(L)由0下降至lvalley,下降斜率為VOUT/L,在所述T-DT時間段內(nèi),所述第二開關(guān)管M2截止,電流通過寄生二極管Diode1輸入至所述輸入電容CIN,此時電感電流i(L)的上升斜率為(VIN+VDiode-VOUT)/L,其中在D1T(DT-T)時間內(nèi)通過電感L到所述輸入電容CIN的電流的平均值為其中D為導(dǎo)通時間,D1為關(guān)斷時間。如果所述(Ivalley*D1T)/2與一個周期內(nèi)用電芯片工作時的平均消耗電流IIN相等,則所述輸入電容CIN的電壓穩(wěn)定在初始值,如果所述(Ivalley*D1T)/2小于所述IIN,則所述輸入電容CIN上的電壓壓降為[IIN-(Ivalley*DIT)/2]。控制所述第二開關(guān)管M2第一次導(dǎo)通時,轉(zhuǎn)移至VIN端的平均電流等于芯片的消耗電流就可以保證電源輸入電壓VIN始終低于閾值電壓。
所述VIN為所述輸入電源的輸出電壓,所述VDiode為所述寄生二極管的導(dǎo)通電壓,所述VOUT為所述第一節(jié)點的輸出電壓,所述L為所述電感L的感抗。
通過本申請上述實施例公開的技術(shù)方案可見,上述技術(shù)方案通過在所述輸入電源的輸入電壓小于閾值電壓時,所述控制信號依據(jù)第一預(yù)設(shè)周期周期性的控制所述第二開關(guān)管M2放電,并且通過控制第一預(yù)設(shè)周期內(nèi)的每個周期內(nèi)的放電時間,可保證所述輸入電源的輸出電壓VIN始終低于所述閾值電壓,從而使得VOUT節(jié)點的輸出電壓單調(diào)下降,并且當(dāng)所述第二開關(guān)管M2導(dǎo)通時,放電電流可直接通過所述第二開關(guān)管M2流入至地,因此本申請?zhí)峁┑募夹g(shù)方案的放電時間相比于現(xiàn)有技術(shù)中放電方式的放電時間更短。
可以理解的是,參見圖4,為了對本申請上述實施例中的Buck電路中的電子元件進(jìn)行保護(hù),本申請上述實施例中的還可以包括一與所述輸入電源耦合的輸入電容Cin,當(dāng)所述輸入電容Cin的兩端的電壓超過其額定電壓時,對地放電。
可以理解的是,為了能夠達(dá)到節(jié)能的目的,參見圖4,本申請上述實施例中的Buck電路中還可以包括:陽極與所述第一開關(guān)管M1和第二開關(guān)管M2的公共端相連、陰極與所述輸入電源相連的寄生二極管Diode1,當(dāng)所述第一開關(guān)管M1和第二開關(guān)管M2截止時,所述電感L的放電電流通過所述寄生二極管Diode1存入所述輸入電容Cin,采用所述輸入電容Cin的電壓對供電芯片進(jìn)行供電。
可以理解的是,為了更好地對所述第一開關(guān)管M1和第二開關(guān)管M2的通斷進(jìn)行控制,參見圖4,本申請上述實施例中的技術(shù)方案還可以包括一與所述控制電路202相連的PWM信號發(fā)生器203,用于向所述控制電路202輸出PWM控制信號,此時所述控制電路202的工作過程還包括:在所述輸入電壓大于閾值電壓時依據(jù)PWM信號發(fā)生器203的輸出信號控制所述第一和第二開關(guān)管的通斷。
可以理解的是,為了進(jìn)一步加快VOUT的放電,本申請上述實施例中的控制器202可以采用兩段或多段預(yù)設(shè)周期對所述第二開關(guān)管M2進(jìn)行控制的式方法來加速放電。具體的,所述控制電路202包括:
選擇器和第一至第N控制器,所述N為不小于2的正整數(shù);
所述選擇器用于,判斷所述VIN與閾值電壓的差值范圍,選取與所述差值范圍相匹配的控制器對所述第二開關(guān)管進(jìn)行控制;
所述第一至第N控制器,用于當(dāng)所述電壓調(diào)節(jié)器的輸出電壓小于預(yù)設(shè)電壓時,依據(jù)與自身相匹配的預(yù)設(shè)周期控制所述第二開關(guān)管的通斷。
其中需要說明的是,所述第一至第N控制器分別對應(yīng)不同的預(yù)設(shè)周期,每個預(yù)設(shè)周期控制所述第二開關(guān)管導(dǎo)通和截止的時間均不相同,并且第二開關(guān)管M2的導(dǎo)通時間與截止時間的比值逐漸增大,當(dāng)所述電源輸入電壓VIN與閾值電壓的差值范圍不同時,控制所述第二開關(guān)管M2的預(yù)設(shè)周期也不相同。
現(xiàn)在以兩段式控制方式進(jìn)行說明,在輸入電壓VIN<閾值電壓UVLO時,選擇第一控制器內(nèi)存儲的第一預(yù)設(shè)周期對所述第二開關(guān)管M2進(jìn)行控制,第一預(yù)設(shè)周期內(nèi)每個周期0-DT時間內(nèi)第二開關(guān)管M2導(dǎo)通放電,DT-T時間內(nèi)第二開關(guān)管截止,選擇合適的DT,使得VIN始終低于UVLO;等到所述電源輸入電壓VIN與閾值電壓UVLO差值達(dá)到預(yù)設(shè)范圍內(nèi)時,采用第二預(yù)設(shè)周期對所述第二開關(guān)管M2進(jìn)行控制,該周期內(nèi)0-D’T時間內(nèi)第二開關(guān)管M2導(dǎo)通放電,其中D’T大于DT,M2導(dǎo)通時間加長,此時最大的導(dǎo)通時間仍舊需使得電源電壓VIN始終低于閾值電壓UVLO。
此外可以理解的是,為了避免從VOUT節(jié)點處抽取過大的電流,通過第二開關(guān)管M2的源極到GND的電流需要有一個限定值,本申請上述實施例中的所述Buck電路還可以包括以檢測電路所述檢測電路,用于檢測所述第二開關(guān)管流入地的電流值大小,當(dāng)所述第二開關(guān)管流入地的電流值大于預(yù)設(shè)值時,輸出用于控制所述第二開關(guān)管斷開的控制信號。
可以理解的是,對應(yīng)于所述Buck電路,本申請還公開了一種Buck/Boost電路,包括:
第一開關(guān)管,所述第一開關(guān)管具有寄生二極管,且所述第一開關(guān)管的第一端作為第一輸入/輸出節(jié)點;
第一端與所述第一開關(guān)管耦合的第二開關(guān)管;
第一端與所述第一開關(guān)管第二端相連的電感,所述電感的第二端作為第二輸入/輸出節(jié)點;
與所述第一輸入/輸出節(jié)點耦合的輸入/輸出電壓檢測電路,檢測輸入/輸出電壓并與閾值電壓比較,輸出比較信號;
接收所述比較信號并控制所述第一、第二開關(guān)管導(dǎo)通與截止的第二控制電路;
其中,所述第二控制電路,在所述輸入/輸出電壓小于閾值電壓時,控制所述第一開關(guān)管截止;并依據(jù)具有第一預(yù)設(shè)周期的控制信號控制所述第二開關(guān)管的導(dǎo)通與截止,所述第一預(yù)設(shè)周期的大小決定了第二輸入/輸出節(jié)點通過所述寄生二極管流向第一輸入/輸出節(jié)點的能量。
與所述Buck電路相對應(yīng),本申請上述實施例中的所述Buck/Boost電路中,所述第二控制電路,包括:
選擇器和第一至第N控制器,所述N為不小于2的正整數(shù);
所述選擇器用于,在所述輸入/輸出電壓小于閾值電壓時,判斷所述輸入/輸出電壓與閾值電壓的差值范圍,選取與所述差值范圍相匹配的控制器對所述第二開關(guān)管進(jìn)行控制;
所述第一至第N控制器,用于當(dāng)所述電壓調(diào)節(jié)器的輸出電壓小于預(yù)設(shè)電壓時,依據(jù)與自身相匹配的預(yù)設(shè)周期控制所述第二開關(guān)管的通斷。
可以理解的是,對應(yīng)于上述Buck電路,本申請公開了一種Buck電路快速下電的方法,應(yīng)用于Buck電路中,所述Buck電路包括:漏極用于獲取輸入電壓的第一開關(guān)管、漏極與所述第一開關(guān)管源極相連的源極接地的第二開關(guān)管,一端與所述第一開關(guān)管和第二開關(guān)管公共端相連、另一端與負(fù)載相連的電感,該方法為:
檢測輸入電壓Vin,當(dāng)所述輸入電壓Vin低于閾值電壓時:
控制所述第一開關(guān)管截止;
提供具有第一預(yù)設(shè)周期的控制信號,利用該控制信號控制所述第二開關(guān)管對輸出電壓進(jìn)行放電,并保證所述輸入電壓Vin低于閾值電壓。
為了實現(xiàn)多段控制,所述提供具有第一預(yù)設(shè)周期的控制信號,利用該控制信號控制所述第二開關(guān)管對輸出電壓進(jìn)行放電,可以包括:
實時判斷所述輸入電壓Vin與所述閾值電壓的差值范圍;
由預(yù)設(shè)周期集合中調(diào)取具有與所述差值范圍相匹配的預(yù)設(shè)周期的控制信號,依據(jù)控制信號控制所述第二開關(guān)管對輸出電壓進(jìn)行放電。
為了使得所述VOUT節(jié)點處的波形單調(diào)下降,本申請?zhí)峁┝艘环NBuck電路快速下電的方法,應(yīng)用于Buck電路中,參見圖2,所述Buck電路包括:漏極用于獲取輸入電壓的第一開關(guān)管M1、漏極與所述第一開關(guān)管M1源極相連、源極接地的第二開關(guān)管M2,一端與所述第一開關(guān)管M1和第二開關(guān)管M2的公共端相連、另一端與負(fù)載相連的電感L,該方法包括:檢測輸入電壓Vin,當(dāng)所述輸入電壓Vin低于閾值電壓時,控制所述第一開關(guān)管截止,提供具有第一預(yù)設(shè)周期的控制信號,利用該控制信號控制所述第二開關(guān)管對輸出電壓進(jìn)行放電,并保證所述輸入電壓Vin低于閾值電壓。
可以理解的是,上述方法中,所述提供具有第一預(yù)設(shè)周期的控制信號,利用該控制信號控制所述第二開關(guān)管對輸出電壓進(jìn)行放電,包括:
實時判斷所述輸入電壓Vin與所述閾值電壓的差值范圍;
由預(yù)設(shè)周期集合中調(diào)取具有與所述差值范圍相匹配的預(yù)設(shè)周期的控制信號,依據(jù)控制信號控制所述第二開關(guān)管對輸出電壓進(jìn)行放電。
最后,還需要說明的是,在本文中,諸如第一和第二等之類的關(guān)系術(shù)語僅僅用來將一個實體或者操作與另一個實體或操作區(qū)分開來,而不一定要求或者暗示這些實體或操作之間存在任何這種實際的關(guān)系或者順序。而且,術(shù)語“包括”、“包含”或者其任何其他變體意在涵蓋非排他性的包含,從而使得包括一系列要素的過程、方法、物品或者設(shè)備不僅包括那些要素,而且還包括沒有明確列出的其他要素,或者是還包括為這種過程、方法、物品或者設(shè)備所固有的要素。在沒有更多限制的情況下,由語句“包括一個……”限定的要素,并不排除在包括所述要素的過程、方法、物品或者設(shè)備中還存在另外的相同要素。
本說明書中各個實施例采用遞進(jìn)的方式描述,每個實施例重點說明的都是與其他實施例的不同之處,各個實施例之間相同相似部分互相參見即可。
對所公開的實施例的上述說明,使本領(lǐng)域?qū)I(yè)技術(shù)人員能夠?qū)崿F(xiàn)或使用本申請。對這些實施例的多種修改對本領(lǐng)域的專業(yè)技術(shù)人員來說將是顯而易見的,本文中所定義的一般原理可以在不脫離本申請的精神或范圍的情況下,在其它實施例中實現(xiàn)。因此,本申請將不會被限制于本文所示的這些實施例,而是要符合與本文所公開的原理和新穎特點相一致的最寬的范圍。