一種斷電延時欠電壓控制器的制造方法
【技術(shù)領域】
[0001]本實用新型涉及欠壓保護技術(shù)領域,特別涉及一種斷電延時欠電壓控制器。
【背景技術(shù)】
[0002]在供電電路中,經(jīng)常會出現(xiàn)欠壓故障。在出現(xiàn)欠壓故障時,如不能及時采取保護措施,當電壓超過一些設備的最大承受電壓時,將會損壞設備,造成巨大的損失。欠壓保護器就是用來減小這種情況所造成的損失的裝置,它能在檢測到供電電路中有欠壓故障時及時斷開電路,保護設備。
[0003]—般而言,設備能夠承受短時間的欠壓工作,如果在這個時間中欠壓恢復正常供電,設備是不會受到損壞的,而在這樣的情況下,斷電卻可能會造成數(shù)據(jù)丟失,生產(chǎn)停滯,造成的損失反而被擴大了。目前的欠壓保護產(chǎn)品并不具有能夠智能延時監(jiān)測并選擇是否斷電的功能。
【實用新型內(nèi)容】
[0004]本實用新型要解決的技術(shù)問題是提供一種適于當供電線路欠壓或斷電時,進行延時脫扣的斷電延時欠電壓控制器。
[0005]為了解決上述技術(shù)問題,本實用新型提供一種斷電延時欠電壓控制器,其包括濾波電路,其輸入端與外電網(wǎng)相連,該濾波電路的輸出端與降壓整流電路、電源電路和電壓信號采集電路相連;微處理器,所述微處理器與電壓信號采集電路和一延時調(diào)節(jié)器件相連;電源充放電電路,其充電端與所述電源電路的輸出端相連,放電端與微處理器相連;線圈控制電路,包括脫扣器線圈QT和用于控制該脫扣器線圈QT得電或失電的第一開關管Q2,脫扣器線圈QT的輸入端和所述降壓整流電路的輸出端相連,第一開關管Q2的控制端和微處理器相連;電容充放電電路,其充電端與所述降壓整流電路的輸出端相連,放電端與脫扣器線圈QT相連。
[0006]所述電容充放電電路其包括第一電解電容C6、第一穩(wěn)壓二極管Z1、第二二極管D3、第三恒流二極管D4、第四二極管D5、第一電阻R2和第二開關管Ql;其中第一電解電容C6的陽極和第一穩(wěn)壓二極管Zl的陰極接降壓整流電路的輸出端,第一電解電容C6的陰極接第二二極管D3的陰極和第一穩(wěn)壓二極管Zl的陽極,第二二極管D3的陽極接第三恒流二極管D4的陽極,第三恒流二極管D4的陰極接地;第一電阻R2的輸入端接第一穩(wěn)壓二極管Zl的陽極,第一電阻R2的輸出端接第二開關管Ql的第一端,第二開關管Ql的第二端接第四二極管D5的陽極,第二開關管Ql的控制端與微處理器相連,第四二極管D5的陰極接地。
[0007]所述電源充放電電路包括第五二極管Dl、第六二極管D2、第二電阻R1、第二電解電容C5,所述第五二極管Dl的陰極與第二電阻Rl的一端相連,第二電阻Rl的另一端與第二電解電容C5的正極相連,第二電解電容C5的負極接地;所述第五二極管Dl的陽極與第六二極管D2的陰極相連,第六二極管D2的陽極與所述第二電解電容C5的正極相連,第六二極管D2的陰極與微處理器的供電端相連。
[0008]所述降壓整流電路包括第三電解電容C4和整流橋,所述第三電解電容C4的陽極與整流橋的輸出端相連,所述第三電解電容C4的陰極接地。
[0009]所述第一開關管Q2采用三極管或者MOS管。
[0010]所述第二開關管Ql采用三極管或者MOS管。
[0011]本實用新型的有益效果是:本實用新型通過所述線圈控制電路、電容充放電電路和電源充放電電路滿足了在延時控制時,微處理器和脫扣器線圈QT的正常供電,從而達到了延時的效果;另外,還通過優(yōu)選采用恒流二極管,使得斷電后電解電容的放電電流恒定,該恒定放電保證脫扣器線圈QT可以處于更長的延時吸合狀態(tài),以獲得更佳的工作效果。
【附圖說明】
[0012]圖1是本實用新型的斷電延時欠電壓控制器的電路框圖。
【具體實施方式】
[0013]下面結(jié)合附圖對本實用新型實施例作進一步說明:
[0014]如圖所示,一種斷電延時欠電壓控制器,其包括濾波電路,其輸入端與外電網(wǎng)相連,該濾波電路的輸出端與降壓整流電路、電源電路和電壓信號采集電路相連;微處理器,所述微處理器與電壓信號采集電路和一延時調(diào)節(jié)器件相連;電源充放電電路,其充電端與所述電源電路的輸出端相連,放電端與微處理器相連;線圈控制電路,包括脫扣器線圈QT和用于控制該脫扣器線圈QT得電或失電的第一開關管Q2,脫扣器線圈QT的輸入端和所述降壓整流電路的輸出端相連,第一開關管Q2的控制端和微處理器相連;電容充放電電路,其充電端與所述降壓整流電路的輸出端相連,放電端與脫扣器線圈QT相連。
[0015]其中,所述延時調(diào)節(jié)電路可以采用定時器,或者中國專利文獻(申請公布號:CN102332899A)公開的一種延時電路;所述微處理器通過電壓信號采集電路獲得當前電壓值的技術(shù)方案在現(xiàn)有技術(shù)中已被公開,這里不再詳細闡述;電壓信號采集電路包括降壓電路、與該降壓電路相連的AD模塊,降壓電路可以采用串聯(lián)分壓電路來構(gòu)成,AD模塊可以采用7705模塊;微處理器可以采用C51系列單片機;所述電源電路通過降壓電路和7805穩(wěn)壓管來實現(xiàn),也可以根據(jù)需要加入7812來滿足不同集成電路的需求。
[0016]具體的,所述第一開關管Q2可以采用三極管或者MOS管才實現(xiàn)開關功能,若采用三極管,則第一端為集電極,第二端為發(fā)射極,控制端為基極;若采用MOS管,則第一端為D極,第二端為S極,控制端為G極。
[0017]所述電容充放電電路其包括第一電解電容C6、第一穩(wěn)壓二極管Z1、第二二極管D3、第三恒流二極管D4、第四二極管D5、第一電阻R2和第二開關管Ql;其中第一電解電容C6的陽極和第一穩(wěn)壓二極管Zl的陰極接降壓整流電路的輸出端,第一電解電容C6的陰極接第二二極管D3的陰極和第一穩(wěn)壓二極管Zl的陽極,第二二極管D3的陽極接第三恒流二極管D4的陽極,第三恒流二極管D4的陰極接地;第一電阻R2的輸入端接第一穩(wěn)壓二極管Zl的陽極,第一電阻R2的輸出端接第二開關管Ql的第一端,第二開關管Ql的第二端接第四二極管D5的陽極,第二開關管Ql的控制端與微處理器相連,第四二極管D5的陰極接地。所述第二開關管Ql采用三極管或者MOS管,若采用三極管,則若采用三極管,則第一端為集電極,第二端為發(fā)射極,控制端為基極;若采用MOS管,則第一端為D極,第二端為S極,控制端為G極。
[0018]所述電源充放電電路包括第五二極管Dl、第六二極管D2、第二電阻R1、第二電解電容C5,所述第五二極管Dl的陰極與第二電阻Rl的一端相連,第二電阻Rl的另一端與第二電解電容C5的正極相連,第二電解電容C5的負極接地;所述第五二極管Dl的陽極與第六二極管D2的陰極相連,第六二極管D2的陽極與所述第二電解電容C5的正極相連,第六二極管D2的陰極與微處理器的供電端相連。
[0019]所述降壓整流電路包括第三電解電容C4和整流橋,所述第三電解電容C4的陽極與整流橋的輸出端相連,所述第三電解電容C4的陰極接地,用于將電網(wǎng)交流高電壓經(jīng)過降壓電容及整流橋后,調(diào)整到能驅(qū)動脫扣器線圈QT動作的電壓,其其中的電容C3可以為電阻。
[0020]所述斷電延時欠電壓控制器的工作過程:
[0021]上電時,第二開關管Ql不導通,當?shù)谌娊怆娙軨4兩端電壓達到設定的線圈可靠動作的閥值時,第一開關管Q2導通,脫扣器線圈QT流過電流,使欠電壓電磁鐵動作。
[0022]動作后,第二開關管Ql導通,第一電解電容C6被充電,第一穩(wěn)壓二極管Zl保證第一電解電容C6不會被過充,第一電阻R2充電時起限流的作用。
[0023]當欠電壓控制器斷電時,電源充放電電路的第二電解電容C5保證微處理器正常工作,按設定的延時時間進行延時,此時第一開關管Q2保持導通狀態(tài),第一電解電容C6通過脫扣器線圈QT、第一開關管Q2、第三恒流二極管D4、第二二極管D3進行放電,從而保證脫扣器線圈QT正常吸合狀態(tài),第三恒流二極管D4,保證流過脫扣器線圈QT的電流恒定,可以延長第一電解電容C6的放電時間。
[0024]欠電壓控制器工作過程:
[0025]微處理器通過電壓信號采集電路檢測電源電壓是否正常,當電源電壓正常,輸出控制指令使第一開關管Q2導通,脫扣器線圈QT處于吸合狀態(tài),然后微處理器輸出控制指令使第二開關管Ql導通,給第一電解電容C6充電;當電源電壓欠壓或斷電時,通過電源充放電電路中的第二電解電容C5保證微處理器處于正常工作狀態(tài),同時斷開第二開關管Ql,解除第一電解電容C6的充電狀態(tài),保持第一開關管Q2為導通狀態(tài),此時第一電解電容C6馬上切換為放電狀態(tài),為了延長第一電解電容C6的放電時間,特增加第三恒流二極管D4,第一電解電容C6的恒定放電保證線圈處于更長的延時吸合狀態(tài),延時時間到后,微處理器輸出指令使第一開關管Q2斷開,使脫扣器線圈QT處于釋放狀態(tài)。
[0026]以上結(jié)合附圖所描述的實施例僅是本實用新型的優(yōu)選實施方式,而并非對本實用新型的保護范圍的限定,任何基于本實用新型精神所做的改進都理應在本實用新型保護范圍之內(nèi)。
【主權(quán)項】
1.一種斷電延時欠電壓控制器,其特征在于包括: 濾波電路,其輸入端與外電網(wǎng)相連,該濾波電路的輸出端與降壓整流電路、電源電路和電壓信號采集電路相連;微處理器,所述微處理器與電壓信號采集電路和一延時調(diào)節(jié)器件相連; 電源充放電電路,其充電端與所述電源電路的輸出端相連,放電端與微處理器相連; 線圈控制電路,包括脫扣器線圈QT和用于控制該脫扣器線圈QT得電或失電的第一開關管Q2,脫扣器線圈QT的輸入端和所述降壓整流電路的輸出端相連,第一開關管Q2的控制端和微處理器相連; 電容充放電電路,其充電端與所述降壓整流電路的輸出端相連,放電端與脫扣器線圈QT相連。2.根據(jù)權(quán)利要求1所述的一種斷電延時欠電壓控制器,其特征在于:所述電容充放電電路其包括第一電解電容C6、第一穩(wěn)壓二極管Zl、第二二極管D3、第三恒流二極管D4、第四二極管D5、第一電阻R2和第二開關管Ql;其中第一電解電容C6的陽極和第一穩(wěn)壓二極管Zl的陰極接降壓整流電路的輸出端,第一電解電容C6的陰極接第二二極管D3的陰極和第一穩(wěn)壓二極管Zl的陽極,第二二極管D3的陽極接第三恒流二極管D4的陽極,第三恒流二極管D4的陰極接地;第一電阻R2的輸入端接第一穩(wěn)壓二極管Zl的陽極,第一電阻R2的輸出端接第二開關管Ql的第一端,第二開關管Ql的第二端接第四二極管D5的陽極,第二開關管Ql的控制端與微處理器相連,第四二極管D5的陰極接地。3.根據(jù)權(quán)利要求1所述的一種斷電延時欠電壓控制器,其特征在于:所述電源充放電電路包括第五二極管D1、第六二極管D2、第二電阻R1、第二電解電容C5,所述第五二極管Dl的陰極與第二電阻Rl的一端相連,第二電阻Rl的另一端與第二電解電容C5的正極相連,第二電解電容C5的負極接地;所述第五二極管Dl的陽極與第六二極管D2的陰極相連,第六二極管D2的陽極與所述第二電解電容C5的正極相連,第六二極管D2的陰極與微處理器的供電端相連。4.根據(jù)權(quán)利要求1所述的一種斷電延時欠電壓控制器,其特征在于:所述降壓整流電路包括第三電解電容C4和整流橋,所述第三電解電容C4的陽極與整流橋的輸出端相連,所述第三電解電容C4的陰極接地。5.根據(jù)權(quán)利要求1所述的一種斷電延時欠電壓控制器,其特征在于:所述第一開關管Q2采用三極管或者MOS管。6.根據(jù)權(quán)利要求2所述的一種斷電延時欠電壓控制器,其特征在于:所述第二開關管Ql采用三極管或者MOS管。
【專利摘要】本實用新型涉及一種斷電延時欠電壓控制器,其包括濾波電路,其輸入端與外電網(wǎng)相連,該濾波電路的輸出端與降壓整流電路、電源電路和電壓信號采集電路相連;微處理器,所述微處理器與電壓信號采集電路和一延時調(diào)節(jié)器件相連;電源充放電電路,其充電端與所述電源電路的輸出端相連,放電端與微處理器相連;線圈控制電路的輸入端和所述降壓整流電路的輸出端相連,線圈控制電路的控制端和微處理器相連;電容充放電電路,其充電端與所述降壓整流電路的輸出端相連,放電端與脫扣器線圈QT相連。通過所述線圈控制電路、電容充放電電路和電源充放電電路滿足了在延時控制時,微處理器和脫扣器線圈QT的正常供電,從而達到了延時的效果。
【IPC分類】H02H3/247
【公開號】CN205385282
【申請?zhí)枴緾N201620102321
【發(fā)明人】夏克特, 夏奇遠
【申請人】溫州永奇電氣科技有限公司
【公開日】2016年7月13日
【申請日】2016年2月2日