專利名稱:具有電荷泵電路的集成電路及操作該集成電路的方法
技術(shù)領(lǐng)域:
本發(fā)明大體涉及半導(dǎo)體電路領(lǐng)域,尤其涉及具有電荷泵電路的集成電路,以及操作該集成電路的方法。
背景技術(shù):
鎖相回路(Phase-locked loop, PLL)普遍應(yīng)用于電路設(shè)計(jì)之中,例如應(yīng)用于無線電、電視接收器、視頻裝置、衛(wèi)星廣播系統(tǒng)及儀器系統(tǒng)之中。PLL為一種電子電路,其具有一電壓控制振蕩器(voltage-controlled oscillator, VC0)或一電流控制振蕩器 (current-controlled oscillator, CC0),用以保持與輸入信號(hào)的頻率相匹配。PLL電路包括一電荷泵電路。該電荷泵電路配置于一相位頻率檢測(cè)器(phase frequency detector,PFD)與一電壓控制振蕩器(VCO)之間。該電荷泵電路接收由PFD提供的信號(hào),以對(duì)配置于電荷泵電路與VCO間的一節(jié)點(diǎn)上的一電容器進(jìn)行充電或放電。用以充電該電容器的電流稱為上電流。而電流用以使該電容器放電的稱為下電流。通過調(diào)整上電流與下電流可使PLL電路鎖定。申請(qǐng)人:發(fā)現(xiàn),電荷泵電路的輸出端上的電壓會(huì)偏移可升高或降低。此輸出電壓的變化可能是由晶體管的溝道長(zhǎng)度調(diào)制(channel-length modulation)效應(yīng)所導(dǎo)致。申請(qǐng)人另外又發(fā)現(xiàn),晶體管的制造過程也可能導(dǎo)致晶體管不匹配。由于晶體管不匹配或溝道長(zhǎng)度調(diào)制之故,當(dāng)PLL電路被操作而鎖定時(shí),上電流將與下電流不同。上電流與下電流的差值將導(dǎo)致參考頻率突波(referencespur)、靜態(tài)相位誤差(static phase error),或在PLL電路的一輸出端上造成抖動(dòng)(jitter)。綜上所述,我們需要一種具有一電荷泵電路的集成電路,以及操作該集成電路的方法。
發(fā)明內(nèi)容
本發(fā)明的目的在于抑制參考頻率突波、靜態(tài)相位誤差,或PLL電路的一輸出端上的抖動(dòng)。本發(fā)明提供一種集成電路,其包括一第一電流源。一第二電流源通過一導(dǎo)線電性耦接至該第一電流源。一開關(guān)電路耦接于該第一電流源與該第二電流源之間。一第一電路耦接于一第一節(jié)點(diǎn)與一第二節(jié)點(diǎn)。該第一節(jié)點(diǎn)配置于該第一電流源與該開關(guān)電路之間。該第二節(jié)點(diǎn)配置于該導(dǎo)線之上。該第一電路用以大體平衡該第一節(jié)點(diǎn)與該第二節(jié)點(diǎn)上的電壓。一第二電路耦接于一第三節(jié)點(diǎn)與一第四節(jié)點(diǎn)之間。該第三節(jié)點(diǎn)配置于該第二電流源與該開關(guān)電路之間。該第四節(jié)點(diǎn)配置于該導(dǎo)線之上。該第二電路用以大體平衡該第三節(jié)點(diǎn)與該第四節(jié)點(diǎn)上的電壓。本發(fā)明另提供一種集成電路,其包括一第一電流源與一第二電流源。一開關(guān)電路耦接于該第一電流源與該第二電流源之間。一第一節(jié)點(diǎn)配置于該第一電流源與該開關(guān)電路之間。一第二節(jié)點(diǎn)配置于該第二電流源與該開關(guān)電路之間。一第一晶體管耦接至該第一電流。一第三節(jié)點(diǎn)配置于該第一晶體管與該第一電流源之間。一第一放大器耦接于該第一節(jié)點(diǎn)與該第三節(jié)點(diǎn)之間。一第二晶體管耦接至該第二電流源。一第四節(jié)點(diǎn)介于第二晶體管與該第二電流源之間。一第二放大器耦接于該第二節(jié)點(diǎn)與該第四節(jié)點(diǎn)之間。本發(fā)明另提供一種操作鎖相系統(tǒng)的電荷泵電路的方法。本方法包括大體平衡一第一節(jié)點(diǎn)與一第二節(jié)點(diǎn)上的電壓。該第一節(jié)點(diǎn)配置于電荷泵電路的一第一電流源與一開關(guān)電路之間。該第二節(jié)點(diǎn)配置于一導(dǎo)線之上,而該導(dǎo)線耦接于該第一電流源與電荷泵電路的一第二電流源之間。本方法還包括大體平衡一第三節(jié)點(diǎn)與一第四節(jié)點(diǎn)上的電壓。該第三節(jié)點(diǎn)配置于電荷泵電路的該第二電流源與該開關(guān)電路之間。該第四節(jié)點(diǎn)配置于該導(dǎo)線之上,而該導(dǎo)線耦接于電荷泵電路的該第一電流源與該第二電流源之間。通過大體平衡電荷泵電路的上電流與下電流,參考頻率突波、靜態(tài)相位誤差,或 PLL電路的一輸出端上的抖動(dòng)皆可被適當(dāng)?shù)亟档汀?br>
120 -、電流源;
130 -、開關(guān)電路;
140 -、電路;
150 -、電路;
201 -、電荷泵電路
210 -、電流源;
220 -、電流源;
230 -、開關(guān)電路;
235 -、導(dǎo)線;
240 -、電路;
250 -、電路;
255 -、電流源;
260 -、比較器;
270 -、控制器;
310 -、計(jì)數(shù)器;
401 -、基板;
402 -、集成電路;
405 -、凸起物。
具體實(shí)施例方式下文介紹本發(fā)明的最佳實(shí)施例。各實(shí)施例用以說明本發(fā)明的原理,但非用以限制本發(fā)明。本發(fā)明的范圍當(dāng)以隨附的權(quán)利要求為準(zhǔn)。本說明書下文將提供各種實(shí)施本發(fā)明不同特征的實(shí)施例。特定的元件及排列方式僅為簡(jiǎn)化說明,然而本發(fā)明不必以此為限。此外,本發(fā)明在各實(shí)施例中將重復(fù)某些標(biāo)號(hào), 這些標(biāo)號(hào)也為簡(jiǎn)化說明,但并非意味不同實(shí)施例中具相同標(biāo)號(hào)者彼此間具有特定關(guān)聯(lián)。再者,本發(fā)明中,若某特征連接至或耦接至另一特征,表示兩特征可為直接接觸,也可表示兩特征間存在其他額外的特征而使所述兩特征間接接觸。此外,空間相對(duì)關(guān)系的用語,如“較低的”、“較高的”、“水平的”、“垂直的”、“其上”、“其下”、“上”、“下”、“頂部”、“底部”及其衍生字(例如,“水平地”、“向下地”、“向上地”等)皆為便于說明特征間的關(guān)系。這些空間相對(duì)關(guān)系用語目的在于涵蓋裝置中所有特征可能存在的方向。本發(fā)明實(shí)施例為具有電荷泵電路的集成電路,以及操作該集成電路的方法。通過大體平衡電荷泵電路的上電流與下電流,參考頻率突波、靜態(tài)相位誤差,或PLL電路的一輸出端上的抖動(dòng)(jitter)皆可受到抑制。下文將說明該集成電路及其操作方法的實(shí)施例。本發(fā)明的范圍不必以此為限。圖1為具有電荷泵的集成電路示意圖。在圖1中,一集成電路100包括一電荷泵電路101。集成電路100可為一模擬鎖相系統(tǒng)(analog phase-lockedsystem),例如鎖相回路(phase-locked loop, PLL)、延遲鎖定回路(delay-lockedloop, DLL)、時(shí)鐘與數(shù)據(jù)恢復(fù) (clock and data recovery,CDR)電路等等。在某些實(shí)施例中,該電荷泵電路101可配置于一相位頻率檢測(cè)電路(PFD)(圖未示)與一電壓控制振蕩器(VCO)(圖未示)之間。至少一電容器可耦接至位于該電荷泵電路101與該VCO間的一節(jié)點(diǎn)。一電流由該電荷泵電路101 流至該電容器以對(duì)電容器進(jìn)行充電,或由電容器流至該電荷泵電路101以對(duì)電容器進(jìn)行放 電。在某些實(shí)施例中,該電荷泵電路101可包括電流源110與120。開關(guān)電路130可電性耦接于該電流源110與120之間。該電流源110與120可通過一導(dǎo)線135電性耦接至彼此。電路140可配置于節(jié)點(diǎn)N1與N3之間。電路150可配置于節(jié)點(diǎn)N2與N4之間。該節(jié)點(diǎn)N1 可配置于該電流源110與該開關(guān)電路130之間。該節(jié)點(diǎn)N2可配置于該電流源120與該開關(guān)電路之間。該節(jié)點(diǎn)N3與N4可配置于該導(dǎo)線135之上。該電路140用以大體平衡該節(jié)點(diǎn)N1 與N3上的電壓。該電路150用以大體平衡該節(jié)點(diǎn)N2與N4上的電壓。參照?qǐng)D1,若鎖相系統(tǒng)已鎖定,則電流I1與I2可分別流至節(jié)點(diǎn)N3與N4。由于電流 I1與I2流動(dòng)于相同的導(dǎo)線135,故流經(jīng)節(jié)點(diǎn)N3上的電流I1可與流經(jīng)節(jié)點(diǎn)N4上的電流I2大體相同。通過大體平衡節(jié)點(diǎn)N1與N3上的電壓的作法,流經(jīng)節(jié)點(diǎn)隊(duì)上的電流I1可與流經(jīng)節(jié)點(diǎn)N1上的電流Idotn大體相同。在某些實(shí)施例中,電流Imwn可稱為“下電流”。通過大體平衡節(jié)點(diǎn)N2與N4上的電壓的作法,流經(jīng)節(jié)點(diǎn)N4上的電流I2可與流經(jīng)節(jié)點(diǎn)N2上的電流Iup大體相同。在某些實(shí)施例中,電流Iup可稱為一上電流。電流Imwn可大體相同于電流IUP。通過大體平衡電流Iup與ID_的作法,可抑制參考頻率突波、靜態(tài)相位誤差,或集成電路100輸出端上的抖動(dòng)。圖2為另一范例集成電路的示意圖,其中該集成電路包括一范例電荷泵電路。圖 2與圖1有相同的裝置,而相同的裝置在圖2中的標(biāo)號(hào)為圖1加上100。在圖2中,電流源210可包括晶體管M1及禮。在某些實(shí)施例中,晶體管M1及M2可為NMOS晶體管。晶體管M1 與M2的柵極可彼此耦接。晶體管M1與M2的漏極可分別耦接至節(jié)點(diǎn)N1與隊(duì)。晶體管M1與 M2的源極可耦接至一電源,例如電源Vss或接地。再次參照?qǐng)D2,電流源220可包括晶體管M3與M4。在某些實(shí)施例中,晶體管M3及 M4可為PMOS晶體管。晶體管M3與M4的柵極可彼此耦接。晶體管M3及M4的漏極可分別耦接至節(jié)點(diǎn)隊(duì)與隊(duì)。晶體管禮與虬的源極可耦接至一電源,例如電源VDD。值得注意的是,電流源210及220中晶體管的配置、數(shù)量及型態(tài)僅為例示。本領(lǐng)域普通技術(shù)人員可自行修改上述的設(shè)定以建構(gòu)出適當(dāng)?shù)碾娏髟?。再次參照?qǐng)D2,開關(guān)電路230可包括傳輸閘(未標(biāo)示)。在某些實(shí)施例中,兩傳輸閘可為串聯(lián)。串聯(lián)的傳輸閘可與其他傳輸閘并聯(lián)。各傳輸閘可接收至少控制信號(hào),例如信號(hào)UP/UPB或DN/DNB,以開啟或關(guān)閉傳輸閘的晶體管,以對(duì)耦接至開關(guān)電路230的一輸出端 Vop的一電容器(圖未示)進(jìn)行充電或放電。開關(guān)電路230包括一放大器(未標(biāo)示)。該放大器可配置于兩串行的傳輸閘之間。值得注意的是,開關(guān)電路230的晶體管的配置、數(shù)量及型態(tài)僅為例示。本領(lǐng)域普通技術(shù)人員可自行修改上述的設(shè)定以建構(gòu)出適當(dāng)?shù)拈_關(guān)電路。參照?qǐng)D2,電路240可配置于節(jié)點(diǎn)N1與N3之間。在某些實(shí)施例中,電路240包括一放大器A1及一晶體管M5 (例如NMOS晶體管)。放大器A1具有OdB或60dB以上的增益。放大器A1的輸入端可耦接于節(jié)點(diǎn)N1與N3之間。放大器A1的一輸出端可耦接至晶體管M5的柵極。晶體管M5的源極可耦接至節(jié)點(diǎn)N3。如上所述,電路240用以大體平衡節(jié)點(diǎn)N1與N3上的電壓。舉例而言,放大器A1可檢測(cè)節(jié)點(diǎn)N1與N3上的電壓。若節(jié)點(diǎn)N1上的電壓高于節(jié)點(diǎn)N3上的電壓,則放大器A1可將一信號(hào)輸出至晶體管M5。該信號(hào)可控制晶體管M5將節(jié)點(diǎn)N3上的電壓上拉,使得節(jié)點(diǎn)N1上的電壓與節(jié)點(diǎn)N3上的電壓大體相等。若節(jié)點(diǎn)N1上的電壓低于節(jié)點(diǎn)N3上的電壓,則放大器A1 可將一信號(hào)輸出至晶體管M5。該信號(hào)可控制晶體管M5將節(jié)點(diǎn)N3上的電壓下拉,使得節(jié)點(diǎn)N1 上的電壓與節(jié)點(diǎn)N3上的電壓大體相等。如上所述,電流Idotn與電流I1分別流經(jīng)節(jié)點(diǎn)N1與節(jié)點(diǎn)N3,分別大體相等于流經(jīng)晶體管虬與禮的電流。電流Imwn及電流I1分別與晶體管虬及仏的壓降Vds有關(guān)。如上所述,晶體管M1與M2的源極耦接至相同電壓源,例如Vss或接地。由于電路MO大體平衡了節(jié)點(diǎn)&與隊(duì)(即晶體管虬與禮的漏極)上的電壓。晶體管M1的壓降Vds可大體相等于晶體管M2的壓降。電流Imwn可大體相同于電流Ip參照?qǐng)D2,電路250可配置于節(jié)點(diǎn)N2與N4之間。在某些實(shí)施例中,電路250包括一放大器A2與一晶體管M6 (例如一 PMOS晶體管)。放大器A2具有大約60dB或60dB以上的增益。放大器A2的輸入端可耦接于節(jié)點(diǎn)隊(duì)與N4之間。放大器A2的輸出端可耦接至晶體管M6的柵極。晶體管M6的源極可耦接至節(jié)點(diǎn)N4。如上所述,電路250用以大體平衡節(jié)點(diǎn)隊(duì)與N4上的電壓。舉例而言,放大器A2可檢測(cè)節(jié)點(diǎn)N2與N4上的電壓。若節(jié)點(diǎn)N2上的電壓高于節(jié)點(diǎn)N4上的電壓,則放大器A2可將一信號(hào)輸出至晶體管M6。該信號(hào)可控制晶體管M6將節(jié)點(diǎn)N4上的電壓上拉,使得節(jié)點(diǎn)隊(duì)上的電壓大致等同于節(jié)點(diǎn)N4上的電壓。若節(jié)點(diǎn)N2上的電壓低于節(jié)點(diǎn)N4上的電壓,則放大器A2 可將一信號(hào)輸出至晶體管M6。該信號(hào)可控制晶體管M6將節(jié)點(diǎn)N4上的電壓下拉,使得節(jié)點(diǎn)N2 上的電壓大致等同于節(jié)點(diǎn)N4上的電壓。
如上所述,電流Iup與電流I2分別流經(jīng)節(jié)點(diǎn)N2與節(jié)點(diǎn)N4,又分別與流經(jīng)晶體管M3 與晶體管虬上的電流相等。電流Iup及電流I2分別與晶體管M3及M4的壓降Vds有關(guān)。如上所述,晶體管M3與M4的源極耦接至相同電壓源,例如VDD。由于電路250大體平衡了節(jié)點(diǎn)隊(duì)與隊(duì)(即晶體管禮與禮的漏極)上的電壓。晶體管M3的壓降Vds大致等同于晶體管M4 的壓降。該電流Iup可大體等同于該電流12。由于電流I1大體相同于電流12,故電流Iup也大體相同于電流ID_。在某些實(shí)施例中,就算電荷泵電路201的輸出端Vtff上的電壓可升高或降低,但電流Iup仍可與電流Idotn大致相等。通過大體平衡電流Iup與電流Iotn,當(dāng)鎖相系統(tǒng)鎖定時(shí),參考頻率突波、靜態(tài)相位誤差,或PLL電路的一輸出端上的抖動(dòng)皆可被適當(dāng)?shù)亟档?。值得注意的是,放大器及電?40與250的晶體管的配置、數(shù)量及型態(tài)僅為例示。本領(lǐng)域普通技術(shù)人員可自行修改上述的設(shè)定以建構(gòu)出適當(dāng)?shù)碾娐?。如上所述,電流Iup可大體等同于電流ID_??梢园l(fā)現(xiàn)的是,電流Iup與電流Idotn可能與預(yù)設(shè)用來對(duì)電容器(圖未示)進(jìn)行充電或放電的一預(yù)設(shè)電流不同,其中該電容器耦接至電荷泵電路201的輸出端V,預(yù)設(shè)電流與電流Iup與Iotn間不匹配可能肇因于尺寸因素 (例如電荷泵電路200的晶體管的長(zhǎng)度)。舉例而言,預(yù)設(shè)電流可大約為100 μ Α,而電流Iup 及Imwn可大約為80 μ Α。在某些實(shí)施例中,將電流Iup及Imwn調(diào)整成大體等同于預(yù)設(shè)電流的作法是理想的。再次參照?qǐng)D2,電荷泵電路201包括一電流源255。電流源255可耦接于電源(例如電源Vdd)與電阻器&之間,該電阻器&又耦接至另一電源(例如電源Vss)。電流源255 可耦接至比較器洸0的一輸入端。在某些實(shí)施例中,電流源220可包括一晶體管Μ7。晶體管M7可為一 PMOS晶體管。 晶體管M7的源極可耦接至一電壓源,例如電壓源VDD。晶體管M7的漏極可耦接至一電阻器 R1,而該電阻器R1又耦接至另一電源,例如電源Vss。晶體管M7的柵極可耦接至晶體管M2與 M4的柵極。通過對(duì)晶體管M2、M4、以及M7的柵極施加相同電壓,流經(jīng)晶體管M4的電流I2可被反映至晶體管M4與M7之上,使得電流Iup大體等同于流經(jīng)晶體管M7的電荷泵電流Ιρ_。參照?qǐng)D2,晶體管M7以及電流源255可耦接至比較器沈0的輸入端。電荷泵電路 201包括一控制器270,其耦接至比較器沈0的一輸出端。該控制器270可耦接至配置于導(dǎo)線235之上的一可調(diào)電阻電路&。在某些實(shí)施例中,該可調(diào)電阻電路RS可配置于電路240 與250之間。通過調(diào)整可調(diào)電阻電路RS的電阻值,可調(diào)整電荷泵電流Ιρ_而使其與電流源 255所提供的一預(yù)設(shè)電流Iss大體相同。如上所述,電流源255用以提供預(yù)設(shè)電流Iss。比較器260可接受該預(yù)設(shè)電流Iss, 并將該預(yù)設(shè)電流Iss與電荷泵電流Ip_作比較,并將一輸出信號(hào)輸出至控制器270??刂破?270可根據(jù)該比較器沈0的輸出信號(hào)而調(diào)整該可調(diào)電阻電路&的電阻值。舉例而言,若預(yù)設(shè)電流Iss大于電荷泵電流Ipump,則控制器270可將可調(diào)電阻電路 Rs的電阻值調(diào)低,以增加流經(jīng)晶體管M4的電流12。由于電流I2增加,電荷泵電流Ip_可提升至一電平,而與預(yù)設(shè)電流Iss的電平大致相同。若預(yù)設(shè)電流Iss小于電荷泵電流Ιρ_,則控制器270可將該可調(diào)電阻電路&的電阻值調(diào)高以降低流經(jīng)晶體管M4的電流I2。由于電流I2已降低,故電荷泵電流Ιρ_也可降低至大體等同于預(yù)設(shè)電流Iss的電平。通過調(diào)整該可調(diào)電阻電路&的電阻值,電荷泵電流 Ipump可與預(yù)設(shè)電流Iss大致相同。
圖3為耦接至該范例可調(diào)電阻電路&的一范例控制器的示意圖。在圖3中,控制器270包括一計(jì)數(shù)器310。該可調(diào)電阻電路&可包括一系列串聯(lián)的電阻器I^rn及一系列串聯(lián)的開關(guān)S1-Sntl各個(gè)開關(guān)(S1In之一)分別與對(duì)應(yīng)的電阻器O^rn之一)并聯(lián)。計(jì)數(shù)器310用以開啟或關(guān)閉所述多個(gè)開關(guān)S1In中至少之一,以調(diào)整該可調(diào)電阻電路&的電阻值。值得注意的是,上述圖3中的該可調(diào)電阻電路&僅為例示。本領(lǐng)域普通技術(shù)人員可使用任何可調(diào)電阻電路以調(diào)整介于電路MO與250間的電阻值。圖4為具有范例集成電路的一系統(tǒng)示意圖,其中該范例集成電路配置于一基板上。在圖4中,系統(tǒng)400包括配置于一基板401上的集成電路402?;?01包括印刷電路板(printed circuit board,PCB)、印刷線路板(printedwiring board)或其他可承載集成電路的載體。集成電路402包括一電荷泵電路,其與上述圖1或圖2的電荷泵電路101或 201相似。集成電路402可電性耦接至該基板401。在實(shí)施例中,集成電路402可通過凸起物405而電性耦接至基板401。在其他實(shí)施例,集成電路402可通過線路結(jié)合而電性耦接至基板401。系統(tǒng)400可為如計(jì)算機(jī)、無線通信裝置、計(jì)算機(jī)外設(shè)、娛樂裝置等電子系統(tǒng)。在實(shí)施例中,包含集成電路402的系統(tǒng)400,可以在單一 IC中提供完整的系統(tǒng),即所謂的單芯片系統(tǒng)(system on a chip, SOC),或單集成電路系統(tǒng)(system on integrated circuit, S0IC)。舉例而言,此類SOC裝置可將實(shí)施無線電系統(tǒng)、電視、圖像裝置、衛(wèi)星廣播系統(tǒng)、儀器系統(tǒng)、移動(dòng)電話、個(gè)人數(shù)據(jù)助理(personal data assistant,PDA)、數(shù)字VCR、數(shù)字?jǐn)z錄機(jī)、數(shù)碼相機(jī)、MP3播放器等裝置所需要的電路整合于一單一集成電路之中。綜上所述,在第一實(shí)施例中,一集成電路包括一第一電流源。一第二電流源通過一導(dǎo)線電性耦接至該第一電流源。一開關(guān)電路耦接于該第一電流源與該第二電流源之間。一第一電路耦接于一第一節(jié)點(diǎn)與一第二節(jié)點(diǎn)。該第一節(jié)點(diǎn)配置于該第一電流源與該開關(guān)電路之間。該第二節(jié)點(diǎn)配置于該導(dǎo)線之上。該第一電路用以大體平衡該第一節(jié)點(diǎn)與該第二節(jié)點(diǎn)上的電壓。一第二電路耦接于一第三節(jié)點(diǎn)與一第四節(jié)點(diǎn)之間。該第三節(jié)點(diǎn)配置于該第二電流源與該開關(guān)電路之間。該第四節(jié)點(diǎn)配置于該導(dǎo)線之上。該第二電路用以大體平衡該第三節(jié)點(diǎn)與該第四節(jié)點(diǎn)上的電壓。 在第二實(shí)施例中,一集成電路包括一第一電流源與一第二電流源。一開關(guān)電路耦接于該第一電流源與該第二電流源之間。一第一節(jié)點(diǎn)配置于該第一電流源與該開關(guān)電路之間。一第二節(jié)點(diǎn)配置于該第二電流源與該開關(guān)電路之間。一第一晶體管耦接至該第一電流。 一第三節(jié)點(diǎn)配置于該第一晶體管與該第一電流源之間。一第一放大器耦接于該第一節(jié)點(diǎn)與該第三節(jié)點(diǎn)之間。一第二晶體管耦接至該第二電流源。一第四節(jié)點(diǎn)介于第二晶體管與該第二電流源之間。一第二放大器耦接于該第二節(jié)點(diǎn)與該第四節(jié)點(diǎn)之間。在第三實(shí)施例中提供一種操作鎖相系統(tǒng)的電荷泵電路的方法。本方法包括大體平衡一第一節(jié)點(diǎn)與一第二節(jié)點(diǎn)上的電壓。該第一節(jié)點(diǎn)配置于電荷泵電路的一第一電流源與一開關(guān)電路之間。該第二節(jié)點(diǎn)配置于一導(dǎo)線之上,而該導(dǎo)線耦接于該第一電流源與電荷泵電路的一第二電流源之間。本方法更包括大體平衡一第三節(jié)點(diǎn)與一第四節(jié)點(diǎn)上的電壓。該第三節(jié)點(diǎn)配置于電荷泵電路的該第二電流源與該開關(guān)電路之間。該第四節(jié)點(diǎn)配置于該導(dǎo)線之上,而該導(dǎo)線耦接于電荷泵電路的該第一電流源與該第二電流源之間。本發(fā)明雖以優(yōu)選實(shí)施例公開如上,然其并非用以限定本發(fā)明的范圍,任何本領(lǐng)域普通技術(shù)人員,在不脫離本發(fā)明的精神和范圍內(nèi),當(dāng)可做些許的更動(dòng)與潤(rùn)飾,因此本發(fā)明的保護(hù)范圍當(dāng)視隨附的權(quán)利要求所界定的保護(hù)范圍為準(zhǔn)。
權(quán)利要求
1.一種集成電路,包括一第一電流源;一第二電流源,通過一導(dǎo)線電性耦接至該第一電流源; 一開關(guān)電路,耦接于該第一電流源與該第二電流源之間;一第一電路,耦接于一第一節(jié)點(diǎn)與一第二節(jié)點(diǎn)之間,該第一節(jié)點(diǎn)配置于該第一電流源與該開關(guān)電路之間,該第二節(jié)點(diǎn)位于該導(dǎo)線之上,其中該第一電路用以大體平衡該第一節(jié)點(diǎn)與該第二節(jié)點(diǎn)上的電壓;以及一第二電路,耦接于一第三節(jié)點(diǎn)與一第四節(jié)點(diǎn)之間,該第三節(jié)點(diǎn)配置于該第二電流源與該開關(guān)電路之間,該第四節(jié)點(diǎn)位于該導(dǎo)線之上,其中該第二電路用以大體平衡該第三節(jié)點(diǎn)與該第四節(jié)點(diǎn)上的電壓。
2.如權(quán)利要求1所述的集成電路,其中該第一電流源包括一第一晶體管及一第二晶體管; 該第二電流源包括一第三晶體管及一第四晶體管; 該第一電路配置于該第一與第二晶體管的漏極之間, 其中該第一電路用以大體平衡該第一與第二晶體管的漏極上的電壓;以及該第二電路配置于該第三與第四晶體管的漏極之間,其中該第二電路用以大體平衡該第三與第四晶體管的漏極上的電壓。
3.如權(quán)利要求2所述的集成電路,其中該第一電路包括 一第一放大器,耦接于該第一與第二晶體管的漏極之間;以及一第五晶體管,具有一柵極,其耦接至該第一放大器的一輸出端。
4.如權(quán)利要求3所述的集成電路,其中該第二電路包括 一第二放大器,耦接于該第三與第四晶體管的漏極之間;以及一第六晶體管,具有一柵極,其耦接至該第二放大器的一輸出端。
5.如權(quán)利要求1所述的集成電路,還包括 一第三電流源;一比較器,耦接于該第二電流源與該第三電流源之間; 一控制器,耦接至該比較器的一輸出端;以及一可調(diào)電阻電路,耦接至該控制器,該可調(diào)電阻電路配置于該第一電路與該第二電路之間。
6.如權(quán)利要求5所述的集成電路,其中該比較器用以比較從該第二電流源來的一第一電流以及從該第三電流源來的一第二電流以輸出一信號(hào),并以該信號(hào)觸發(fā)該控制器對(duì)該可調(diào)電阻電路的一電阻值進(jìn)行調(diào)整。
7.如權(quán)利要求5所述的集成電路,其中該控制器包括一計(jì)數(shù)器,該可調(diào)電阻電路包括一系列串聯(lián)的電阻器與一系列串聯(lián)的開關(guān),各所述開關(guān)與對(duì)應(yīng)至各所述開關(guān)的電阻器并聯(lián),其中該計(jì)數(shù)器用以開啟或關(guān)閉所述多個(gè)開關(guān)中的至少之一,以調(diào)整該可調(diào)電阻電路的一電阻值。
8.一種集成電路,包括 一第一電流源;一第二電流源;一開關(guān)電路,耦接于該第一電流源與該第二電流源之間,其中一第一節(jié)點(diǎn)介于該第一電流源與該開關(guān)電路之間,以及一第二節(jié)點(diǎn)介于該第二電流源與該開關(guān)電路之間;一第一晶體管,耦接至該第一電流源,其中一第三節(jié)點(diǎn)配置于該第一晶體管與該第一電流源之間;一第一放大器,耦接于該第一節(jié)點(diǎn)與該第三節(jié)點(diǎn)之間;一第二晶體管,耦接至該第二電流源,其中一第四節(jié)點(diǎn)配置于該第二晶體管與該第二電流源之間;以及一第二放大器,耦接于該第二節(jié)點(diǎn)與該第四節(jié)點(diǎn)之間。
9.如權(quán)利要求8所述的集成電路,還包括 一第三電流源;一比較器,耦接于該第二電流源與該第三電流源之間; 一控制器,耦接至該比較器的一輸出端;以及一可調(diào)電阻電路,耦接至該控制器,該可調(diào)電阻電路配置于該第一放大器與該第二放大器之間。
10.如權(quán)利要求9所述的集成電路,其中該比較器用以比較從該第二電流源來的一第一電流以及從該第三電流源來的一第二電流以輸出一信號(hào),并以該信號(hào)觸發(fā)該控制器對(duì)該可調(diào)電阻電路的一電阻值進(jìn)行調(diào)整;其中該控制器包括一計(jì)數(shù)器,該可調(diào)電阻電路包括一系列電阻器與一系列開關(guān),各所述開關(guān)與對(duì)應(yīng)至各所述開關(guān)的電阻器并聯(lián),其中該計(jì)數(shù)器用以開啟或關(guān)閉所述多個(gè)開關(guān)中的至少之一,以調(diào)整該可調(diào)電阻電路的一電阻值。
11.一種操作鎖相系統(tǒng)的電荷泵電路的方法,包括 大體平衡一第一節(jié)點(diǎn)與一第二節(jié)點(diǎn)上的電壓,其中該第一節(jié)點(diǎn)配置于該電荷泵電路的一第一電流源與一開關(guān)電路之間,而該第二節(jié)點(diǎn)配置于一導(dǎo)線之上,其中該導(dǎo)線耦接于該電荷泵電路的該第一電流源與一第二電流源之間;以及大體平衡一第三節(jié)點(diǎn)與一第四節(jié)點(diǎn)上的電壓,其中該第三節(jié)點(diǎn)配置于該電荷泵電路的該第二電流源與該開關(guān)電路之間,而該第四節(jié)點(diǎn)配置于耦接于該電荷泵電路的該第一電流源與該第二電流源之間的該導(dǎo)線之上。
12.如權(quán)利要求11所述的操作鎖相系統(tǒng)的電荷泵電路的方法,其中大體平衡一第一節(jié)點(diǎn)與一第二節(jié)點(diǎn)上的電壓的步驟包括檢測(cè)該第一節(jié)點(diǎn)與該第二節(jié)點(diǎn)上的該電壓;以及調(diào)整該第二節(jié)點(diǎn)上的該電壓以大體平衡該第一節(jié)點(diǎn)與該第二節(jié)點(diǎn)上的該電壓, 其中檢測(cè)該第一節(jié)點(diǎn)與該第二節(jié)點(diǎn)上的該電壓的步驟包括檢測(cè)該第一電流源的一第一晶體管與一第二晶體管的漏極上的該電壓。
13.如權(quán)利要求11所述的操作鎖相系統(tǒng)的電荷泵電路的方法,其中大體平衡該第三節(jié)點(diǎn)與該第四節(jié)點(diǎn)上的電壓的步驟包括檢測(cè)該第三節(jié)點(diǎn)與該第四節(jié)點(diǎn)上的該電壓;以及調(diào)整該第四節(jié)點(diǎn)上的該電壓以大體平衡該第三節(jié)點(diǎn)與該第四節(jié)點(diǎn)上的該電壓,其中檢測(cè)該第三節(jié)點(diǎn)與該第四節(jié)點(diǎn)上的電壓的步驟包括檢測(cè)該第二電流源的一第三晶體管與一第四晶體管的漏極上的電壓。
14.如權(quán)利要求11所述的操作鎖相系統(tǒng)的電荷泵電路的方法,還包括 調(diào)整配置于該第一節(jié)點(diǎn)與該第三節(jié)點(diǎn)之間的一可調(diào)電阻電路的一電阻值,以調(diào)整流經(jīng)該第一電流源與該第二電流源的一電荷泵電流,其中調(diào)整該可調(diào)電阻電路的該電阻值的步驟包括 將該電荷泵電流與一預(yù)設(shè)電流比較,以產(chǎn)生一輸出信號(hào);以及根據(jù)該輸出信號(hào)而調(diào)整該可調(diào)電阻電路的該電阻值,以使該電荷泵電流大體與該預(yù)設(shè)電流相等。
全文摘要
一種集成電路,其包括一第一電流源。一第二電流源通過一導(dǎo)線電性耦接至該第一電流源。一開關(guān)電路耦接于該第一電流源與該第二電流源之間。一第一電路耦接于一第一節(jié)點(diǎn)與一第二節(jié)點(diǎn)。該第一節(jié)點(diǎn)配置于該第一電流源與該開關(guān)電路之間。該第二節(jié)點(diǎn)配置于該導(dǎo)線之上。該第一電路用以大體平衡該第一節(jié)點(diǎn)與該第二節(jié)點(diǎn)上的電壓。一第二電路耦接于一第三節(jié)點(diǎn)與一第四節(jié)點(diǎn)之間。該第三節(jié)點(diǎn)配置于該第二電流源與該開關(guān)電路之間。該第四節(jié)點(diǎn)配置于該導(dǎo)線之上。該第二電路用以大體平衡該第三節(jié)點(diǎn)與該第四節(jié)點(diǎn)上的電壓。通過大體平衡電荷泵電路的上電流與下電流,參考頻率突波、靜態(tài)相位誤差,或PLL電路的一輸出端上的抖動(dòng)皆可被適當(dāng)?shù)亟档汀?br>
文檔編號(hào)H02M3/07GK102163914SQ201010194500
公開日2011年8月24日 申請(qǐng)日期2010年5月28日 優(yōu)先權(quán)日2010年2月17日
發(fā)明者楊天駿, 林志昌, 陳建宏, 隋彧文, 黃明杰 申請(qǐng)人:臺(tái)灣積體電路制造股份有限公司