專利名稱:一種基于單輸入的正負雙電源系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及電源領(lǐng)域,具體涉及一種基于單輸入的正負雙電源系統(tǒng)。
背景技術(shù):
每一個電子產(chǎn)品可能由各個部分組成,但有一個共同點就是都少不了供電系統(tǒng)。 在設(shè)計供電系統(tǒng)的時候,很多情況下都會受到各種各樣的限制,這和實際應(yīng)用條件有很大 關(guān)系。其中一個比較典型的限制就是輸入電源。 舉例來說,當一個系統(tǒng)需要一個+5V和一個-5V兩路供電,且兩路電源共地時,可 以有多種設(shè)計方案。但當限制輸入為單一直流電源的情況下,且整個系統(tǒng)共地,則可選方案 就少了很多(這是一個比較常見的應(yīng)用)。通常最常用的是方案是(正電源產(chǎn)生比較簡單, 僅以負電源為例說明),用一個電荷泵電路將+5乂轉(zhuǎn)換為_5V。但電荷泵的缺點是負載能力 太弱,一般不超過200mA,稍微大一些的電路就不能支撐。綜合考慮成本、體積、性能等要素, 構(gòu)建一個合適的電源系統(tǒng)并不容易。
發(fā)明內(nèi)容
本發(fā)明要解決的技術(shù)問題是提供一種基于單輸入的正負雙電源系統(tǒng),在單直流電 源輸入的情況下,可輸出正負兩路直流電源,可同時兼顧輸出負載能力、成本、電壓穩(wěn)定度 和體積的需要。 為了解決上述問題,本發(fā)明提供了一種基于單輸入的正負雙電源系統(tǒng),包括
電源輸入單元,用于產(chǎn)生輸入直流電源; 同步時鐘發(fā)生單元,用于產(chǎn)生同步的第一時鐘信號和第二時鐘信號;所述第一時 鐘信號為正、第二時鐘信號為負; 正電壓輸出電路,包括第一輸出端和第一參考地端,用于以所述第一時鐘信號作 為同步時鐘信號,根據(jù)所述輸入直流電源在所述第一輸出端和第一參考地端之間產(chǎn)生第一 電壓; 負電壓輸出電路,包括第二輸出端和第二參考地端,用于以所述第二時鐘信號作 為同步時鐘信號,根據(jù)所述輸入直流電源在所述第二輸出端和第二參考地端之間產(chǎn)生第二 電壓; 所述正電壓輸出電路的第一參考地端連接至所述負電壓輸出單元的第二輸出端, 作為所述系統(tǒng)的共同參考地端,第一輸出端作為所述系統(tǒng)的正電源輸出端,輸出第一直流 電源;所述負電壓輸出電路的第二參考地端作為所述系統(tǒng)的負電源輸出端,輸出第二直流 電源。 進一步地,所述同步時鐘發(fā)生單元包括 穩(wěn)壓電路、施密特觸發(fā)電路和時鐘極性翻轉(zhuǎn)電路; 所述穩(wěn)壓電路用于提供芯片供電電壓給所述施密特觸發(fā)電路; 所述施密特觸發(fā)電路用于自震蕩產(chǎn)生正極性的第一時鐘信號;
所述時鐘極性翻轉(zhuǎn)電路用于根據(jù)所述第一時鐘信號產(chǎn)生與第一時鐘信號幅度相
同、相位相同、負極性的第二時鐘信號。 進一步地,所述時鐘極性翻轉(zhuǎn)電路包括 高速光電耦合器、第一電阻和第二電阻; 所述高速光電耦合器包括輸入端、輸出端、集電極、使能端和接地端; 所述集電極和使能端通過所述第二電阻接所述共同參考地端DGND ;所述輸入端
接收所述第一時鐘信號,并通過所述第一電阻接收所述芯片供電電壓;所述接地端連接所
述負電源輸出端;所述輸出端用于輸出所述第二時鐘信號。 進一步地,所述高速光電耦合器為6N137芯片;輸入端為引腳2和3,輸出端為引 腳6,集電極為引腳8,使能端為引腳7,接地端為引腳5。 進一步地,所述正電壓輸出電路包括相連的第一 BUCK電路和第一 LC濾波電路;
所述負電壓輸出電路包括相連的第二 BUCK電路和第二 LC濾波電路;
所述第一、第二BUCK電路分別以第一、第二時鐘信號作為同步信號,用于以高速 開關(guān)方式將所述輸入直流電源轉(zhuǎn)換為第一、第二方波信號; 所述第一 LC濾波電路用于平滑所述第一方波信號,輸出所述第一電壓;
所述第二 LC濾波電路用于平滑所述第二方波信號,輸出所述第二電壓。
進一步地,所述第一 LC濾波電路包括
電感(Ll)、平滑濾波電容(C3)和高頻濾波電容(C4); 所述平滑濾波電容(C3)和高頻濾波電容(C4)并聯(lián),并聯(lián)后的一端與所述電感 (Ll)的第一端相連,作為所述第一輸出端,另一端作為所述第一參考地端;
所述電感(Ll)的第二端與所述第一 BUCK電路的輸出端相連;
所述第二 LC濾波電路包括 電感(L2)、平滑濾波電容(C8)和高頻濾波電容(C9); 所述平滑濾波電容(C8)和高頻濾波電容(C9)并聯(lián),并聯(lián)后的一端與所述電感 (L2)的第一端相連,作為所述第二輸出端,并連接至所述第一參考地端,另一端作為所述第 二參考地端; 所述電感(L2)的第二端與所述第二 BUCK電路的輸出端相連。 進一步地,所述平滑濾波電容(C3)和(C8)為電解電容,其正極分別連接所述電感
L1、L2的第一端。 進一步地,所述第一 BUCK電路包括 — boost芯片、兩個二極管、一電阻、電容(Cl)和電容(C5); 所述boost芯片包括同步引腳、輸入引腳、輸出引腳、接地引腳、C引腳以及反饋引 所述同步引腳通過所述電容(C5)接收所述第一時鐘信號,并通過所述電阻與所 述接地引腳相連; 所述輸入引腳與所述電源輸入單元相連,接收所述輸入直流電源;
所述C引腳通過所述電容(Cl)與所述輸出引腳相連;
所述反饋引腳連接至所述電感(Ll)的第二端;
所述輸出引腳連接至所述電感(Ll)的第一端;
所述兩個二極管并聯(lián),正極與所述接地引腳相連,負極與所述輸出引腳相連; 所述接地引腳連接至所述第一參考地端。 進一步地,所述第二 BUCK電路包括 — boost芯片、兩個二極管、一電阻、電容(C6)和電容(CIO); 所述boost芯片包括同步引腳、輸入引腳、輸出引腳、接地引腳、C引腳以及反饋引 所述同步引腳通過所述電容(C10)接收所述第二時鐘信號,并通過所述電阻與所 述接地引腳相連; 所述輸入引腳與所述電源輸入單元相連,接收所述輸入直流電源;
所述C引腳通過所述電容(C6)與所述輸出引腳相連;
所述反饋引腳連接至所述電感(L2)的第二端;
所述輸出引腳連接至所述電感(L2)的第一端; 所述兩個二極管并聯(lián),正極與所述接地引腳相連,負極與所述輸出引腳相連;
所述接地引腳連接至所述第二參考地端。 本發(fā)明的技術(shù)方案中,系統(tǒng)輸入為一個直流穩(wěn)壓源,輸出可提供一組正電源輸出 和一組負電源輸出,正負電源共地沐發(fā)明具有低成本、小體積、大功率和高精度的特點,解 決了單電源輸入系統(tǒng)中,在要求正負雙軌電源輸出都提供大負載電流和較高穩(wěn)定度情況下 的設(shè)計難題,為類似應(yīng)用提供了性價比很高的解決方案。本發(fā)明的一個實施例中采用反向 并聯(lián)BUCK芯片的方式,通過兩個極性相反、頻率相同的同步時鐘,既可以控制輸出的電壓 紋波頻率,還可以使輸出的正負兩路電源的紋波電流相位相反,從而相互抵消(絕對值降 低),提高電源的輸出穩(wěn)定度;由于BUCK電路采用高速開關(guān)原理進行電源變換,效率極高, 系統(tǒng)本身損耗很小,因此輸出的正負兩路電源均可以做到大電流供給,突破傳統(tǒng)設(shè)計瓶頸。
圖1是實施例一中基于單輸入的正負雙電源系統(tǒng)的示意框圖
圖2是實施例一中時鐘極性翻轉(zhuǎn)的電路圖;
圖3是實施例一中電源輸出單元的示意框圖。
具體實施例方式
下面將結(jié)合附圖及實施例對本發(fā)明的技術(shù)方案進行更詳細的說明。 需要說明的是,如果不沖突,本發(fā)明實施例以及實施例中的各個特征可以相互結(jié)
合,均在本發(fā)明的保護范圍之內(nèi)。 實施例一,一種基于單輸入的正負雙電源系統(tǒng),如圖1所示,包括
電源輸入單元,用于產(chǎn)生輸入直流電源VIN; 同步時鐘發(fā)生單元,用于產(chǎn)生同步的第一時鐘信號Sync clkl和第二時鐘信號 Sync clk2;所述第一時鐘信號為正、第二時鐘信號為負;所述第一、第二時鐘信號頻率相 同; 電源輸出單元,包括正、負電壓輸出電路; 所述正電壓輸出電路包括第一輸出端V+。ut和第一參考地端GND+,用于以所述第一時鐘信號作為同步時鐘信號,根據(jù)所述輸入直流電源在所述第一輸出端V+。ut和第一參考地 端GND+之間產(chǎn)生第一電壓; 所述負電壓輸出電路包括第二輸出端V—。ut和第二參考地端GND—,用于以所述第二 時鐘信號作為同步時鐘信號,根據(jù)所述輸入直流電源在所述第二輸出端V—。ut和第二參考地 端GND—之間產(chǎn)生第二電壓; 所述正電壓輸出電路的第一參考地端GND+連接至所述負電壓輸出單元的第二輸 出端V—。ut,作為所述系統(tǒng)的共同參考地端DGND ; 所述正電壓輸出電路的第一輸出端V+。ut作為所述系統(tǒng)的正電源輸出端,輸出第一 直流電源V0UT+ ; 所述負電壓輸出電路的第二參考地端作為所述系統(tǒng)的負電源輸出端,輸出第二直 流電源VOUT-。 可見看出,本實施例中,所述第一、第二直流電源分別為一組共地的正、負電源;所 述第一、第二直流電源的幅度(絕對值)可以但不限于相等。 上述正、負電壓輸出電路連接方式為反向并聯(lián)方式,所述正、負電壓輸出電路共同 的輸入即為所述輸入直流電源VIN,所述輸入直流電源VIN也以所述參考地端DGND為參考。
本實施例中,通過所述第一、第二時鐘信號可以控制所述正、負電壓輸出電路輸出 的電壓紋波頻率,還可以使輸出的所述第一、第二直流電源的紋波電流相位相反,從而相互 抵消,提高輸出穩(wěn)定度。 本實施例中,所述同步時鐘發(fā)生單元具體可以包括
穩(wěn)壓電路、施密特觸發(fā)電路和時鐘極性翻轉(zhuǎn)電路。 所述穩(wěn)壓電路用于提供芯片供電電壓CLKVCC給所述施密特觸發(fā)電路; 所述施密特觸發(fā)電路用于自震蕩產(chǎn)生正極性的第一時鐘信號,頻率范圍
280KHZ 380KHZ ; 所述時鐘極性翻轉(zhuǎn)電路用于根據(jù)所述第一時鐘信號產(chǎn)生負極性的第二時鐘信號, 此第二時鐘信號與第一時鐘信號幅度相同、相位相同、極性相反。 鑒于時鐘信號為高速信號,采用一個高速光電耦合器搭建所述時鐘極性翻轉(zhuǎn)電
路,高速光電耦合器的輸入和輸出兩級電氣完全隔離,因此,將高速光電耦合器輸出集電極
連接所述共同參考地DGND,發(fā)射極連接所述負電源輸出端,即可輸出與第一時鐘信號極性
相反、頻率相同的第二時鐘信號;且集電極上拉電阻可用來調(diào)節(jié)輸出信號的負載能力。 所述時鐘極性翻轉(zhuǎn)電路具體可以包括 高速光電耦合器、第一電阻Rl和第二電阻R2 ; 所述高速光電耦合器包括輸入端、輸出端、集電極、使能端和接地端; 所述集電極和使能端通過所述第二電阻接所述共同參考地端DGND ;所述輸入端
接收所述第一時鐘信號,并通過所述第一電阻接收所述芯片供電電壓CLKVCC ;所述接地端
連接所述負電源輸出端;所述輸出端用于輸出所述第二時鐘信號。 所述高速光電耦合器可以但不限于為6N137芯片。 此時如圖2所示,高速光電耦合器的輸入端為引腳2(AN)禾P引腳3 (CA),輸出端為 引腳6 (OUT),集電極為引腳8 (VCC),使能端為弓|腳7 (EN),接地端為弓|腳5 (GND);引腳1和 4不用。
在實際應(yīng)用中,所述高速光電耦合器規(guī)格可根據(jù)需要選擇;對應(yīng)不同的頻率和負 載大小,也可調(diào)整所述第二電阻使輸出的第二時鐘信號滿足需要。 本實施例中,所述電源輸出單元中,所述正、負電壓輸出電路的核心分別為第一、 第二BUCK電路,所述第一、第二BUCK電路以反向并聯(lián)方式連接。 在實際應(yīng)用中,根據(jù)輸出電壓需要、負載電流需要可選擇合適的BUCK芯片搭建所 述第一、第二BUCK電路,也可以使用分立元件實現(xiàn)。 所述正電壓輸出電路包括相連的第一 BUCK電路和第一 LC濾波電路; 所述負電壓輸出電路包括相連的第二 BUCK電路和第二 LC濾波電路; 所述第一、第二BUCK電路分別以第一、第二時鐘信號作為同步信號,用于以高速
開關(guān)方式將所述輸入直流電源VIN轉(zhuǎn)換為第一、第二方波信號; 所述第一 LC濾波電路用于平滑所述第一方波信號,輸出所述第一電壓; 所述第二 LC濾波電路用于平滑所述第二方波信號,輸出所述第二電壓。 本實施例中,如圖3所示,所述第一 LC濾波電路具體可以包括 電感Ll、平滑濾波電容C3和高頻濾波電容C4 ; 所述平滑濾波電容C3和高頻濾波電容C4并聯(lián),并聯(lián)后的一端與所述電感Ll的第 一端相連,作為所述第一輸出端(也就是所述正電源輸出端),另一端作為所述第一參考地 端(也就是所述共同參考地端DGND); 所述電感Ll的第二端與所述第一 BUCK電路的輸出端相連; 所述第二 LC濾波電路具體可以包括 電感L2、平滑濾波電容C8和高頻濾波電容C9 ; 所述平滑濾波電容C8和高頻濾波電容C9并聯(lián),并聯(lián)后的一端與所述電感L2的 第一端相連,作為所述第二輸出端,并連接至所述第一參考地端(也就是共同參考地端 DGND),另一端作為所述第二參考地端(也就是所述負電源輸出端);
所述電感L2的第二端與所述第二 BUCK電路的輸出端相連。 本實施例中,所述平滑濾波電容C3和C8可以為電解電容,其正極分別連接所述電 感L1、L2的第一端。 本實施例中,所述第一 BUCK電路具體可以包括 — boost芯片、二極管D1、二極管D2、一電阻、電容C1和電容C5 ; 所述boost芯片包括同步引腳(引腳5,SYNC)、輸入引腳(引腳2, IN)、輸出引腳
(弓I腳1,SW)、接地引腳(弓I腳4,GND)、C引腳(引腳3,C)以及反饋引腳(引腳6, FB); 所述同步引腳通過所述電容C5接收所述第一時鐘信號,并通過所述電阻與所述
接地引腳相連; 所述輸入引腳與所述電源輸入單元相連,接收所述輸入直流電源VIN ;
所述C引腳通過所述電容C1與所述輸出引腳相連;
所述反饋引腳連接至所述電感Ll的第二端;
所述輸出引腳連接至所述電感L1的第一端; 所述二極管D1、D2并聯(lián),正極與所述接地引腳相連,負極與所述輸出引腳相連;
所述接地弓|腳連接至所述第一參考地端。
所述第二 BUCK電路具體可以包括
8
— boost芯片、二極管D3、二極管D4、一電阻、電容C6和電容C10 ; 所述boost芯片包括同步引腳(引腳5,SYNC)、輸入引腳(引腳2, IN)、輸出引腳
(弓I腳1,SW)、接地引腳(弓I腳4,GND)、C引腳(引腳3,C)以及反饋引腳(引腳6, FB); 所述同步引腳通過所述電容C10接收所述第一時鐘信號,并通過所述電阻與所述
接地引腳相連; 所述輸入引腳與所述電源輸入單元相連,接收所述輸入直流電源VIN;
所述C引腳通過所述電容C6與所述輸出引腳相連;
所述反饋引腳連接至所述電感L2的第二端;
所述輸出引腳連接至所述電感L2的第一端; 所述二極管D3、 D4并聯(lián),正極與所述接地引腳相連,負極與所述輸出引腳相連;
所述接地弓|腳連接至所述第二參考地端。
實際應(yīng)用時,也可以采用其它具體電路實現(xiàn)。 本實施例中,所述第一、第二BUCK電路中boost芯片的同步引腳SYNC為同步時鐘 引腳。第一 BUCK電路以所述共同參考地端DGND為輸出電壓參考基準;第二 BUCK電路以所 述負電源輸出端為輸出電壓參考基準,其同步信號的參考電位也相應(yīng)變?yōu)榈诙绷麟娫础?
本實施例中,由負極性的第二時鐘信號作為第二BUCK電路的同步信號,第一、第 二直流電源和的紋波電流相位相反,從而可以相互抵消(絕對值降低)。提高了電源穩(wěn)定 度;由于所述第一、第二BUCK電路采用高速開關(guān)原理進行電源變換,效率極高,系統(tǒng)本身損 耗很小,因此第一直流電源和第二直流電源均可以做到大電流供給,突破傳統(tǒng)設(shè)計瓶頸。
當然,本發(fā)明還可有其他多種實施例,在不背離本發(fā)明精神及其實質(zhì)的情況下,熟 悉本領(lǐng)域的技術(shù)人員當可根據(jù)本發(fā)明作出各種相應(yīng)的改變和變形,但這些相應(yīng)的改變和變 形都應(yīng)屬于本發(fā)明的權(quán)利要求的保護范圍。
9
權(quán)利要求
一種基于單輸入的正負雙電源系統(tǒng),其特征在于,包括電源輸入單元,用于產(chǎn)生輸入直流電源;同步時鐘發(fā)生單元,用于產(chǎn)生同步的第一時鐘信號和第二時鐘信號;所述第一時鐘信號為正、第二時鐘信號為負;正電壓輸出電路,包括第一輸出端和第一參考地端,用于以所述第一時鐘信號作為同步時鐘信號,根據(jù)所述輸入直流電源在所述第一輸出端和第一參考地端之間產(chǎn)生第一電壓;負電壓輸出電路,包括第二輸出端和第二參考地端,用于以所述第二時鐘信號作為同步時鐘信號,根據(jù)所述輸入直流電源在所述第二輸出端和第二參考地端之間產(chǎn)生第二電壓;所述正電壓輸出電路的第一參考地端連接至所述負電壓輸出單元的第二輸出端,作為所述系統(tǒng)的共同參考地端,第一輸出端作為所述系統(tǒng)的正電源輸出端,輸出第一直流電源;所述負電壓輸出電路的第二參考地端作為所述系統(tǒng)的負電源輸出端,輸出第二直流電源。
2. 如權(quán)利要求1所述的系統(tǒng),其特征在于,所述同步時鐘發(fā)生單元包括穩(wěn)壓電路、施密特觸發(fā)電路和時鐘極性翻轉(zhuǎn)電路;所述穩(wěn)壓電路用于提供芯片供電電壓給所述施密特觸發(fā)電路;所述施密特觸發(fā)電路用于自震蕩產(chǎn)生正極性的第一時鐘信號;所述時鐘極性翻轉(zhuǎn)電路用于根據(jù)所述第一時鐘信號產(chǎn)生與第一時鐘信號幅度相同、相位相同、負極性的第二時鐘信號。
3. 如權(quán)利要求2所述的系統(tǒng),其特征在于,所述時鐘極性翻轉(zhuǎn)電路包括高速光電耦合器、第一電阻和第二電阻;所述高速光電耦合器包括輸入端、輸出端、集電極、使能端和接地端;所述集電極和使能端通過所述第二電阻接所述共同參考地端DGND ;所述輸入端接收所述第一時鐘信號,并通過所述第一電阻接收所述芯片供電電壓;所述接地端連接所述負電源輸出端;所述輸出端用于輸出所述第二時鐘信號。
4. 如權(quán)利要求3所述的系統(tǒng),其特征在于所述高速光電耦合器為6N137芯片;輸入端為引腳2和3,輸出端為引腳6,集電極為引腳8,使能端為引腳7,接地端為引腳5。
5. 如權(quán)利要求1到4中任一項所述的系統(tǒng),其特征在于所述正電壓輸出電路包括相連的第一 BUCK電路和第一 LC濾波電路;所述負電壓輸出電路包括相連的第二 BUCK電路和第二 LC濾波電路;所述第一、第二BUCK電路分別以第一、第二時鐘信號作為同步信號,用于以高速開關(guān)方式將所述輸入直流電源轉(zhuǎn)換為第一、第二方波信號;所述第一 LC濾波電路用于平滑所述第一方波信號,輸出所述第一電壓;所述第二 LC濾波電路用于平滑所述第二方波信號,輸出所述第二電壓。
6. 如權(quán)利要求5所述的系統(tǒng),其特征在于,所述第一 LC濾波電路包括電感(Ll)、平滑濾波電容(C3)和高頻濾波電容(C4);所述平滑濾波電容(C3)和高頻濾波電容(C4)并聯(lián),并聯(lián)后的一端與所述電感(Ll)的第一端相連,作為所述第一輸出端,另一端作為所述第一參考地端;所述電感(LI)的第二端與所述第一 BUCK電路的輸出端相連;所述第二LC濾波電路包括電感(L2)、平滑濾波電容(C8)和高頻濾波電容(C9);所述平滑濾波電容(C8)和高頻濾波電容(C9)并聯(lián),并聯(lián)后的一端與所述電感(L2)的第一端相連,作為所述第二輸出端,并連接至所述第一參考地端,另一端作為所述第二參考地端;所述電感(L2)的第二端與所述第二 BUCK電路的輸出端相連。
7. 如權(quán)利要求6所述的系統(tǒng),其特征在于所述平滑濾波電容(C3)和(C8)為電解電容,其正極分別連接所述電感L1、 L2的第一丄山順。
8. 如權(quán)利要求6所述的系統(tǒng),其特征在于,所述第一 BUCK電路包括一 boost芯片、兩個二極管、一電阻、電容(CI)和電容(C5);所述boost芯片包括同步引腳、輸入引腳、輸出引腳、接地引腳、C引腳以及反饋引腳;所述同步引腳通過所述電容(C5)接收所述第一時鐘信號,并通過所述電阻與所述接地引腳相連;所述輸入引腳與所述電源輸入單元相連,接收所述輸入直流電源;所述C引腳通過所述電容(CI)與所述輸出引腳相連;所述反饋引腳連接至所述電感(LI)的第二端;所述輸出引腳連接至所述電感(LI)的第一端;所述兩個二極管并聯(lián),正極與所述接地引腳相連,負極與所述輸出引腳相連;所述接地引腳連接至所述第一參考地端。
9. 如權(quán)利要求6所述的系統(tǒng),其特征在于,所述第二 BUCK電路包括一 boost芯片、兩個二極管、一電阻、電容(C6)和電容(CIO);所述boost芯片包括同步引腳、輸入引腳、輸出引腳、接地引腳、C引腳以及反饋引腳;所述同步引腳通過所述電容(CIO)接收所述第二時鐘信號,并通過所述電阻與所述接地引腳相連;所述輸入引腳與所述電源輸入單元相連,接收所述輸入直流電源;所述C引腳通過所述電容(C6)與所述輸出引腳相連;所述反饋引腳連接至所述電感(L2)的第二端;所述輸出引腳連接至所述電感(L2)的第一端;所述兩個二極管并聯(lián),正極與所述接地引腳相連,負極與所述輸出引腳相連;所述接地引腳連接至所述第二參考地端。
全文摘要
一種基于單輸入的正負雙電源系統(tǒng),包括電源輸入單元,用于產(chǎn)生輸入直流電源;同步時鐘發(fā)生單元,用于產(chǎn)生同步的第一時鐘信號和第二時鐘信號;所述第一/第二時鐘信號為正/負;正/負電壓輸出電路,包括第一/第二輸出端和第一/第二參考地端,用于以所述第一/第二時鐘信號作為同步時鐘信號,根據(jù)所述輸入直流電源在所述第一/第二輸出端和第一/第二參考地端之間產(chǎn)生第一/第二電壓;所述第一參考地端連接至所述第二輸出端,作為所述系統(tǒng)的共同參考地端,所述第一輸出端作為所述系統(tǒng)的正電源輸出端,輸出第一直流電源;所述第二參考地端作為所述系統(tǒng)的負電源輸出端,輸出第二直流電源。
文檔編號H02M3/08GK101764517SQ20101011204
公開日2010年6月30日 申請日期2010年2月11日 優(yōu)先權(quán)日2010年2月11日
發(fā)明者吳安, 婁山林, 李超 申請人:浪潮(北京)電子信息產(chǎn)業(yè)有限公司