本實(shí)用新型涉及電動汽車技術(shù)領(lǐng)域,尤其涉及一種應(yīng)用于電動汽車的繼電器控制電路。
背景技術(shù):
目前,電動汽車正在逐漸推廣并在未來將具有廣闊的前景。動力電池系統(tǒng)作為電動汽車的動力來源,其工作的穩(wěn)定性及可靠性直接影響到電動汽車的安全性。目前,動力電池系統(tǒng)通常使用繼電器來切斷與閉合動力電池回路,當(dāng)繼電器出現(xiàn)故障,但動力電池系統(tǒng)卻無法及時發(fā)現(xiàn)并及時進(jìn)行處理時,將會給電動汽車帶來極大的安全隱患。
鑒于以上內(nèi)容,實(shí)有必要提供一種新型的繼電器控制電路以克服以上缺陷。
技術(shù)實(shí)現(xiàn)要素:
本實(shí)用新型的目的是提供一種能及時檢測出繼電器故障并及時進(jìn)行處理的繼電器控制電路。
為了實(shí)現(xiàn)上述目的,本實(shí)用新型提供一種繼電器控制電路,繼電器控制電路包括控制模塊、驅(qū)動模塊及繼電器模塊,所述控制模塊包括控制單元及SPI接口,所述驅(qū)動模塊包括驅(qū)動芯片,所述繼電器模塊包括多個繼電器及輔助診斷單元,所述控制單元與所述輔助診斷單元相連,并通過所述SPI接口與所述驅(qū)動芯片相連,每個繼電器與所述驅(qū)動芯片及所述輔助診斷單元相連,所述控制單元通過所述SPI接口發(fā)送控制信號給所述驅(qū)動芯片,所述驅(qū)動芯片根據(jù)所述控制信號控制所述多個繼電器的斷開與閉合,并檢測所述多個繼電器的工作狀態(tài),且將檢測結(jié)果通過所述SPI接口傳輸給所述控制單元,所述輔助診斷單元檢測每一繼電器的工作狀態(tài),并將檢測結(jié)果反饋給所述控制單元,當(dāng)所述驅(qū)動芯片的檢測結(jié)果及所述輔助診斷單元的檢測結(jié)果均表明所述多個繼電器正常工作時,所述控制單元控制所述驅(qū)動芯片繼續(xù)驅(qū)動所述驅(qū)動芯片,當(dāng)所述驅(qū)動芯片的檢測結(jié)果或所述輔助診斷單元的檢測結(jié)果表明任何一個繼電器出現(xiàn)故障時,所述控制單元控制所述驅(qū)動芯片停止工作。
進(jìn)一步地,所述控制單元通過所述SPI接口發(fā)送自檢信號給所述驅(qū)動芯片,以控制所述驅(qū)動芯片進(jìn)行自檢,所述驅(qū)動芯片在檢測到自身沒有故障時,檢測所述多個繼電器是否存在斷線,所述驅(qū)動芯片還將自身的檢測結(jié)果及所述多個繼電器是否存在斷線的檢測結(jié)果輸出給所述控制單元,當(dāng)所述驅(qū)動芯片自身沒有故障且所述多個繼電器不存在斷線時,所述控制單元發(fā)送所述控制信號給所述驅(qū)動芯片;當(dāng)所述驅(qū)動芯片自身有故障且所述多個繼電器存在斷線時,所述控制單元控制所述驅(qū)動芯片停止工作。
進(jìn)一步地,所述驅(qū)動模塊還包括信號傳輸單元,所述SPI接口通過所述信號傳輸單元與所述驅(qū)動芯片相連,所述信號傳輸單元對傳輸?shù)男盘栠M(jìn)行電氣隔離。
進(jìn)一步地,所述SPI接口包括數(shù)據(jù)輸出引腳、時鐘信號引腳、片選信號引腳及數(shù)據(jù)輸入引腳,所述信號傳輸單元包括第一隔離芯片,所述第一隔離芯片包括第一至第四輸入引腳及第一至第四輸出引腳,所述驅(qū)動芯片包括數(shù)據(jù)輸入引腳、時鐘信號引腳、片選信號引腳、數(shù)據(jù)輸出引腳及多個信號傳輸引腳,所述第一隔離芯片的第一輸入引腳與所述SPI接口的數(shù)據(jù)輸出引腳相連,所述第一隔離芯片的第二輸入引腳與所述SPI接口的時鐘信號引腳相連,所述第一隔離芯片的第三輸入引腳與所述SPI接口的片選信號引腳相連,所述第一隔離芯片的第四輸出引腳與所述SPI接口的數(shù)據(jù)輸入引腳相連,所述第一隔離芯片的第一輸出引腳與所述驅(qū)動芯片的數(shù)據(jù)輸入引腳相連,所述第一隔離芯片的第二輸出引腳與所述驅(qū)動芯片的時鐘信號引腳相連,所述第一隔離芯片的第三輸出引腳與所述驅(qū)動芯片的片選信號引腳相連,所述第一隔離芯片的第四輸入引腳與所述驅(qū)動芯片的數(shù)據(jù)輸出引腳相連,所述驅(qū)動芯片的每個信號傳輸引腳與一個對應(yīng)的繼電器相連,所述控制單元輸出的所述自檢信號及所述控制信號通過所述SPI接口的數(shù)據(jù)輸出引腳以及所述第一隔離芯片的第一輸入引腳及第一輸出引腳傳輸給所述驅(qū)動芯片的數(shù)據(jù)輸入引腳,所述控制單元輸出的時鐘信號通過所述SPI接口的時鐘信號引腳以及所述第一隔離芯片的第二輸入引腳及第二輸出引腳傳輸給所述驅(qū)動芯片的時鐘信號引腳,所述控制單元輸出的片選信號通過所述SPI接口的片選信號引腳以及所述第一隔離芯片的第三輸入引腳及第三輸出引腳傳輸給所述驅(qū)動芯片的片選信號引腳,所述驅(qū)動芯片的數(shù)據(jù)輸出引腳輸出的檢測結(jié)果通過所述第一隔離芯片的第四輸入引腳及第四輸出引腳以及所述SPI接口的數(shù)據(jù)輸入引腳傳輸給所述控制單元。
進(jìn)一步地,所述信號傳輸單元還包括電平轉(zhuǎn)換芯片,所述電平轉(zhuǎn)換芯片包括電源引腳、輸入引腳、輸出引腳及接地引腳,所述第一隔離芯片還包括第一電源引腳、第二電源引腳、第一使能引腳及第二使能引腳,所述電平轉(zhuǎn)換芯片的電源引腳與第一電源相連,并通過電容接地,所述電平轉(zhuǎn)換芯片的輸入引腳與所述SPI接口的片選信號引腳相連,所述電平轉(zhuǎn)換芯片的輸出引腳通過第一電阻與所述第一隔離芯片的第一使能引腳相連,所述電平轉(zhuǎn)換芯片的接地引腳接地,所述第一隔離芯片的第一電源引腳與所述第一電源相連,所述第一隔離芯片的第二電源引腳與第二電源相連,所述第一隔離芯片的第二使能引腳通過第二電阻所述第二電源相連,所述電平轉(zhuǎn)換芯片接收所述SPI接口的片選信號引腳輸出的芯片信號,并對所述片選信號進(jìn)行電平轉(zhuǎn)換,且將轉(zhuǎn)換后的信號輸出給所述第一隔離芯片的第一使能引腳。
進(jìn)一步地,當(dāng)所述SPI接口的片選信號引腳輸出的芯片信號為高電平時,所述電平轉(zhuǎn)換芯片輸出低電平信號給所述第一隔離芯片的第一使能引腳,所述第一隔離芯片不工作;當(dāng)所述SPI接口的片選信號引腳輸出的芯片信號為低電平時,所述電平轉(zhuǎn)換芯片輸出高電平信號給所述第一隔離芯片的第一使能引腳,所述第一隔離芯片工作。
進(jìn)一步地,所述第一隔離芯片的第一輸入引腳通過第三電阻與所述SPI接口的數(shù)據(jù)輸出引腳相連,所述第一隔離芯片的第二輸入引腳通過第四電阻與所述SPI接口的時鐘信號引腳相連,所述第一隔離芯片的第三輸入引腳通過第五電阻與所述SPI接口的片選信號引腳相連,所述第一隔離芯片的第四輸出引腳通過第六電阻與所述SPI接口的數(shù)據(jù)輸入引腳相連,所述第一隔離芯片的第一輸出引腳通過第七電阻與所述驅(qū)動芯片的數(shù)據(jù)輸入引腳相連,所述第一隔離芯片的第二輸出引腳通過第八電阻與所述驅(qū)動芯片的時鐘信號引腳相連,所述第一隔離芯片的第三輸出引腳通過第九電阻與所述驅(qū)動芯片的片選信號引腳相連,所述第一隔離芯片的第四輸入引腳通過第十電阻與所述驅(qū)動芯片的數(shù)據(jù)輸出引腳相連。
進(jìn)一步地,所述控制模塊還包括GPIO接口,所述控制單元通過所述GPIO接口與所述驅(qū)動芯片相連,并通過所述GPIO接口發(fā)送工作模式信號給所述驅(qū)動芯片,以控制所述驅(qū)動芯片的工作模式。
進(jìn)一步地,所述驅(qū)動模塊還包括信號傳輸單元,所述GPIO接口通過所述信號傳輸單元與所述驅(qū)動芯片相連,所述信號傳輸單元對傳輸?shù)男盘栠M(jìn)行電氣隔離,所述信號傳輸單元包括第二隔離芯片,所述GPIO接口包括使能引腳、第一脈沖寬度調(diào)制引腳及第二脈沖寬度調(diào)制引腳,所述第二隔離芯片包括第一至第三輸入引腳、第一至第三輸出引腳、第一電源引腳及第二電源引腳,所述驅(qū)動芯片包括使能引腳、第一輸入引腳及第二輸入引腳,所述第二隔離芯片的第一輸入引腳與所述GPIO接口的使能引腳相連,所述第二隔離芯片的第二輸入引腳與所述GPIO接口的第一脈沖寬度調(diào)制引腳相連,所述第二隔離芯片的第三輸入引腳與所述GPIO接口的第二脈沖寬度調(diào)制引腳相連,所述第二隔離芯片的第一輸出引腳與所述驅(qū)動芯片的使能引腳相連,所述第二隔離芯片的第二輸出引腳與所述驅(qū)動芯片的第一輸入引腳相連,所述第二隔離芯片的第三輸出引腳與所述驅(qū)動芯片的第二輸入引腳相連,所述第二隔離芯片的第一電源引腳與所述第一電源相連,所述第二隔離芯片的第二電源引腳與所述第二電源相連,所述控制單元輸出的使能信號通過所述GPIO接口的使能引腳以及所述第二隔離芯片的第一輸入引腳及第一輸出引腳傳輸給所述驅(qū)動芯片的使能引腳,所述控制單元輸出的第一脈沖寬度調(diào)制信號通過所述GPIO接口的第一脈沖寬度調(diào)制引腳以及所述第二隔離芯片的第二輸入引腳及第二輸出引腳傳輸給所述驅(qū)動芯片的第一輸入引腳,所述控制單元輸出的第二脈沖寬度調(diào)制信號通過所述GPIO接口的第二脈沖寬度調(diào)制引腳以及所述第二隔離芯片的第三輸入引腳及第三輸出引腳傳輸給所述驅(qū)動芯片的第二輸入引腳,所述驅(qū)動芯片根據(jù)接收到的所述使能信號、所述第一脈沖寬度調(diào)制信號及所述第二脈沖寬度調(diào)制信號而處于相應(yīng)的工作模式。
進(jìn)一步地,所述第二隔離芯片的第一輸入引腳通過第十一電阻與所述GPIO接口的使能引腳相連,所述第二隔離芯片的第二輸入引腳通過第十二電阻與所述GPIO接口的第一脈沖寬度調(diào)制引腳相連,所述第二隔離芯片的第三輸入引腳通過第十三電阻與所述GPIO接口的第二脈沖寬度調(diào)制引腳相連,所述第二隔離芯片的第一輸出引腳通過第十四電阻與所述驅(qū)動芯片的使能引腳相連,所述第二隔離芯片的第二輸出引腳通過第十五電阻與所述驅(qū)動芯片的第一輸入引腳相連,所述第二隔離芯片的第三輸出引腳通過第十六電阻與所述驅(qū)動芯片的第二輸入引腳相連。
相比于現(xiàn)有技術(shù),本實(shí)用新型通過所述驅(qū)動芯片在驅(qū)動所述多個繼電器工作的同時檢測所述多個繼電器的工作狀態(tài),并將檢測結(jié)果傳輸給所述控制單元,還通過所述輔助診斷單元檢測每一繼電器的工作狀態(tài),并將檢測結(jié)果反饋給所述控制單元,還通過所述控制單元根據(jù)所述驅(qū)動芯片及所述輔助診斷單元的檢測結(jié)果來判斷所述多個繼電器是否出現(xiàn)故障,并在所述多個繼電器出現(xiàn)故障時及時控制所述驅(qū)動芯片停止工作,從而使所述繼電器控制電路能及時檢測出繼電器故障并及時進(jìn)行處理,進(jìn)而提高了系統(tǒng)的安全性及可靠性。
【附圖說明】
圖1為本實(shí)用新型的實(shí)施例提供的繼電器控制電路的原理框圖。
圖2為圖1中控制模塊與信號傳輸單元相連的電路圖。
圖3為圖1中驅(qū)動芯片與信號傳輸單元及繼電器模塊相連的電路圖。
【具體實(shí)施方式】
為了使本實(shí)用新型的目的、技術(shù)方案和有益技術(shù)效果更加清晰明白,下面將結(jié)合本實(shí)用新型實(shí)施例中的附圖,對本實(shí)用新型實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例僅僅是本實(shí)用新型一部分實(shí)施例,而不是全部的實(shí)施例。基于本實(shí)用新型中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動前提下所獲得的所有其他實(shí)施例,都屬于本實(shí)用新型保護(hù)的范圍。
當(dāng)一個元件被認(rèn)為與另一個元件“相連”時,它可以是直接連接到另一個元件或者可能同時存在居中元件。除非另有定義,本文所使用的所有的技術(shù)和科學(xué)術(shù)語與屬于本實(shí)用新型的技術(shù)領(lǐng)域的技術(shù)人員通常理解的含義相同。本文中在本實(shí)用新型的說明書中所使用的術(shù)語只是為了描述具體的實(shí)施例的目的,不是旨在于限制本實(shí)用新型。
請參閱圖1,圖1為本實(shí)用新型的實(shí)施例提供的繼電器控制電路100的原理框圖。所述繼電器控制電路100包括控制模塊10、驅(qū)動模塊20及繼電器模塊30。所述控制模塊10包括控制單元12及SPI(Serial Peripheral Interface,串行外設(shè))接口16,所述驅(qū)動模塊20包括驅(qū)動芯片28,所述繼電器模塊30包括多個繼電器32及輔助診斷單元36。所述控制單元12與所述輔助診斷單元36相連,并通過所述SPI接口16與所述驅(qū)動芯片28相連。每個繼電器32與所述驅(qū)動芯片28及所述輔助診斷單元36相連。所述控制單元12通過所述SPI接口16發(fā)送控制信號給所述驅(qū)動芯片28,所述驅(qū)動芯片28根據(jù)所述控制信號控制所述多個繼電器32的斷開與閉合,并檢測所述多個繼電器32的工作狀態(tài),且將檢測結(jié)果通過所述SPI接口16傳輸給所述控制單元12。所述輔助診斷單元36檢測每一繼電器32的工作狀態(tài),并將檢測結(jié)果反饋給所述控制單元12。當(dāng)所述驅(qū)動芯片28的檢測結(jié)果及所述輔助診斷單元36的檢測結(jié)果均表明所述多個繼電器32正常工作時,所述控制單元12控制所述驅(qū)動芯片28繼續(xù)驅(qū)動所述驅(qū)動芯片28。當(dāng)所述驅(qū)動芯片28的檢測結(jié)果或所述輔助診斷單元36的檢測結(jié)果表明任何一個繼電器32出現(xiàn)故障時,所述控制單元12控制所述驅(qū)動芯片28停止工作。
所述控制單元12通過所述SPI接口16發(fā)送自檢信號給所述驅(qū)動芯片28,以控制所述驅(qū)動芯片28進(jìn)行自檢。所述驅(qū)動芯片28在檢測到自身沒有故障時,檢測所述多個繼電器32是否存在斷線。所述驅(qū)動芯片28還將自身的檢測結(jié)果及所述多個繼電器32是否存在斷線的檢測結(jié)果輸出給所述控制單元12。當(dāng)所述驅(qū)動芯片28自身沒有故障且所述多個繼電器32不存在斷線時,所述控制單元12發(fā)送所述控制信號給所述驅(qū)動芯片28。當(dāng)所述驅(qū)動芯片28自身有故障且所述多個繼電器32存在斷線時,所述控制單元12控制所述驅(qū)動芯片28停止工作。
所述驅(qū)動模塊20還包括信號傳輸單元22。所述SPI接口16通過所述信號傳輸單元22與所述驅(qū)動芯片28相連。所述信號傳輸單元22對傳輸?shù)男盘栠M(jìn)行電氣隔離。
請一并參閱圖2及圖3,所述SPI接口16包括數(shù)據(jù)輸出引腳MO、時鐘信號引腳SCLK、片選信號引腳CS及數(shù)據(jù)輸入引腳MI。所述信號傳輸單元22包括第一隔離芯片U1,所述第一隔離芯片U1包括第一至第四輸入引腳A1-A4及第一至第四輸出引腳B4B1-B4。所述驅(qū)動芯片28包括數(shù)據(jù)輸入引腳DI、時鐘信號引腳SCLK、片選信號引腳CS、數(shù)據(jù)輸出引腳DO及多個信號傳輸引腳S1。所述第一隔離芯片U1的第一輸入引腳A1與所述SPI接口16的數(shù)據(jù)輸出引腳MO相連。所述第一隔離芯片U1的第二輸入引腳A2與所述SPI接口16的時鐘信號引腳SCLK相連。所述第一隔離芯片U1的第三輸入引腳A3與所述SPI接口16的片選信號引腳CS相連。所述第一隔離芯片U1的第四輸出引腳B4與所述SPI接口16的數(shù)據(jù)輸入引腳MI相連。所述第一隔離芯片U1的第一輸出引腳B1與所述驅(qū)動芯片28的數(shù)據(jù)輸入引腳DI相連。所述第一隔離芯片U1的第二輸出引腳B2與所述驅(qū)動芯片28的時鐘信號引腳SCLK相連。所述第一隔離芯片U1的第三輸出引腳B3與所述驅(qū)動芯片28的片選信號引腳CS相連。所述第一隔離芯片U1的第四輸入引腳A4與所述驅(qū)動芯片28的數(shù)據(jù)輸出引腳DO相連。所述驅(qū)動芯片28的每個信號傳輸引腳S1與一個對應(yīng)的繼電器32相連。
所述控制單元12輸出的所述自檢信號及所述控制信號通過所述SPI接口16的數(shù)據(jù)輸出引腳MO以及所述第一隔離芯片U1的第一輸入引腳A1及第一輸出引腳B1傳輸給所述驅(qū)動芯片28的數(shù)據(jù)輸入引腳DI。所述控制單元12輸出的時鐘信號通過所述SPI接口16的時鐘信號引腳SCLK以及所述第一隔離芯片U1的第二輸入引腳A2及第二輸出引腳B2傳輸給所述驅(qū)動芯片28的時鐘信號引腳SCLK。所述控制單元12輸出的片選信號通過所述SPI接口16的片選信號引腳CS以及所述第一隔離芯片U1的第三輸入引腳A3及第三輸出引腳B3傳輸給所述驅(qū)動芯片28的片選信號引腳CS。所述驅(qū)動芯片28的數(shù)據(jù)輸出引腳DO輸出的檢測結(jié)果通過所述第一隔離芯片U1的第四輸入引腳A4及第四輸出引腳B4以及所述SPI接口16的數(shù)據(jù)輸入引腳MI傳輸給所述控制單元12。
所述信號傳輸單元22還包括電平轉(zhuǎn)換芯片U2。所述電平轉(zhuǎn)換芯片U2包括電源引腳VCC、輸入引腳A、輸出引腳Y及接地引腳GND。所述第一隔離芯片U1還包括第一電源引腳VD1、第二電源引腳VD2、第一使能引腳EN1及第二使能引腳EN2。所述電平轉(zhuǎn)換芯片U2的電源引腳VCC與第一電源V1相連,并通過電容C1接地。所述電平轉(zhuǎn)換芯片U2的輸入引腳A與所述SPI接口16的片選信號引腳CS相連。所述電平轉(zhuǎn)換芯片U2的輸出引腳Y通過第一電阻R1與所述第一隔離芯片U1的第一使能引腳EN1相連。所述電平轉(zhuǎn)換芯片U2的接地引腳GND接地。所述第一隔離芯片U1的第一電源引腳VD1與所述第一電源V1相連。所述第一隔離芯片U1的第二電源引腳VD2與第二電源V2相連。所述第一隔離芯片U1的第二使能引腳EN2通過第二電阻R2所述第二電源V2相連。所述電平轉(zhuǎn)換芯片U2接收所述SPI接口16的片選信號引腳CS輸出的芯片信號,并對所述片選信號進(jìn)行電平轉(zhuǎn)換,且將轉(zhuǎn)換后的信號輸出給所述第一隔離芯片U1的第一使能引腳EN1。
當(dāng)所述SPI接口16的片選信號引腳CS輸出的芯片信號為高電平時,所述電平轉(zhuǎn)換芯片U2輸出低電平信號給所述第一隔離芯片U1的第一使能引腳EN1,所述第一隔離芯片U1不工作。當(dāng)所述SPI接口16的片選信號引腳CS輸出的芯片信號為低電平時,所述電平轉(zhuǎn)換芯片U2輸出高電平信號給所述第一隔離芯片U1的第一使能引腳EN1,所述第一隔離芯片U1工作。在本實(shí)施方式中,所述片選信號低電平有效,所述第一使能引腳EN1及所述第二使能引腳EN2接收到高電平信號,所述第一隔離芯片U1開始工作。在本實(shí)施方式中,所述電平轉(zhuǎn)換芯片U2將所述控制單元12輸出給所述驅(qū)動芯片28的片選信號轉(zhuǎn)換成所述第一隔離芯片U1的使能信號,并使所述片選信號有效時,所述使能信號有效,所述片選信號無效時,所述使能信號無效。
在本實(shí)施方式中,所述第一隔離芯片U1的第一輸入引腳A1通過第三電阻R3與所述SPI接口16的數(shù)據(jù)輸出引腳MO相連。所述第一隔離芯片U1的第二輸入引腳A2通過第四電阻R4與所述SPI接口16的時鐘信號引腳SCLK相連。所述第一隔離芯片U1的第三輸入引腳A3通過第五電阻R5與所述SPI接口16的片選信號引腳CS相連。所述第一隔離芯片U1的第四輸出引腳B4通過第六電阻R6與所述SPI接口16的數(shù)據(jù)輸入引腳MI相連。所述第一隔離芯片U1的第一輸出引腳B1通過第七電阻R7與所述驅(qū)動芯片28的數(shù)據(jù)輸入引腳DI相連。所述第一隔離芯片U1的第二輸出引腳B2通過第八電阻R8與所述驅(qū)動芯片28的時鐘信號引腳SCLK相連。所述第一隔離芯片U1的第三輸出引腳B3通過第九電阻R9與所述驅(qū)動芯片28的片選信號引腳CS相連。所述第一隔離芯片U1的第四輸入引腳A4通過第十電阻R10與所述驅(qū)動芯片28的數(shù)據(jù)輸出引腳相連。
所述控制模塊10還包括GPIO接口18。所述控制單元12通過所述GPIO接口18與所述驅(qū)動芯片28相連,并通過所述GPIO接口18發(fā)送工作模式信號給所述驅(qū)動芯片28,以控制所述驅(qū)動芯片28的工作模式。
所述GPIO接口18通過所述信號傳輸單元22與所述驅(qū)動芯片28相連,所述信號傳輸單元22對傳輸?shù)男盘栠M(jìn)行電氣隔離。所述信號傳輸單元22還包括第二隔離芯片U3。所述GPIO接口18包括使能引腳EN、第一脈沖寬度調(diào)制引腳PWM1及第二脈沖寬度調(diào)制引腳PWM2。所述第二隔離芯片U3包括第一至第三輸入引腳A1-A3、第一至第三輸出引腳B1-B3、第一電源引腳VD1及第二電源引腳VD2。所述驅(qū)動芯片28還包括使能引腳EN、第一輸入引腳IN1及第二輸入引腳IN2。所述第二隔離芯片U3的第一輸入引腳A1與所述GPIO接口18的使能引腳EN相連。所述第二隔離芯片U3的第二輸入引腳A2與所述GPIO接口18的第一脈沖寬度調(diào)制引腳PWM1相連。所述第二隔離芯片U3的第三輸入引腳A3與所述GPIO接口18的第二脈沖寬度調(diào)制引腳PWM2相連。所述第二隔離芯片U3的第一輸出引腳B1與所述驅(qū)動芯片28的使能引腳EN相連。所述第二隔離芯片U3的第二輸出引腳B2與所述驅(qū)動芯片28的第一輸入引腳IN1相連。所述第二隔離芯片U3的第三輸出引腳B3與所述驅(qū)動芯片28的第二輸入引腳IN2相連。所述第二隔離芯片U3的第一電源引腳VD1與所述第一電源V1相連。所述第二隔離芯片U3的第二電源引腳VD2與所述第二電源V2相連。
所述控制單元12輸出的使能信號通過所述GPIO接口18的使能引腳EN以及所述第二隔離芯片U3的第一輸入引腳A1及第一輸出引腳B1傳輸給所述驅(qū)動芯片28的使能引腳EN。所述控制單元12輸出的第一脈沖寬度調(diào)制信號通過所述GPIO接口18的第一脈沖寬度調(diào)制引腳PWM1以及所述第二隔離芯片U3的第二輸入引腳A2及第二輸出引腳B2傳輸給所述驅(qū)動芯片28的第一輸入引腳IN1。所述控制單元12輸出的第二脈沖寬度調(diào)制信號通過所述GPIO接口18的第二脈沖寬度調(diào)制引腳PWM2以及所述第二隔離芯片U3的第三輸入引腳A3及第三輸出引腳B3傳輸給所述驅(qū)動芯片28的第二輸入引腳IN2。所述驅(qū)動芯片28根據(jù)接收到的所述使能信號、所述第一脈沖寬度調(diào)制信號及所述第二脈沖寬度調(diào)制信號而處于相應(yīng)的工作模式。
在本實(shí)施方式中,所述第二隔離芯片U3的第一輸入引腳A1通過第十一電阻R11與所述GPIO接口18的使能引腳EN相連。所述第二隔離芯片U3的第二輸入引腳A2通過第十二電阻R12與所述GPIO接口18的第一脈沖寬度調(diào)制引腳PWM1相連。所述第二隔離芯片U3的第三輸入引腳A3通過第十三電阻R13與所述GPIO接口18的第二脈沖寬度調(diào)制引腳PWM2相連。所述第二隔離芯片U3的第一輸出引腳B1通過第十四電阻R14與所述驅(qū)動芯片28的使能引腳EN相連。所述第二隔離芯片U3的第二輸出引腳B2通過第十五電阻R15與所述驅(qū)動芯片28的第一輸入引腳IN1相連。所述第二隔離芯片U3的第三輸出引腳B3通過第十六電阻R15與所述驅(qū)動芯片28的第二輸入引腳IN2相連。
下面將對本實(shí)用新型繼電器控制電路100的工作原理進(jìn)行說明。
系統(tǒng)上電后,所述控制單元12通過所述SPI接口16發(fā)送所述自檢信號、所述時鐘信號及所述片選信號給所述驅(qū)動芯片28,并通過所述GPIO接口18輸出所述使能信號、所述第一脈沖寬度調(diào)制信號及所述第二脈沖寬度調(diào)制信號給所述驅(qū)動芯片28。當(dāng)所述驅(qū)動芯片28接收到的片選信號及使能信號有效時,所述驅(qū)動芯片28開始工作,并開始進(jìn)行自檢,并將檢測結(jié)果輸出給所述控制單元12。
當(dāng)所述驅(qū)動芯片28自身存在故障時,所述控制單元12控制所述驅(qū)動芯片28停止工作。當(dāng)所述驅(qū)動芯片28在檢測到自身沒有故障時,所述控制單元12控制所述驅(qū)動芯片28繼續(xù)工作。所述驅(qū)動芯片28檢測所述多個繼電器32是否存在斷線,并將檢測結(jié)果輸出給所述控制單元12。當(dāng)所述多個繼電器32存在斷線時,所述控制單元12控制所述驅(qū)動芯片28停止工作。當(dāng)所述多個繼電器32不存在斷線時,所述控制單元12發(fā)送所述控制信號給所述驅(qū)動芯片28。
所述驅(qū)動芯片28接收到所述控制信號后,根據(jù)所述控制信號控制所述多個繼電器32的斷開與閉合,并檢測所述多個繼電器32的工作狀態(tài),且將檢測結(jié)果通過所述SPI接口16傳輸給所述控制單元12。當(dāng)所述多個繼電器32工作時,所述輔助診斷單元36檢測每一繼電器32的工作狀態(tài),并將檢測結(jié)果反饋給所述控制單元12。
當(dāng)所述驅(qū)動芯片28的檢測結(jié)果及所述輔助診斷單元36的檢測結(jié)果均表明所述多個繼電器32正常工作時,所述控制單元12控制所述驅(qū)動芯片28繼續(xù)驅(qū)動所述驅(qū)動芯片28。當(dāng)所述驅(qū)動芯片28的檢測結(jié)果或所述輔助診斷單元36的檢測結(jié)果表明任何一個繼電器32出現(xiàn)故障時,所述控制單元12控制所述驅(qū)動芯片28停止驅(qū)動所述多個繼電器32。
本實(shí)用新型通過所述驅(qū)動芯片28在驅(qū)動所述多個繼電器32工作的同時檢測所述多個繼電器32的工作狀態(tài),并將檢測結(jié)果傳輸給所述控制單元12,還通過所述輔助診斷單元36檢測每一繼電器32的工作狀態(tài),并將檢測結(jié)果反饋給所述控制單元12,還通過所述控制單元12根據(jù)所述驅(qū)動芯片28及所述輔助診斷單元36的檢測結(jié)果來判斷所述多個繼電器32是否出現(xiàn)故障,并在所述多個繼電器32出現(xiàn)故障時及時控制所述驅(qū)動芯片28停止工作,從而使所述繼電器控制電路100能及時檢測出繼電器32故障并及時進(jìn)行處理,進(jìn)而提高了系統(tǒng)的安全性及可靠性。
本實(shí)用新型并不僅僅限于說明書和實(shí)施例中所描述,因此對于熟悉領(lǐng)域的人員而言可容易地實(shí)現(xiàn)另外的優(yōu)點(diǎn)和修改,故在不背離權(quán)利要求及等同范圍所限定的一般概念的精神和范圍的情況下,本實(shí)用新型并不限于特定的細(xì)節(jié)、代表性的設(shè)備和這里示出與描述的圖示示例。