晶圓級芯片tsv封裝結(jié)構(gòu)的制作方法
【專利摘要】本實用新型公開了一種晶圓級芯片的TSV封裝結(jié)構(gòu),包括若干個芯片單元,每個芯片單元包括硅層,所述硅層上形成有若干個TSV深孔,每個TSV深孔的底部下方形成有金屬焊墊,且所述TSV深孔的最大直徑小于所述金屬焊墊的最小邊長,所述硅層、所述TSV深孔的底部和側(cè)壁上都覆蓋有一層絕緣層,所述TSV深孔的底部上覆蓋的絕緣層上開設(shè)有一個窗口,所述絕緣層和所述窗口上覆蓋形成一金屬層,所述金屬層腐蝕形成設(shè)計的金屬線路,所述金屬焊墊通過所述金屬線路與外界進(jìn)行電性聯(lián)通。本實用新型能夠減少成本,提高TSV深孔部位金屬的覆蓋性,從而提高高深寬比TSV深孔的封裝良率。
【專利說明】晶圓級芯片TSV封裝結(jié)構(gòu)
【技術(shù)領(lǐng)域】
[0001]本實用新型涉及一種半導(dǎo)體芯片的晶圓級封裝結(jié)構(gòu),尤其涉及一種利用銅金屬做聯(lián)通線路和焊盤的晶圓級芯片TSV封裝結(jié)構(gòu)。
【背景技術(shù)】
[0002]晶圓級封裝(Wafer Level Packaging ;WLP)是IC封裝方式的一種,是整片晶圓生產(chǎn)完成后,直接在晶圓上進(jìn)行封裝,完成之后才切割制成單顆1C。
[0003]目前,在半導(dǎo)體芯片的晶圓級封裝過程中,通常采用鋁作為金屬線路和焊盤的材料,但需要形成一定厚度的鋁金屬層才能保證線路順利導(dǎo)通。在一些高深寬比TSV深孔的封裝中,由于鋁金屬的覆蓋性不佳,在濺鍍鋁金屬后,TSV深底部的金屬焊墊上仍無鋁金屬覆蓋,導(dǎo)致金屬焊墊電路無法與外界進(jìn)行電性聯(lián)通。
【發(fā)明內(nèi)容】
[0004]為了解決上述技術(shù)問題,本實用新型提出一種晶圓級芯片TSV封裝結(jié)構(gòu),能夠減少成本,提高TSV深孔部位金屬的覆蓋性,從而提高高深寬比TSV深孔的封裝良率。
[0005]本實用新型的技術(shù)方案是這樣實現(xiàn)的:
[0006]一種晶圓級芯片的TSV封裝結(jié)構(gòu),包括若干個芯片單元,每個芯片單元包括硅層,所述硅層上形成有若干個TSV深孔,每個TSV深孔的底部下方形成有金屬焊墊,且所述TSV深孔的最大直徑小于所述金屬焊墊的最小邊長,所述硅層、所述TSV深孔的底部和側(cè)壁上都覆蓋有一層絕緣層,所述TSV深孔的底部上覆蓋的絕緣層上開設(shè)有一個窗口,所述絕緣層和所述窗口上覆蓋形成一金屬層,所述金屬層腐蝕形成設(shè)計的金屬線路,所述金屬焊墊通過所述金屬線路與外界進(jìn)行電性聯(lián)通。
[0007]作為本實用新型的進(jìn)一步改進(jìn),所述TSV深孔貫穿所述硅層,所述TSV深孔為沿其底部到其開口的直徑逐漸變小的斜孔和沿其底部到其開口的直徑均相等的直孔中的一種,且所述TSV深孔的深度不大于所述硅層的厚度。
[0008]作為本實用新型的進(jìn)一步改進(jìn),所述窗口的直徑不大于所述TSV深孔的底部的直徑;所述窗口的深度不小于所述絕緣層的厚度。
[0009]作為本實用新型的進(jìn)一步改進(jìn),所述金屬層包括一層阻擋層和一層銅金屬層,所述銅金屬層位于所述阻擋層背向所述絕緣層的一側(cè)。
[0010]作為本實用新型的進(jìn)一步改進(jìn),所述金屬線路包括在所述硅層表面的絕緣層上形成的第一金屬線路、在所述TSV深孔的側(cè)壁的絕緣層上形成的第二金屬線路和在所述窗口內(nèi)形成的第三金屬線路;所述第一金屬線路延伸形成設(shè)定大小的圓形接觸點,所述第二金屬線路覆蓋住所述側(cè)壁上的絕緣層,所述第三金屬線路覆蓋住所述底部上的絕緣層,并透入覆蓋住所述窗口,所述金屬焊墊通過所述第一、第二、第三金屬線路與外界進(jìn)行電性聯(lián)通。
[0011]作為本實用新型的進(jìn)一步改進(jìn),所述阻擋層為鈦金屬層或鈦銅合金層。[0012]本實用新型的有益效果是:本實用新型提供一種晶圓級芯片TSV封裝結(jié)構(gòu),首先,在晶圓芯片單元的硅層、TSV深孔的底部和側(cè)壁上都覆蓋有一層絕緣層;接著,在TSV深孔的底部上覆蓋的絕緣層上開設(shè)有一個窗口,在絕緣層和窗口上覆蓋形成一金屬層,金屬層包括阻擋層和和銅金屬層,阻擋層可為鈦金屬層和鈦銅合金層中的一種;最后,將金屬層腐蝕形成設(shè)計好的金屬線路,從而使金屬焊墊通過金屬線路與外界進(jìn)行電性聯(lián)通。上述結(jié)構(gòu)中,由于銅的導(dǎo)電性比鋁優(yōu)良,導(dǎo)通電路所需要的銅金屬層厚度要遠(yuǎn)小于鋁金屬層,因此使用銅金屬的綜合成本要小于鋁金屬。此外,對于深度較大的TSV深孔的濺鍍,銅金屬的覆蓋性要比鋁金屬優(yōu)良,從而也提高了高深寬比TSV深孔的封裝良率。
【專利附圖】
【附圖說明】
[0013]圖1為本實用新型結(jié)構(gòu)示意圖;
[0014]圖2為圖1中A處放大結(jié)構(gòu)示意圖;
[0015]圖3為圖2中B-B向剖面結(jié)構(gòu)示意圖;
[0016]圖4為圖3中C處放大結(jié)構(gòu)示意圖。
[0017]結(jié)合附圖,作以下說明:
[0018]1——芯片單元2——TSV深孔
[0019]3——金屬焊墊4——絕緣層
[0020]5——窗口6——阻擋層
[0021]7——銅金屬層8——金屬線路
[0022]9——接觸點10——娃層
【具體實施方式】
[0023]如圖1、圖2、圖3和圖4所示,一種晶圓級芯片的TSV封裝結(jié)構(gòu),包括若干個芯片單元I,每個芯片單元包括硅層10,所述硅層上形成有若干個TSV深孔2,每個TSV深孔的底部下方形成有金屬焊墊3,且所述TSV深孔的最大直徑小于所述金屬焊墊的最小邊長,所述硅層、所述TSV深孔的底部和側(cè)壁上都覆蓋有一層絕緣層4,所述TSV深孔的底部上覆蓋的絕緣層上開設(shè)有一個窗口 5,所述絕緣層和所述窗口上覆蓋形成一金屬層,所述金屬層腐蝕形成設(shè)計的金屬線路8,所述金屬焊墊通過所述金屬線路與外界進(jìn)行電性聯(lián)通。
[0024]優(yōu)選的,所述TSV深孔貫穿所述硅層,所述TSV深孔為沿其底部到其開口的直徑逐漸變小的斜孔和沿其底部到其開口的直徑均相等的直孔中的一種,且所述TSV深孔的深度不大于所述硅層的厚度。
[0025]優(yōu)選的,所述窗口的直徑不大于所述TSV深孔的底部的直徑;所述窗口的深度不小于所述絕緣層的厚度。
[0026]優(yōu)選的,所述金屬層包括一層阻擋層6和一層銅金屬層7,所述銅金屬層位于所述阻擋層背向所述絕緣層的一側(cè)。
[0027]優(yōu)選的,所述金屬線路包括在所述硅層表面的絕緣層上形成的第一金屬線路、在所述TSV深孔的側(cè)壁的絕緣層上形成的第二金屬線路和在所述窗口內(nèi)形成的第三金屬線路;所述第一金屬線路延伸形成設(shè)定大小的圓形接觸點9,所述第二金屬線路覆蓋住所述側(cè)壁上的絕緣層,所述第三金屬線路覆蓋住所述底部上的絕緣層,并透入覆蓋住所述窗口,所述金屬焊墊通過所述第一、第二、第三金屬線路與外界進(jìn)行電性聯(lián)通。
[0028]優(yōu)選的,所述阻擋層為鈦金屬層或鈦銅合金層。
[0029]本實用新型晶圓級芯片的TSV封裝結(jié)構(gòu)的封裝方法,包括如下步驟:
[0030]I)提供包含若干個所述芯片單元的晶圓,每個芯片單元包括硅層,所述硅層的表面上形成有若干個TSV深孔,且每個TSV深孔的底部下方形成有金屬焊墊,所述金屬焊墊的最小邊長大于所述TSV深孔的最大直徑;
[0031]2)通過物理和化學(xué)方法中一種,在所述硅層接觸到外界空氣的表面上覆蓋一層絕緣層,且所述絕緣層覆蓋住所述TSV深孔的底部和側(cè)壁;
[0032]3)通過物理和化學(xué)方法中的至少一種,在所述TSV深孔的底部上覆蓋的絕緣層上開設(shè)一個窗口,使所述金屬焊墊與外界可以接觸;
[0033]4)通過物理和化學(xué)方法中的至少一種,在步驟3形成的絕緣層的表面和所述窗口上沉積形成金屬層,所述金屬層包括先沉積形成的一層阻擋層和在所述阻擋層上沉積形成的一層銅金屬層;
[0034]5)將步驟4所形成的金屬層腐蝕成設(shè)計的金屬線路,所述金屬線路包括在所述硅層表面的絕緣層上形成的第一金屬線路、在所述TSV深孔的側(cè)壁的絕緣層上形成的第二金屬線路和在所述窗口內(nèi)形成的第三金屬線路;所述第一金屬線路延伸形成設(shè)定大小的圓形接觸點,所述第二金屬線路覆蓋住所述側(cè)壁上的絕緣層,所述第三金屬線路覆蓋住所述底部上的絕緣層,并透入覆蓋住所述窗口,所述金屬焊墊通過所述第一、第二、第三金屬線路與外界進(jìn)行電性聯(lián)通;
[0035]優(yōu)選的,所述阻擋層為鈦金屬層或鈦銅合金層。
[0036]優(yōu)選的,通過光刻顯影、藥液腐蝕和干法刻蝕金屬方式中的至少一種將步驟4所形成的金屬層腐蝕成設(shè)計的金屬線路。
[0037]綜上,本實用新型晶圓級芯片的TSV封裝結(jié)構(gòu),首先,在晶圓芯片單元的硅層、TSV深孔的底部和側(cè)壁上都覆蓋有一層絕緣層;接著,在TSV深孔的底部上覆蓋的絕緣層上開設(shè)有一個窗口,在絕緣層和窗口上覆蓋形成一金屬層,金屬層包括阻擋層和和銅金屬層,阻擋層可為鈦金屬層和鈦銅合金層中的一種;最后,將金屬層腐蝕形成設(shè)計好的金屬線路,從而使金屬焊墊通過金屬線路與外界進(jìn)行電性聯(lián)通。上述結(jié)構(gòu)中,由于銅的導(dǎo)電性比鋁優(yōu)良,導(dǎo)通電路所需要的銅金屬層厚度要遠(yuǎn)小于鋁金屬層,因此使用銅金屬的綜合成本要小于鋁金屬。此外,對于深度較大的TSV深孔的濺鍍,銅金屬的覆蓋性要比鋁金屬優(yōu)良,從而也提高了高深寬比TSV深孔的封裝良率。
[0038]以上實施例是參照附圖,對本實用新型的優(yōu)選實施例進(jìn)行詳細(xì)說明。本領(lǐng)域的技術(shù)人員通過對上述實施例進(jìn)行各種形式上的修改或變更,但不背離本實用新型的實質(zhì)的情況下,都落在本實用新型的保護(hù)范圍之內(nèi)。
【權(quán)利要求】
1.一種晶圓級芯片的TSV封裝結(jié)構(gòu),包括若干個芯片單元(1),每個芯片單元包括硅層(10),所述硅層上形成有若干個TSV深孔(2),每個TSV深孔的底部下方形成有金屬焊墊(3),且所述TSV深孔的最大直徑小于所述金屬焊墊的最小邊長,所述硅層、所述TSV深孔的底部和側(cè)壁上都覆蓋有一層絕緣層(4),其特征在于:所述TSV深孔的底部上覆蓋的絕緣層上開設(shè)有一個窗口(5),所述絕緣層和所述窗口上覆蓋形成一金屬層,所述金屬層腐蝕形成設(shè)計的金屬線路(8),所述金屬焊墊通過所述金屬線路與外界進(jìn)行電性聯(lián)通。
2.根據(jù)權(quán)利要求1所述的晶圓級芯片TSV封裝結(jié)構(gòu),其特征在于:所述TSV深孔貫穿所述硅層,所述TSV深孔為沿其底部到其開口的直徑逐漸變小的斜孔和沿其底部到其開口的直徑均相等的直孔中的一種,且所述TSV深孔的深度不大于所述硅層的厚度。
3.根據(jù)權(quán)利要求2所述的晶圓級芯片TSV封裝結(jié)構(gòu),其特征在于:所述窗口的直徑不大于所述TSV深孔的底部的直徑;所述窗口的深度不小于所述絕緣層的厚度。
4.根據(jù)權(quán)利要求3所述的晶圓級芯片TSV封裝結(jié)構(gòu),其特征在于:所述金屬層包括一層阻擋層(6)和一層銅金屬層(7),所述銅金屬層位于所述阻擋層背向所述絕緣層的一側(cè)。
5.根據(jù)權(quán)利要求4所述的晶圓級芯片TSV封裝結(jié)構(gòu),其特征在于:所述金屬線路包括在所述硅層表面的絕緣層上形成的第一金屬線路、在所述TSV深孔的側(cè)壁的絕緣層上形成的第二金屬線路和在所述窗口內(nèi)形成的第三金屬線路;所述第一金屬線路延伸形成設(shè)定大小的圓形接觸點(9),所述第二金屬線路覆蓋住所述側(cè)壁上的絕緣層,所述第三金屬線路覆蓋住所述底部上的絕緣層,并透入覆蓋住所述窗口,所述金屬焊墊通過所述第一、第二、第三金屬線路與外界進(jìn)行電性聯(lián)通。
6.根據(jù)權(quán)利要求4所述的晶圓級芯片TSV封裝結(jié)構(gòu),其特征在于:所述阻擋層為鈦金屬層或鈦銅合金層。
【文檔編號】H01L23/48GK203787413SQ201420006299
【公開日】2014年8月20日 申請日期:2014年1月6日 優(yōu)先權(quán)日:2014年1月6日
【發(fā)明者】王曄曄, 范俊, 沈建樹, 張春艷, 黃小花, 戴青, 陸明, 廖建亞, 朱琳, 張良 申請人:昆山西鈦微電子科技有限公司