一種移位寄存單元、柵極驅(qū)動裝置、顯示面板和顯示裝置制造方法
【專利摘要】本發(fā)明實施例提供了一種移位寄存單元、柵極驅(qū)動裝置、顯示面板和顯示裝置,用以解決在非工作時間內(nèi),時鐘信號為高電平時移位寄存單元輸出的信號中有較大的噪聲的問題。該移位寄存單元在非工作時間內(nèi),即顯示一幀圖像時,除掃描觸發(fā)信號為高電平的時間段和該移位寄存單元的輸出端為高電平的時間段以外的時間段中,第一下拉驅(qū)動模塊能夠在接收到的時鐘信號為高電平時,或者在接收到的時鐘信號為低電平、且所述移位寄存單元的輸出端為低電平時,將所述移位寄存單元的輸出端與低電平信號端接通,從而將高電平信號耦合到移位寄存單元的輸出端的噪聲釋放到低電平信號端,進而降低該移位寄存單元在非工作時間中輸出的信號中的噪聲。
【專利說明】一種移位寄存單元、柵極驅(qū)動裝置、顯示面板和顯示裝置
【技術(shù)領(lǐng)域】
[0001] 本發(fā)明涉及顯示【技術(shù)領(lǐng)域】,尤其涉及一種移位寄存單元、柵極驅(qū)動裝置、顯示面板 和顯示裝置。
【背景技術(shù)】
[0002] 液晶顯示面板由二維的液晶像素矩陣構(gòu)成,液晶顯示面板的驅(qū)動裝置包括柵極驅(qū) 動裝置和數(shù)據(jù)驅(qū)動裝置,數(shù)據(jù)驅(qū)動裝置將輸入的顯示數(shù)據(jù)按順序鎖存并轉(zhuǎn)換成模擬信號, 依次掃描液晶顯示面板的數(shù)據(jù)線;柵極驅(qū)動裝置包括若干個移位寄存單元,每一級移位寄 存單元的控制信號輸出端的信號都會被傳輸至其上一級移位寄存單元的復(fù)位信號輸入端 以及其下一級移位寄存單元的控制信號輸入端。每級移位寄存單元將輸入的時鐘信號轉(zhuǎn)換 為開啟或關(guān)閉信號從它的控制信號輸出端輸出到與其對應(yīng)的柵極線上。
[0003] 現(xiàn)有的移位寄存單元中典型的結(jié)構(gòu)如圖1所示,圖2為圖1所示的移位寄存單元 的工作時序圖。它的工作原理如下:
[0004] 在第1階段,控制信號輸入端INPUT為高電位,復(fù)位信號輸入端RESETIN為低電 位,晶體管T103導(dǎo)通,晶體管T101、晶體管T102、晶體管T104截至,電容C102通過晶體管 T103充電,因此連接點P處為高電位;
[0005] 在第2階段,控制信號輸入端INPUT為低電位,復(fù)位信號輸入端RESETIN為低電 位,時鐘信號輸入端CLKIN為高電位,晶體管T101導(dǎo)通,因此控制信號輸出端OUTPUT輸出 高電平信號;由于晶體管T102、晶體管T103、晶體管T104截至,連接點P此時浮空,控制信 號輸出端OUTPUT為高電位,通過電容C102向連接點P耦合,所以連接點P處的電位在第一 階段的基礎(chǔ)上繼續(xù)升高;
[0006] 在第3階段,控制信號輸入端INPUT為低電位,復(fù)位信號輸入端RESETIN輸入高電 平信號,晶體管T102和T104導(dǎo)通,晶體管T101、晶體管T103截止,電容C102放電,連接點 P為低電位,由于T102的源極連接低電壓信號輸入端VSSIN,因此,控制信號輸出端OUTPUT 為低電位;
[0007] 在第4階段,控制信號輸入端INPUT為低電位,復(fù)位信號輸入端RESETIN為低電 位,因此,晶體管T101、晶體管T102、晶體管T103和晶體管T104均截至,控制信號輸出端 OUTPUT輸出的信號保持低電位;
[0008] 在第5階段,控制信號輸入端INPUT輸入信號為低電位,復(fù)位信號輸入端RESETIN 為低電位,晶體管T101、晶體管T102、晶體管T103和晶體管T104保持第4階段的狀態(tài),因 此,控制信號輸出端OUTPUT仍為低電位。
[0009] 在這五個階段中,第1階段控制信號輸入端INPUT輸入高電平信號,第2階段控制 信號輸出端OUTPUT輸出高電平信號,完成一次移位,第3階段復(fù)位信號輸入端RESETIN輸 入高電平信號完成復(fù)位操作,因此可以將第1、2、3階段定義為移位寄存單元的工作時間, 第4、5階段定義為移位寄存單元的非工作時間。
[0010] 可以看出,在非工作時間內(nèi),控制信號輸入端INPUT、復(fù)位信號輸入端RESETIN和 控制信號輸出端OUTPUT均為低電平,當(dāng)時鐘信號輸入端CLKIN為高電位時,會通過晶體管 T101的柵極和漏極之間的寄生電容耦合到連接點P,使得晶體管T101的漏電流增大,導(dǎo)致 控制信號輸出端OUTPUT的電位升高,并且由于在非工作時間內(nèi)晶體管T103、晶體管T104 和晶體管T102均截至,控制信號輸出端OUTPUT的電壓無法降低,從而使控制信號輸出端 OUTPUT的輸出信號產(chǎn)生較大的耦合噪聲。
[0011] 綜上所述,現(xiàn)有的移位寄存單元在非工作時間內(nèi),在接收到的時鐘信號為高電平 時,該高電平信號會通過晶體管上的寄生電容耦合到該移位寄存單元的輸出端,而該輸出 端在非工作時間內(nèi)處于浮空狀態(tài),這會使得由高電平信號耦合到移位寄存單元的輸出端的 噪聲無法消除,而該噪聲會隨著移位寄存單元的輸出端的信號一起輸出,導(dǎo)致該移位寄存 單元輸出的信號中有較大的噪聲。
【發(fā)明內(nèi)容】
[0012] 本發(fā)明實施例提供了一種移位寄存單元、柵極驅(qū)動裝置、顯示面板和顯示裝置,用 以解決現(xiàn)有的移位寄存單元在非工作時間內(nèi),時鐘信號為高電平時耦合到移位寄存單元的 輸出端的噪聲無法消除,而導(dǎo)致該移位寄存單元輸出的信號中有較大的噪聲的問題。
[0013] 基于上述問題,本發(fā)明實施例提供的一種移位寄存單元,包括上拉驅(qū)動模塊、第一 下拉驅(qū)動模塊、第二下拉驅(qū)動模塊和輸出模塊:
[0014] 所述上拉驅(qū)動模塊,用于在接收到的掃描觸發(fā)信號為高電平時,將接收到的高電 平信號輸出給所述輸出模塊;
[0015] 所述輸出模塊,用于接收所述上拉驅(qū)動模塊輸出的信號并存儲,并在存儲的信號 為高電平時將接收到的時鐘阻礙信號通過所述移位寄存單元的輸出端輸出;所述掃描觸發(fā) 信號為高電平時,所述時鐘阻礙信號為低電平;
[0016] 所述第一下拉驅(qū)動模塊,用于在接收到的時鐘信號為高電平時,或者在接收到的 時鐘信號為低電平、且所述移位寄存單元的輸出端為低電平時,將所述移位寄存單元的輸 出端與低電平信號端接通;以及在所述移位寄存單元的輸出端為高電平時,將所述移位寄 存單元的輸出端與低電平信號端斷開;所述時鐘信號與所述時鐘阻礙信號互補;
[0017] 所述第二下拉驅(qū)動模塊,用于在接收到的使能信號為高電平時,向所述輸出模塊 輸出低電平信號,以將所述輸出模塊存儲的信號置為低電平;在顯示一幀圖像時,除所述掃 描觸發(fā)信號為高電平的時間段和所述移位寄存單元的輸出端為高電平的時間段以外的時 間段,所述使能信號都為高電平。
[0018] 本發(fā)明實施例提供的一種柵極驅(qū)動裝置,包括多級本發(fā)明實施例提供的移位寄存 單元;除第一級移位寄存單元之外,每一級移位寄存單元接收自身的前一級移位寄存單元 輸出的信號作為掃描觸發(fā)信號;第一級移位寄存單元接收初始觸發(fā)信號作為掃描觸發(fā)信 號。
[0019] 本發(fā)明實施例提供的一種柵極驅(qū)動裝置,包括多級本發(fā)明實施例提供的移位寄存 單元;除第一級移位寄存單元和最后一級移位寄存單元之外,每一級移位寄存單元接收自 身的前一級移位寄存單元輸出的信號作為正向掃描觸發(fā)信號,并接收自身的后一級移位寄 存單元輸出的信號作為反向掃描觸發(fā)信號;第一級移位寄存單元接收第一初始觸發(fā)信號作 為正向掃描觸發(fā)信號,并接收第二級移位寄存單元輸出的信號作為反向掃描觸發(fā)信號;最 后一級移位寄存單元接收第二初始觸發(fā)信號作為反向掃描觸發(fā)信號,最后一級移位寄存單 元接收自身的前一級移位寄存單元輸出的信號作為正向掃描觸發(fā)信號。
[0020] 本發(fā)明實施例提供的一種顯示面板,包括本發(fā)明實施例提供的柵極驅(qū)動裝置。
[0021] 本發(fā)明實施例提供的一種顯示裝置,包括本發(fā)明實施例提供的柵極驅(qū)動裝置。
[0022] 本發(fā)明實施例的有益效果包括:
[0023] 本發(fā)明實施例提供了一種移位寄存單元、柵極驅(qū)動裝置、顯示面板和顯示裝置,由 于在該移位寄存單元的非工作時間內(nèi),即顯示一幀圖像時,除所述掃描觸發(fā)信號為高電平 的時間段和所述移位寄存單元的輸出端為高電平的時間段以外的時間段中,第一下拉驅(qū)動 模塊能夠在接收到的時鐘信號為高電平時,或者在接收到的時鐘信號為低電平、且所述移 位寄存單元的輸出端為低電平時,將所述移位寄存單元的輸出端與低電平信號端接通,從 而將高電平信號耦合到移位寄存單元的輸出端的噪聲釋放到低電平信號端,進而降低該移 位寄存單元在非工作時間中輸出的信號中的噪聲。
【專利附圖】
【附圖說明】
[0024] 圖1為現(xiàn)有技術(shù)中的移位寄存單元的結(jié)構(gòu)示意圖;
[0025] 圖2為圖1所示的移位寄存單元工作時的時序圖;
[0026] 圖3為本發(fā)明實施例一提供的移位寄存單元的結(jié)構(gòu)示意圖;
[0027] 圖4為本發(fā)明實施例二提供的移位寄存單元的結(jié)構(gòu)示意圖;
[0028] 圖5為本發(fā)明實施例三提供的移位寄存單元的結(jié)構(gòu)示意圖;
[0029] 圖6為本發(fā)明實施例四提供的移位寄存單元的結(jié)構(gòu)示意圖;
[0030] 圖7為本發(fā)明實施例五提供的移位寄存單元的結(jié)構(gòu)示意圖;
[0031] 圖8為本發(fā)明實施例六提供的移位寄存單元的結(jié)構(gòu)示意圖;
[0032] 圖9為本發(fā)明實施例七提供的柵極驅(qū)動裝置的結(jié)構(gòu)示意圖;
[0033] 圖10為本發(fā)明實施例八提供的柵極驅(qū)動裝置的結(jié)構(gòu)示意圖;
[0034] 圖11a和圖lib為本發(fā)明實施例提供的不包括雙向掃描模塊的移位寄存單元的工 作時序圖;
[0035] 圖12a和圖12b為本發(fā)明實施例提供的包括雙向掃描模塊的移位寄存單元正向掃 描時的工作時序圖;
[0036] 圖13a和圖13b為本發(fā)明實施例提供的包括雙向掃描模塊的移位寄存單元反向掃 描時的工作時序圖。
【具體實施方式】
[0037] 本發(fā)明實施例提供了一種移位寄存單元、柵極驅(qū)動裝置、顯示面板和顯示裝置,由 于在該移位寄存單元的非工作時間內(nèi),第一下拉驅(qū)動模塊能夠在接收到的時鐘信號為高電 平時,或者在接收到的時鐘信號為低電平、且所述移位寄存單元的輸出端為低電平時,將所 述移位寄存單元的輸出端與低電平信號端接通,從而將高電平信號耦合到移位寄存單元的 輸出端的噪聲釋放到低電平信號端,進而降低該移位寄存單元在非工作時間中輸出的信號 中的噪聲。
[0038] 下面結(jié)合說明書附圖,對本發(fā)明實施例提供的一種移位寄存單元、柵極驅(qū)動裝置、 顯示面板和顯示裝置的【具體實施方式】進行說明。
[0039] 本發(fā)明實施例一提供的一種移位寄存單元,可以采用圖3所示的電路結(jié)構(gòu),圖3所 示的結(jié)構(gòu)包括上拉驅(qū)動模塊31、第一下拉驅(qū)動模塊32、第二下拉驅(qū)動模塊33和輸出模塊 34 :
[0040] 上拉驅(qū)動模塊31,用于在接收到的掃描觸發(fā)信號STS為高電平時,將接收到的高 電平信號輸出給輸出模塊34;
[0041] 輸出模塊34,用于接收上拉驅(qū)動模塊31輸出的信號并存儲,并在存儲的信號為高 電平時將接收到的時鐘阻礙信號CLKB通過該移位寄存單元的輸出端OUT輸出;掃描觸發(fā)信 號STS為高電平時,時鐘阻礙信號CLKB為低電平;
[0042] 第一下拉驅(qū)動模塊32,用于在接收到的時鐘信號CLK為高電平時,將該移位寄存 單元的輸出端OUT與低電平信號端VGLIN接通;并在接收到的時鐘信號CLK為低電平、且該 移位寄存單元的輸出端OUT為低電平時,將該移位寄存單元的輸出端OUT與低電平信號端 VGLIN接通;以及在該移位寄存單元的輸出端OUT為高電平時,將該移位寄存單元的輸出端 OUT與低電平信號端VGLIN斷開;時鐘信號CLK與時鐘阻礙信號CLKB互補,即當(dāng)時鐘信號 CLK為高電平時,時鐘阻礙信號CLKB為低電平,當(dāng)時鐘信號CLK為低電平時,時鐘阻礙信號 CLKB為高電平;
[0043] 第二下拉驅(qū)動模塊33,用于在接收到的使能信號EN為高電平時,向輸出模塊34輸 出低電平信號VGL,以將輸出模塊34存儲的信號置為低電平;在顯示一幀圖像時,除掃描觸 發(fā)信號STS為高電平的時間段和該移位寄存單元的輸出端OUT為高電平的時間段以外的時 間段,使能?目號EN都為1?電平。
[0044] 由于本發(fā)明實施例提供的移位寄存單元能夠在掃描觸發(fā)信號EN為高電平的時間 段和該移位寄存單元的輸出端OUT為高電平的時間段,即輸出模塊34存儲的信號為高電平 的時間段(也就是該移位寄存單元的工作時間)將接收到的時鐘阻礙信號CLKB輸出,并且 在該移位寄存單元的輸出端OUT為高電平時,第一下拉驅(qū)動模塊32能夠?qū)⒃撘莆患拇鎲卧?的輸出端OUT與低電平信號端VGLIN斷開,并且在在該移位寄存單元的非工作時間內(nèi),即顯 示一幀圖像時,除所述掃描觸發(fā)信號為高電平的時間段和所述移位寄存單元的輸出端為高 電平的時間段以外的時間段中,第二下拉驅(qū)動模塊33能夠?qū)⒃撘莆患拇鎲卧妮敵龆薕UT 與低電平信號端VGLIN接通,從而將輸出模塊34存儲的信號置為低電平,使得輸出模塊34 不再將接收到的時鐘阻礙信號CLKB輸出,因此該移位寄存單元能夠完成逐條掃描柵極線 的功能(每個移位寄存單元的輸出端OUT分別連接一條不同的柵極線)。
[0045] 并且由于在該移位寄存單元的非工作時間,第一下拉驅(qū)動模塊32能夠在接收到 的時鐘信號CLK為高電平時,將該移位寄存單元的輸出端OUT與低電平信號端VGLIN接通, 并在接收到的時鐘信號CLK為低電平、且該移位寄存單元的輸出端OUT為低電平時,將該移 位寄存單元的輸出端OUT與低電平信號端VGLIN接通,從而將由高電平信號耦合到該移位 寄存單元的輸出端OUT的噪聲釋放到低電平信號端VGLIN,進而降低該移位寄存單元在非 工作時間中輸出的信號中的噪聲。其中,低電平信號端VGLIN輸出低電平信號VGL。
[0046] 較佳地,本發(fā)明實施例二提供的移位寄存單元可以采用圖4所示的電路結(jié)構(gòu)。與 圖3所示的移位寄存單元相比,圖4所示的移位寄存單元還包括雙向掃描模塊35 ;
[0047] 雙向掃描模塊35,用于在接收到的正向掃描信號FSS為高電平、且接收到的正向 掃描觸發(fā)信號FSTS為高電平時,向上拉驅(qū)動模塊31輸出高電平的掃描觸發(fā)信號STS ;或者 在接收到的反向掃描信號BSS為高電平、且接收到的反向掃描觸發(fā)信號BSTS為高電平時, 向上拉驅(qū)動模塊31輸出高電平的掃描觸發(fā)信號STS。
[0048] 本發(fā)明實施例三提供的移位寄存單元,如圖5所示,其中,第二下拉驅(qū)動模塊33包 括第三晶體管M3 ;
[0049] 第三晶體管M3的柵極接收使能信號EN,第三晶體管的第一極連接低電平信號端 VGLIN,第三晶體管M3用于在使能信號EN的控制下通過第三晶體管M3的第二極輸出低電 平信號VGL,即第三晶體管M3用于在使能信號EN為高電平時導(dǎo)通,從而通過第三晶體管M3 的第二極輸出低電平信號VGL,并在使能信號EN為低電平時關(guān)斷,從而不再輸出低電平信 號 VGL。
[0050] 在圖5所示的移位寄存單元中,上拉驅(qū)動模塊31包括第四晶體管M4 ;第四晶體管 M4的柵極接收掃描觸發(fā)信號STS,第四晶體管M4的第一極接收高電平信號VGH,第四晶體管 用于在掃描觸發(fā)信號STS的控制下通過第四晶體管M4的第二極輸出高電平信號VGH,即第 四晶體管用于在掃描觸發(fā)信號STS為高電平時導(dǎo)通,從而通過第四晶體管M4的第二極輸出 高電平信號VGH,并在掃描觸發(fā)信號STS為低電平時關(guān)斷,從而不再輸出高電平信號VGH。
[0051] 在圖5所示的移位寄存單元中,第一下拉驅(qū)動模塊32包括第六晶體管M6、第七晶 體管M7和第八晶體管M8 ;
[0052] 第六晶體管M6的柵極接收時鐘信號CLK,第六晶體管M6的第一極與第六晶體管 M6的柵極相連,第六晶體管M6的第二極分別連接第七晶體管M7的第一極和第八晶體管M8 的柵極,第七晶體管M7的柵極連接該移位寄存單元的輸出端0UT,第七晶體管M7的第二極 接收低電平信號VGL (在圖5中,第七晶體管M7的第二極連接低電平信號端VGLIN),第八晶 體管M8的第一極連接該移位寄存單元的輸出端0UT,第八晶體管M8的第二極接收低電平信 號VGL(在圖5中,第八晶體管M8的第二極連接低電平信號端VGLIN)。
[0053] 其中,第六晶體管M6用于在時鐘信號CLK為高電平時導(dǎo)通,以通過第六晶體管M6 的第二極輸出高電平信號,并在時鐘信號CLK為低電平時關(guān)斷;第七晶體管M7在該移位寄 存單元的輸出端為高電平時導(dǎo)通,從而將第八晶體管M8的柵極置為低電平,使得第八晶體 管M8關(guān)斷;并在該移位寄存單元的輸出端為低電平時關(guān)斷;第八晶體管M8用于在第六晶 體管M6導(dǎo)通、且第七晶體管M7關(guān)斷時導(dǎo)通,從而將該移位寄存單元的輸出端OUT與低電平 信號端VGLIN接通,并在第六晶體管M6關(guān)斷、且第七晶體管M7導(dǎo)通時關(guān)斷,從而將該移位 寄存單元的輸出端OUT與低電平信號端VGLIN斷開,以及在第六晶體管M6關(guān)斷、且第七晶 體管M7關(guān)斷時根據(jù)第八晶體管M8上的寄生電容存儲的信號(存儲的信號為高電平信號) 導(dǎo)通,從而將該移位寄存單元的輸出端OUT與低電平信號端VGLIN接通。
[0054] 在圖5所示的移位寄存單元中,輸出模塊34包括第十晶體管M10和第一電容C1 ; 第十晶體管M10的柵極分別接收上拉驅(qū)動模塊31輸出的信號和第二下拉驅(qū)動單元33輸出 的信號,第十晶體管M10的第一極接收時鐘阻礙信號CLKB,第十晶體管M10的第二極為該移 位寄存單元的輸出端OUT ;第一電容C1的一端連接第十晶體管M10的柵極,第一電容C1的 另一端連接該移位寄存單元的輸出端OUT。
[0055] 其中,第十晶體管M10用于在其柵極的信號(即第一電容Cl存儲的信號)為高電 平時,將接收到的時鐘阻礙信號CLKB通過該移位寄存單元的輸出端OUT輸出,并在其柵極 的信號為低電平時,不再將接收到的時鐘阻礙信號CLKB輸出。第一電容Cl用于存儲第十 晶體管M10的柵極上的信號。
[0056] 本發(fā)明實施例四提供的移位寄存單元如圖6所示。圖6所示的移位寄存單元的結(jié) 構(gòu)與圖5所示的移位寄存單元的結(jié)構(gòu)相比,上拉驅(qū)動模塊31中還包括第五晶體管M5 ;第五 晶體管M5的柵極接收高電平信號VGH,第五晶體管M5的第一極連接第四晶體管M4的第二 極,第五晶體管M5用于將第四晶體管M4的第二極上的信號通過第五晶體管M5的第二極輸 出給輸出模塊34。此時,圖6中的第二下拉驅(qū)動模塊33在接收到的使能信號EN為高電平 時通過上拉驅(qū)動模塊31向輸出模塊34輸出低電平信號。
[0057] 由于第五晶體管M5的柵極接收高電平信號VGH,因此,第五晶體管M5-直導(dǎo)通。
[0058] 圖6所示的移位寄存單元的結(jié)構(gòu)與圖5所示的移位寄存單元的結(jié)構(gòu)相比,第一下 拉驅(qū)動模塊32還包括第九晶體管M9 ;第九晶體管M9的柵極接收掃描觸發(fā)信號STS,第九 晶體管M9的第一極連接第六晶體管M6的第二極,第九晶體管M9的第二極接收低電平信號 VGL (圖6中第九晶體管M9的第二極與低電平信號端VGLIN相連);第六晶體管M6的尺寸 與第九晶體管M9的尺寸之比為預(yù)設(shè)值,從而使得在第六晶體管M6與第九晶體管M9均導(dǎo)通 時,第八晶體管M8的柵極為高電平,使得第八晶體管M8導(dǎo)通。
[0059] 圖6所示的移位寄存單元的結(jié)構(gòu)與圖5所示的移位寄存單元的結(jié)構(gòu)相比,輸出模 塊34中還包括第二電容C2,第二電容C2的一端連接第十晶體管M10的柵極,第二電容C2 的另一端接收低電平信號VGL,在圖6中,第二電容C2的另一端與低電平信號端VGLIN相 連。
[0060] 當(dāng)然,在圖5所示的移位寄存單元的結(jié)構(gòu)的基礎(chǔ)上可以增加第五晶體管M5、第九 晶體管M9或者第二電容C2這三者中的任意一個或者任意兩個。增加的第五晶體管M5、第 九晶體管M9、第二電容C2的連接關(guān)系可以參考圖6所示的移位寄存單元。
[0061] 目前,由于在某些特殊情況下,需要對顯示面板顯示的畫面進行180°翻轉(zhuǎn),此時 顯示面板中的移位寄存單元要能夠?qū)崿F(xiàn)雙向掃描,即液晶面板中的移位寄存單元為雙向掃 描移位寄存單元。
[0062] 因此,本發(fā)明實施例五提供的移位寄存單元如圖7所示。圖7所示的移位寄存單 元的結(jié)構(gòu)與圖5所示的移位寄存單元的結(jié)構(gòu)相比,還包括雙向掃描模塊35,雙向掃描模塊 35包括第一晶體管Ml和第二晶體管M2 ;第一晶體管Ml的柵極接收正向掃描信號FSS,第一 晶體管Ml的第一極接收正向掃描觸發(fā)信號FSTS,第一晶體管Ml用于在正向掃描信號FSS 的控制下通過第一晶體管Ml的第二極輸出掃描觸發(fā)信號FSTS ;即第一晶體管Ml用于在正 向掃描信號FSS為高電平時導(dǎo)通,從而將接收到的正向掃描觸發(fā)信號FSTS通過第一晶體管 Ml的第二極輸出,并在正向掃描信號FSS為低電平時關(guān)斷;
[0063] 第二晶體管M2的柵極接收反向掃描信號BSS,第二晶體管M2的第一極接收反向掃 描觸發(fā)信號BSTS,第二晶體管M2用于在反向掃描信號BSS的控制下通過第二晶體管M2的 第二極輸出掃描觸發(fā)信號BSTS ;即第二晶體管M2用于在反向掃描信號BSS為高電平時導(dǎo) 通,從而將接收到的反向掃描觸發(fā)信號BSTS通過第二晶體管M2的第二極輸出,并在反向掃 描信號BSS為低電平時關(guān)斷。
[0064] 本發(fā)明實施例六提供的移位寄存單元如圖8所示。圖8所示的移位寄存單元的結(jié) 構(gòu)與圖6所示的移位寄存單元的結(jié)構(gòu)相比,還包括雙向掃描模塊35,其中,圖8中的雙向掃 描模塊35的結(jié)構(gòu)與圖7中的雙向掃描模塊35的結(jié)構(gòu)相同,在此不再贅述。
[0065] 當(dāng)然,在圖7所示的移位寄存單元的結(jié)構(gòu)的基礎(chǔ)上可以增加第五晶體管M5、第九 晶體管M9或者第二電容C2這三者中的任意一個或者任意兩個。增加的第五晶體管M5、第 九晶體管M9、第二電容C2的連接關(guān)系可以參考圖8所示的移位寄存單元。
[0066] 對于液晶顯示領(lǐng)域或者有機發(fā)光二極管(Organic Light-Emitting Diode, 0LED) 領(lǐng)域的晶體管來說,漏極和源極沒有明確的區(qū)別,因此本發(fā)明實施例中所提到的晶體管的 第一極可以為晶體管的源極(或漏極),晶體管的第二極可以為晶體管的漏極(或源極)。 如果晶體管的源極為第一極,那么該晶體管的漏極為第二極;如果晶體管的漏極為第一極, 那么晶體管的源極為第二極。
[0067] 本發(fā)明實施例七提供的柵極驅(qū)動裝置如圖9所示,其中的每一級移位寄存單元為 本發(fā)明實施例一、實施例三或者實施例四提供的移位寄存單元,即移位寄存單元中不包括 雙向掃描模塊。該柵極驅(qū)動裝置包括多級移位寄存單元SR ;除第一級移位寄存單元SR1 之外,每一級移位寄存單元接收自身的前一級移位寄存單元輸出的信號作為掃描觸發(fā)信號 STS,即第η級移位寄存單元SRn接收第n-1級移位寄存單元SRn-Ι輸出的信號OUTn作為掃 描觸發(fā)信號STS ;第一級移位寄存單元SR1接收初始觸發(fā)信號STV作為掃描觸發(fā)信號STS。 [0068] 本發(fā)明實施例八提供的柵極驅(qū)動裝置如圖10所示,其中的每一級移位寄存單元 為本發(fā)明實施例二、實施例五或者實施例六提供的移位寄存單元,即移位寄存單元中包括 雙向掃描模塊。該柵極驅(qū)動裝置包括多級移位寄存單元;除第一級移位寄存單元SR1和最 后一級移位寄存單元SRN之外,每一級移位寄存單元接收自身的前一級移位寄存單元輸出 的信號作為正向掃描觸發(fā)信號FSTS,并接收自身的后一級移位寄存單元輸出的信號作為反 向掃描觸發(fā)信號BSTS,即第η級移位寄存單元SRn接收第n-1級移位寄存單元SRn-Ι輸出 的信號OUTn-Ι作為正向掃描觸發(fā)信號FSTS,并接收第n+1級移位寄存單元SRn+Ι輸出的信 號OUTn+1作為反向掃描觸發(fā)信號BSTS ;第一級移位寄存單元SR1接收第一初始觸發(fā)信號 STV1作為正向掃描觸發(fā)信號FSTS,并接收第二級移位寄存單元SR2輸出的信號0UT2作為 反向掃描觸發(fā)信號BSTS ;最后一級移位寄存單元SRN接收第二初始觸發(fā)信號STV2作為反 向掃描觸發(fā)信號BSTS,最后一級移位寄存單元SRN接收自身的前一級移位寄存單元SRN-1 輸出的信號0UTN-1作為正向掃描觸發(fā)信號FSTS。
[0069] 此時,當(dāng)正向掃描信號FSS為高電平、反向掃描信號BSS為低電平時,本發(fā)明實施 例八提供的柵極驅(qū)動裝置正向掃描,當(dāng)正向掃描信號FSS為低電平、反向掃描信號BSS為高 電平時,本發(fā)明實施例八提供的柵極驅(qū)動裝置反向掃描。
[0070] 在本發(fā)明實施例七或者實施例八提供的柵極驅(qū)動裝置中,相鄰的兩級移位寄存單 元接收到的時鐘信號CLK互補,并且接收到的時鐘阻礙信號CLKB互補,也就是說第η級移 位寄存單元的輸出模塊34接收時鐘阻礙信號CLKB,第η級移位寄存單元的第一下拉驅(qū)動模 塊32接收時鐘信號CLK,那么第n+1級移位寄存單元的輸出模塊34接收時鐘信號CLK,第 n+1級移位寄存單元的第一下拉驅(qū)動模塊32接收時鐘阻礙信號CLKB。
[0071] 為了進一步說明本發(fā)明實施例提供的移位寄存單元和柵極驅(qū)動裝置,下面結(jié)合時 序圖說明其工作原理。
[0072] 當(dāng)本發(fā)明實施例提供的移位寄存單元中不包括雙向掃描模塊時,其工作時序圖如 圖11a或圖lib所示,可以分為四個階段。
[0073] 第1階段:掃描觸發(fā)信號STS為高電平,第四晶體管M4導(dǎo)通,如果移位寄存單元 中僅包括第一電容C1,那么第一電容C1通過第四晶體管M4充電(如果移位寄存單元還包 括第五晶體管M5,那么第一電容C1通過第四晶體管M4和第五晶體管M5充電),如果移位 寄存單元中包括第一電容C1和第二電容C2,那么第一電容C1和第二電容C2均通過第四 晶體管M4充電(如果移位寄存單元還包括第五晶體管M5,那么第一電容C1和第二電容C2 均通過第四晶體管M4和第五晶體管M5充電),而由于使能信號EN為低電平,因此,第三晶 體管M3關(guān)斷,這使得上拉結(jié)點PU(即第十晶體管M10的柵極)的電位被拉至高電位,第十 晶體管M10開啟,由于此時時鐘阻礙信號CLKB為低電平,因此,該移位寄存單元的輸出端為 低電平;時鐘信號CLK為高電平,第六晶體管M6導(dǎo)通,由于此時該移位寄存單元的輸出端為 低電平,因此,第七晶體管M7關(guān)斷,若移位寄存單元中不包括第九晶體管M9,那么第六晶體 管M6將第八晶體管M8的柵極,即下拉結(jié)點拉至高電位(如圖11a所示),因此,第八晶 體管M8導(dǎo)通;若移位寄存單元中包括第九晶體管M9,雖然第九晶體管M9在掃描觸發(fā)信號 STS為高電平時導(dǎo)通,但是,由于第六晶體管M6的尺寸與第九晶體管M9的尺寸之比能夠使 得在第六晶體管M6和第九晶體管M9均導(dǎo)通時,第八晶體管M8的柵極,即下拉結(jié)點的電 壓為高電平(如圖lib所示),因此,第八晶體管M8導(dǎo)通;從而使得該移位寄存單元的輸出 端OUT與低電平信號端VGLIN接通,該移位寄存單元的輸出端OUT為低電平。
[0074] 第2階段:掃描觸發(fā)信號STS為低電平,第四晶體管M4關(guān)斷,但由于第一電容C1 的存儲作用,(若移位寄存單兀中還包括第二電容C2,則由于第一電容C1和第二電容C2的 存儲作用),上拉結(jié)點PU的電位保持高電位,第十晶體管M10導(dǎo)通,由于此時時鐘阻礙信號 CLKB為高電平,因此,該移位寄存單元的輸出端OUT為高電平,而由于使能信號EN為低電 平,因此,第三晶體管M3關(guān)斷,因此,在第一電容C1的自舉作用下(若移位寄存單元中還包 括第二電容C2,則是在第一電容C1和第二電容C2的自舉作用下),上拉結(jié)點PU的電位在 第1階段的基礎(chǔ)上繼續(xù)升高;時鐘信號CLK為低電平,第六晶體管M6關(guān)斷,由于此時該移位 寄存單元的輸出端OUT為高電平,因此,第七晶體管M7導(dǎo)通,若移位寄存單元中不包括第九 晶體管M9,那么第七晶體管M7將第八晶體管M8的柵極拉至低電位,因此,第八晶體管M8關(guān) 斷;若移位寄存單元中包括第九晶體管M9,但是在第2階段掃描觸發(fā)信號STS為低電平,因 此,第九晶體管M9關(guān)斷,第七晶體管M7依然能將第八晶體管M8的柵極,即下拉結(jié)點拉 至低電位,因此,第八晶體管M8關(guān)斷;從而使得該移位寄存單元的輸出端OUT與低電平信號 端VGLIN斷開,保證該移位寄存單元的輸出端OUT為高電平。
[0075] 第3階段:使能信號EN為高電平,第三晶體管M3導(dǎo)通,因此,上拉結(jié)點PU通過第三 晶體管M3與低電平信號端VGLIN接通(如果移位寄存單元還包括第五晶體管M5,那么上拉 結(jié)點PU通過第三晶體管M3和第五晶體管M5與低電平信號端VGLIN接通),從而將第一電 容C1上存儲的高電平信號釋放掉(若移位寄存單元中包括第一電容C1和第二電容C2,則 第一電容C1和第二電容C2上存儲的高電平信號釋放掉),使得上拉結(jié)點PU的電位被置為 低電平,第十晶體管M10關(guān)斷;而由于在第3階段,時鐘信號CLK為高電平,因此,第六晶體 管M6導(dǎo)通,若移位寄存單元中不包括第九晶體管M9,那么第六晶體管M6將第八晶體管M8 的柵極,即下拉結(jié)點ro拉至高電位,并且第八晶體管M8的寄生電容會存儲下拉結(jié)點ro的 信號,因此,第八晶體管M8導(dǎo)通;若移位寄存單元中包括第九晶體管M9,但由于在第3階段 掃描觸發(fā)信號STS為低電平,因此,第九晶體管M9關(guān)斷,第六晶體管M6依然能將下拉結(jié)點 ro的電壓置為高電平,因此,第八晶體管M8導(dǎo)通;從而使得該移位寄存單元的輸出端OUT 與低電平信號端VGLIN接通,該移位寄存單元的輸出端OUT為低電平。
[0076] 第4階段:使能信號EN為高電平,第三晶體管M3導(dǎo)通,因此,上拉結(jié)點PU通過第 三晶體管M3與低電平信號端VGLIN接通(如果移位寄存單元還包括第五晶體管M5,那么上 拉結(jié)點PU通過第三晶體管M3和第五晶體管M5與低電平信號端VGLIN接通),上拉結(jié)點PU 保持低電位;而由于在第4階段,時鐘信號CLK為低電平,因此,第六晶體管M6關(guān)斷,若移位 寄存單元中不包括第九晶體管M9,由于第八晶體管M8上的寄生電容的存儲作用,下拉結(jié)點 維持高電位,因此,第八晶體管M8導(dǎo)通;若移位寄存單元中包括第九晶體管M9,但由于在 第4階段掃描觸發(fā)信號STS為低電平,因此,第九晶體管M9關(guān)斷,由于第八晶體管M8上的 寄生電容的存儲作用,下拉結(jié)點ro維持高電位,因此,第八晶體管M8導(dǎo)通;從而使得該移位 寄存單元的輸出端OUT與低電平信號端VGLIN接通,該移位寄存單元的輸出端OUT為低電 平。
[0077] 之后,依次重復(fù)第3階段和第4階段,直至本發(fā)明實施例提供的移位寄存單元接收 到的掃描觸發(fā)信號STS為高電平后再開始重新執(zhí)行第1階段。這樣在第3階段和第4階 段,即本發(fā)明實施例提供的移位寄存單元的非工作時間內(nèi),由于第八晶體管M8導(dǎo)通,因此, 移位寄存單元的輸出端OUT的噪聲可以釋放到低電平信號端VGLIN,從而降低該移位寄存 單兀在非工作時間中輸出的信號中的噪聲。
[0078] 當(dāng)本發(fā)明實施例提供的移位寄存單元中包括雙向掃描模塊時,且正向掃描信號 FSS為高電平、反向掃描信號BSS為低電平時,其工作時序圖如圖12a或圖12b所示,可以分 為四個階段。正向掃描時,由于正向掃描信號FSS為高電平,因此,第一晶體管Ml導(dǎo)通,從 而將正向掃描觸發(fā)信號FSTS傳輸至第四晶體管M4的柵極;而由于反向掃描信號BSS為低 電平,因此,第二晶體管M2關(guān)斷。
[0079] 第1階段:正向掃描觸發(fā)信號FSTS為高電平,第四晶體管M4導(dǎo)通,如果移位寄存 單元中僅包括第一電容C1,那么第一電容C1通過第四晶體管M4充電(如果移位寄存單元 還包括第五晶體管M5,那么第一電容C1通過第四晶體管M4和第五晶體管M5充電),如果 移位寄存單兀中包括第一電容C1和第二電容C2,那么第一電容C1和第二電容C2均通過第 四晶體管M4充電(如果移位寄存單元還包括第五晶體管M5,那么第一電容C1和第二電容 C2均通過第四晶體管M4和第五晶體管M5充電),而由于使能信號EN為低電平,因此,第三 晶體管M3關(guān)斷,這使得上拉結(jié)點PU(即第十晶體管M10的柵極)的電位被拉至高電位,第 十晶體管M10開啟,由于此時時鐘阻礙信號CLKB為低電平,因此,該移位寄存單元的輸出端 OUT為低電平;時鐘信號CLK為高電平,第六晶體管M6導(dǎo)通,由于此時該移位寄存單元的輸 出端為低電平,因此,第七晶體管M7關(guān)斷,若移位寄存單元中不包括第九晶體管M9,那么第 六晶體管M6將第八晶體管M8的柵極,即下拉結(jié)點拉至高電位(如圖12a所示),因此, 第八晶體管M8導(dǎo)通;若移位寄存單元中包括第九晶體管M9,雖然第九晶體管M9在正向掃 描觸發(fā)信號FSTS為高電平時導(dǎo)通,但是,由于第六晶體管M6的尺寸與第九晶體管M9的尺 寸之比能夠使得在第六晶體管M6和第九晶體管M9均導(dǎo)通時,第八晶體管M8的柵極,即下 拉結(jié)點的電壓為高電平(如圖12b所示),因此,第八晶體管M8導(dǎo)通;從而使得該移位 寄存單元的輸出端OUT與低電平信號端VGLIN接通,該移位寄存單元的輸出端OUT為低電 平。
[0080] 第2階段:正向掃描觸發(fā)信號FSTS為低電平,第四晶體管M4關(guān)斷,但由于第一電 容C1的存儲作用,(若移位寄存單元中還包括第二電容C2,則由于第一電容C1和第二電容 C2的存儲作用),上拉結(jié)點PU的電位保持高電位,第十晶體管M10導(dǎo)通,由于此時時鐘阻礙 信號CLKB為高電平,因此,該移位寄存單元的輸出端OUT為高電平,而由于使能信號EN為 低電平,因此,第三晶體管M3關(guān)斷,因此,在第一電容C1的自舉作用下(若移位寄存單元中 還包括第二電容C2,則是在第一電容C1和第二電容C2的自舉作用下),上拉結(jié)點PU的電 位在第1階段的基礎(chǔ)上繼續(xù)升高;時鐘信號CLK為低電平,第六晶體管M6關(guān)斷,由于此時該 移位寄存單元的輸出端OUT為高電平,因此,第七晶體管M7導(dǎo)通,若移位寄存單元中不包括 第九晶體管M9,那么第七晶體管M7將第八晶體管M8的柵極拉至低電位,因此,第八晶體管 M8關(guān)斷;若移位寄存單元中包括第九晶體管M9,但是在第2階段正向掃描觸發(fā)信號FSTS為 低電平,因此,第九晶體管M9關(guān)斷,第七晶體管M7依然能將第八晶體管M8的柵極,即下拉 結(jié)點ro拉至低電位,因此,第八晶體管M8關(guān)斷;從而使得該移位寄存單元的輸出端OUT與 低電平信號端VGLIN斷開,保證該移位寄存單元的輸出端OUT為高電平。
[0081] 第3階段:使能信號EN為高電平,第三晶體管M3導(dǎo)通,因此,上拉結(jié)點PU通過第 三晶體管M3與低電平信號端VGLIN接通(如果移位寄存單元還包括第五晶體管M5,那么上 拉結(jié)點PU通過第三晶體管M3和第五晶體管M5與低電平信號端VGLIN接通),從而將第一 電容C1上存儲的高電平信號釋放掉(若移位寄存單兀中包括第一電容C1和第二電容C2, 則第一電容C1和第二電容C2上存儲的高電平信號釋放掉),使得上拉結(jié)點PU的電位被置 為低電平,第十晶體管M10關(guān)斷;而由于在第3階段,時鐘信號CLK為高電平,因此,第六晶 體管M6導(dǎo)通,若移位寄存單元中不包括第九晶體管M9,那么第六晶體管M6將第八晶體管 M8的柵極,即下拉結(jié)點ro拉至高電位,并且第八晶體管M8的寄生電容會存儲下拉結(jié)點ro 的信號,因此,第八晶體管M8導(dǎo)通;若移位寄存單元中包括第九晶體管M9,但由于在第3階 段正向掃描觸發(fā)信號FSTS為低電平,因此,第九晶體管M9關(guān)斷,第六晶體管M6依然能將下 拉結(jié)點ro的電壓置為高電平,因此,第八晶體管M8導(dǎo)通;從而使得該移位寄存單元的輸出 端OUT與低電平信號端VGLIN接通,該移位寄存單元的輸出端OUT為低電平。
[0082] 第4階段:使能信號EN為高電平,第三晶體管M3導(dǎo)通,因此,上拉結(jié)點PU通過第 三晶體管M3與低電平信號端VGLIN接通(如果移位寄存單元還包括第五晶體管M5,那么上 拉結(jié)點PU通過第三晶體管M3和第五晶體管M5與低電平信號端VGLIN接通),上拉結(jié)點PU 保持低電位;而由于在第4階段,時鐘信號CLK為低電平,因此,第六晶體管M6關(guān)斷,若移位 寄存單元中不包括第九晶體管M9,由于第八晶體管M8上的寄生電容的存儲作用,下拉結(jié)點 維持高電位,因此,第八晶體管M8導(dǎo)通;若移位寄存單元中包括第九晶體管M9,但由于在 第4階段正向掃描觸發(fā)信號FSTS為低電平,因此,第九晶體管M9關(guān)斷,由于第八晶體管M8 上的寄生電容的存儲作用,下拉結(jié)點ro維持高電位,因此,第八晶體管M8導(dǎo)通;從而使得該 移位寄存單元的輸出端OUT與低電平信號端VGLIN接通,該移位寄存單元的輸出端OUT為 低電平。
[0083] 之后,依次重復(fù)第3階段和第4階段,直至本發(fā)明實施例提供的移位寄存單元接收 到的正向掃描觸發(fā)信號FSTS為高電平后再開始重新執(zhí)行第1階段。這樣在第3階段和第 4階段,即本發(fā)明實施例提供的移位寄存單元的非工作時間內(nèi),由于第八晶體管M8導(dǎo)通,因 此,移位寄存單元的輸出端OUT的噪聲可以釋放到低電平信號端VGLIN,從而降低該移位寄 存單元在非工作時間中輸出的信號中的噪聲。
[0084] 當(dāng)本發(fā)明實施例提供的移位寄存單元中包括雙向掃描模塊時,且正向掃描信號 FSS為低電平、反向掃描信號BSS為高電平時,其工作時序圖如圖13a或圖13b所示,可以分 為四個階段。反向掃描時,由于反向掃描信號BSS為高電平,因此,第二晶體管M2導(dǎo)通,從 而將反向掃描觸發(fā)信號BSTS傳輸至第四晶體管M4的柵極;而由于正向掃描信號FSS為低 電平,因此,第一晶體管Ml關(guān)斷。
[0085] 第1階段:反向掃描觸發(fā)信號BSTS為高電平,第四晶體管M4導(dǎo)通,如果移位寄存 單元中僅包括第一電容C1,那么第一電容C1通過第四晶體管M4充電(如果移位寄存單元 還包括第五晶體管M5,那么第一電容C1通過第四晶體管M4和第五晶體管M5充電),如果 移位寄存單兀中包括第一電容C1和第二電容C2,那么第一電容C1和第二電容C2均通過第 四晶體管M4充電(如果移位寄存單元還包括第五晶體管M5,那么第一電容C1和第二電容 C2均通過第四晶體管M4和第五晶體管M5充電),而由于使能信號EN為低電平,因此,第三 晶體管M3關(guān)斷,這使得上拉結(jié)點PU(即第十晶體管M10的柵極)的電位被拉至高電位,第 十晶體管M10開啟,由于此時時鐘阻礙信號CLKB為低電平,因此,該移位寄存單元的輸出端 OUT為低電平;時鐘信號CLK為高電平,第六晶體管M6導(dǎo)通,由于此時該移位寄存單元的輸 出端為低電平,因此,第七晶體管M7關(guān)斷,若移位寄存單元中不包括第九晶體管M9,那么第 六晶體管M6將第八晶體管M8的柵極,即下拉結(jié)點拉至高電位(如圖13a所示),因此, 第八晶體管M8導(dǎo)通;若移位寄存單元中包括第九晶體管M9,雖然第九晶體管M9在反向掃 描觸發(fā)信號BSTS為高電平時導(dǎo)通,但是,由于第六晶體管M6的尺寸與第九晶體管M9的尺 寸之比能夠使得在第六晶體管M6和第九晶體管M9均導(dǎo)通時,第八晶體管M8的柵極,即下 拉結(jié)點的電壓為高電平(如圖13b所示),因此,第八晶體管M8導(dǎo)通;從而使得該移位 寄存單元的輸出端OUT與低電平信號端VGLIN接通,該移位寄存單元的輸出端OUT為低電 平。
[0086] 第2階段:反向掃描觸發(fā)信號BSTS為低電平,第四晶體管M4關(guān)斷,但由于第一電 容C1的存儲作用,(若移位寄存單元中還包括第二電容C2,則由于第一電容C1和第二電容 C2的存儲作用),上拉結(jié)點PU的電位保持高電位,第十晶體管M10導(dǎo)通,由于此時時鐘阻礙 信號CLKB為高電平,因此,該移位寄存單元的輸出端OUT為高電平,而由于使能信號EN為 低電平,因此,第三晶體管M3關(guān)斷,因此,在第一電容C1的自舉作用下(若移位寄存單元中 還包括第二電容C2,則是在第一電容C1和第二電容C2的自舉作用下),上拉結(jié)點PU的電 位在第1階段的基礎(chǔ)上繼續(xù)升高;時鐘信號CLK為低電平,第六晶體管M6關(guān)斷,由于此時該 移位寄存單元的輸出端OUT為高電平,因此,第七晶體管M7導(dǎo)通,若移位寄存單元中不包括 第九晶體管M9,那么第七晶體管M7將第八晶體管M8的柵極拉至低電位,因此,第八晶體管 M8關(guān)斷;若移位寄存單元中包括第九晶體管M9,但是在第2階段反向掃描觸發(fā)信號BSTS為 低電平,因此,第九晶體管M9關(guān)斷,第七晶體管M7依然能將第八晶體管M8的柵極,即下拉 結(jié)點ro拉至低電位,因此,第八晶體管M8關(guān)斷;從而使得該移位寄存單元的輸出端OUT與 低電平信號端VGLIN斷開,保證該移位寄存單元的輸出端OUT為高電平。
[0087] 第3階段:使能信號EN為高電平,第三晶體管M3導(dǎo)通,因此,上拉結(jié)點PU通過第 三晶體管M3與低電平信號端VGLIN接通(如果移位寄存單元還包括第五晶體管M5,那么上 拉結(jié)點PU通過第三晶體管M3和第五晶體管M5與低電平信號端VGLIN接通),從而將第一 電容Cl上存儲的高電平信號釋放掉(若移位寄存單兀中包括第一電容Cl和第二電容C2, 則第一電容Cl和第二電容C2上存儲的高電平信號釋放掉),使得上拉結(jié)點PU的電位被置 為低電平,第十晶體管M10關(guān)斷;而由于在第3階段,時鐘信號CLK為高電平,因此,第六晶 體管M6導(dǎo)通,若移位寄存單元中不包括第九晶體管M9,那么第六晶體管M6將第八晶體管 M8的柵極,即下拉結(jié)點ro拉至高電位,并且第八晶體管M8的寄生電容會存儲下拉結(jié)點ro 的信號,因此,第八晶體管M8導(dǎo)通;若移位寄存單元中包括第九晶體管M9,但由于在第3階 段反向掃描觸發(fā)信號BSTS為低電平,因此,第九晶體管M9關(guān)斷,第六晶體管M6依然能將下 拉結(jié)點ro的電壓置為高電平,因此,第八晶體管M8導(dǎo)通;從而使得該移位寄存單元的輸出 端OUT與低電平信號端VGLIN接通,該移位寄存單元的輸出端OUT為低電平。
[0088] 第4階段:使能信號EN為高電平,第三晶體管M3導(dǎo)通,因此,上拉結(jié)點PU通過第 三晶體管M3和第五晶體管M5與低電平信號端VGLIN接通(如果移位寄存單元還包括第五 晶體管M5,那么上拉結(jié)點PU通過第三晶體管M3和第五晶體管M5與低電平信號端VGLIN接 通),上拉結(jié)點保持低電位;而由于在第4階段,時鐘信號CLK為低電平,因此,第六晶體管 M6關(guān)斷,若移位寄存單元中不包括第九晶體管M9,由于第八晶體管M8上的寄生電容的存儲 作用,下拉結(jié)點ro維持高電位,因此,第八晶體管M8導(dǎo)通;若移位寄存單元中包括第九晶體 管M9,但由于在第4階段反向掃描觸發(fā)信號BSTS為低電平,因此,第九晶體管M9關(guān)斷,由于 第八晶體管M8上的寄生電容的存儲作用,下拉結(jié)點維持高電位,因此,第八晶體管M8導(dǎo) 通;從而使得該移位寄存單元的輸出端OUT與低電平信號端VGLIN接通,該移位寄存單元的 輸出端OUT為低電平。
[0089] 之后,依次重復(fù)第3階段和第4階段,直至本發(fā)明實施例提供的移位寄存單元接收 到的反向掃描觸發(fā)信號BSTS為高電平后再開始重新執(zhí)行第1階段。這樣在第3階段和第 4階段,即本發(fā)明實施例提供的移位寄存單元的非工作時間內(nèi),由于第八晶體管M8導(dǎo)通,因 此,移位寄存單元的輸出端OUT的噪聲可以釋放到低電平信號端VGLIN,從而降低該移位寄 存單元在非工作時間中輸出的信號中的噪聲。
[0090] 本發(fā)明實施例提供的顯示面板包括本發(fā)明實施例七或者實施例八提供的柵極驅(qū) 動裝置。
[0091] 本發(fā)明實施例提供的顯示裝置包括本發(fā)明實施例七或者實施例八提供的柵極驅(qū) 動裝置。
[0092] 本領(lǐng)域技術(shù)人員可以理解附圖只是一個優(yōu)選實施例的示意圖,附圖中的模塊或流 程并不一定是實施本發(fā)明所必須的。
[0093] 本領(lǐng)域技術(shù)人員可以理解實施例中的裝置中的模塊可以按照實施例描述進行分 布于實施例的裝置中,也可以進行相應(yīng)變化位于不同于本實施例的一個或多個裝置中。上 述實施例的模塊可以合并為一個模塊,也可以進一步拆分成多個子模塊。
[0094] 上述本發(fā)明實施例序號僅僅為了描述,不代表實施例的優(yōu)劣。
[〇〇95] 顯然,本領(lǐng)域的技術(shù)人員可以對本發(fā)明進行各種改動和變型而不脫離本發(fā)明的精 神和范圍。這樣,倘若本發(fā)明的這些修改和變型屬于本發(fā)明權(quán)利要求及其等同技術(shù)的范圍 之內(nèi),則本發(fā)明也意圖包含這些改動和變型在內(nèi)。
【權(quán)利要求】
1. 一種移位寄存單元,其特征在于,包括上拉驅(qū)動模塊、第一下拉驅(qū)動模塊、第二下拉 驅(qū)動模塊和輸出模塊: 所述上拉驅(qū)動模塊,用于在接收到的掃描觸發(fā)信號為高電平時,將接收到的高電平信 號輸出給所述輸出模塊; 所述輸出模塊,用于接收所述上拉驅(qū)動模塊輸出的信號并存儲,并在存儲的信號為高 電平時將接收到的時鐘阻礙信號通過所述移位寄存單元的輸出端輸出;所述掃描觸發(fā)信號 為高電平時,所述時鐘阻礙信號為低電平; 所述第一下拉驅(qū)動模塊,用于在接收到的時鐘信號為高電平時,或者在接收到的時鐘 信號為低電平、且所述移位寄存單元的輸出端為低電平時,將所述移位寄存單元的輸出端 與低電平信號端接通;以及在所述移位寄存單元的輸出端為高電平時,將所述移位寄存單 元的輸出端與低電平信號端斷開;所述時鐘信號與所述時鐘阻礙信號互補; 所述第二下拉驅(qū)動模塊,用于在接收到的使能信號為高電平時,向所述輸出模塊輸出 低電平信號,以將所述輸出模塊存儲的信號設(shè)置為低電平;在顯示一幀圖像時,除所述掃描 觸發(fā)信號為高電平的時間段和所述移位寄存單元的輸出端為高電平的時間段以外的時間 段,所述使能信號都為高電平。
2. 如權(quán)利要求1所述的移位寄存單元,其特征在于,所述移位寄存單元還包括雙向掃 描模塊; 所述雙向掃描模塊,用于在接收到的正向掃描信號為高電平、且接收到的正向掃描觸 發(fā)信號為高電平時,向所述上拉驅(qū)動模塊輸出高電平的掃描觸發(fā)信號;或者在接收到的反 向掃描信號為高電平、且接收到的反向掃描觸發(fā)信號為高電平時,向所述上拉驅(qū)動模塊輸 出高電平的掃描觸發(fā)信號。
3. 如權(quán)利要求2所述的移位寄存單元,其特征在于,所述雙向掃描模塊包括第一晶體 管和第二晶體管; 所述第一晶體管的柵極接收正向掃描信號,所述第一晶體管的第一極接收正向掃描觸 發(fā)信號,所述第一晶體管用于在正向掃描信號的控制下通過所述第一晶體管的第二極輸出 所述掃描觸發(fā)信號; 所述第二晶體管的柵極接收反向掃描信號,所述第二晶體管的第一極接收反向掃描觸 發(fā)信號,所述第二晶體管用于在反向掃描信號的控制下通過所述第二晶體管的第二極輸出 所述掃描觸發(fā)信號。
4. 如權(quán)利要求1或2所述的移位寄存單元,其特征在于,所述第二下拉驅(qū)動模塊包括第 二晶體管; 所述第三晶體管的柵極接收所述使能信號,所述第三晶體管的第一極連接所述低電平 信號端,所述第三晶體管用于在所述使能信號的控制下通過所述第三晶體管的第二極輸出 低電平信號。
5. 如權(quán)利要求1或2所述的移位寄存單元,其特征在于,所述上拉驅(qū)動模塊包括第四晶 體管; 所述第四晶體管的柵極接收所述掃描觸發(fā)信號,所述第四晶體管的第一極接收高電平 信號,所述第四晶體管用于在所述掃描觸發(fā)信號的控制下通過所述第四晶體管的第二極輸 出高電平信號。
6. 如權(quán)利要求5所述的移位寄存單元,其特征在于,所述上拉驅(qū)動模塊還包括第五晶 體管; 所述第五晶體管的柵極接收高電平信號,所述第五晶體管的第一極連接所述第四晶體 管的第二極,所述第五晶體管用于將所述第四晶體管的第二極上的信號通過所述第五晶體 管的第二極輸出給所述輸出模塊。
7. 如權(quán)利要求1或2所述的移位寄存單元,其特征在于,所述第一下拉驅(qū)動模塊包括第 六晶體管、第七晶體管和第八晶體管; 所述第六晶體管的柵極接收所述時鐘信號,所述第六晶體管的第一極與所述第六晶體 管的柵極相連,所述第六晶體管的第二極分別連接所述第七晶體管的第一極和所述第八晶 體管的柵極,所述第七晶體管的柵極連接所述移位寄存單元的輸出端,所述第七晶體管的 第二極接收低電平信號,所述第八晶體管的第一極連接所述移位寄存單元的輸出端,所述 第八晶體管的第二極接收低電平信號。
8. 如權(quán)利要求7所述的移位寄存單元,其特征在于,所述第一下拉驅(qū)動模塊還包括第 九晶體管; 所述第九晶體管的柵極接收所述掃描觸發(fā)信號,所述第九晶體管的第一極連接所述第 六晶體管的第二極,所述第九晶體管的第二極接收低電平信號;所述第六晶體管的尺寸與 所述第九晶體管的尺寸之比為預(yù)設(shè)值。
9. 如權(quán)利要求1或2所述的移位寄存單元,其特征在于,所述輸出模塊包括第十晶體管 和第一電容; 所述第十晶體管的柵極分別接收所述上拉驅(qū)動模塊輸出的信號和所述第二下拉驅(qū)動 單元輸出的信號,所述第十晶體管的第一極接收所述時鐘阻礙信號,所述第十晶體管的第 二極為所述移位寄存單元的輸出端; 所述第一電容的一端連接所述第十晶體管的柵極,所述第一電容的另一端連接所述移 位寄存單元的輸出端。
10. 如權(quán)利要求9所述的移位寄存單元,其特征在于,所述輸出模塊還包括第二電容; 所述第二電容的一端連接所述第十晶體管的柵極,所述第二電容的另一端連接低電平 信號端。
11. 一種柵極驅(qū)動裝置,其特征在于,所述裝置包括多級如權(quán)利要求1和權(quán)利要求4? 10任一所述的移位寄存單元;除第一級移位寄存單元之外,每一級移位寄存單元接收自身 的前一級移位寄存單元輸出的信號作為掃描觸發(fā)信號;第一級移位寄存單元接收初始觸發(fā) 信號作為掃描觸發(fā)信號。
12. -種柵極驅(qū)動裝置,其特征在于,所述裝置包括多級如權(quán)利要求1?10任一所述的 移位寄存單元;除第一級移位寄存單元和最后一級移位寄存單元之外,每一級移位寄存單 元接收自身的前一級移位寄存單元輸出的信號作為正向掃描觸發(fā)信號,并接收自身的后一 級移位寄存單元輸出的信號作為反向掃描觸發(fā)信號;第一級移位寄存單元接收第一初始觸 發(fā)信號作為正向掃描觸發(fā)信號,并接收第二級移位寄存單元輸出的信號作為反向掃描觸發(fā) 信號;最后一級移位寄存單元接收第二初始觸發(fā)信號作為反向掃描觸發(fā)信號,最后一級移 位寄存單元接收自身的前一級移位寄存單元輸出的信號作為正向掃描觸發(fā)信號。
13. -種顯示面板,其特征在于,包括如權(quán)利要求11所述的柵極驅(qū)動裝置。
14. 一種顯示裝置,其特征在于,包括如權(quán)利要求11所述的柵極驅(qū)動裝置。
15. -種顯示面板,其特征在于,包括如權(quán)利要求12所述的柵極驅(qū)動裝置。
16. -種顯示裝置,其特征在于,包括如權(quán)利要求12所述的柵極驅(qū)動裝置。
【文檔編號】G11C19/28GK104091573SQ201410273161
【公開日】2014年10月8日 申請日期:2014年6月18日 優(yōu)先權(quán)日:2014年6月18日
【發(fā)明者】郝學(xué)光, 魏向東, 柳奉烈, 安星俊 申請人:京東方科技集團股份有限公司, 鄂爾多斯市源盛光電有限責(zé)任公司