一種不間斷數(shù)據(jù)保存的集中器的制造方法
【專利摘要】本實(shí)用新型涉及一種不間斷數(shù)據(jù)保存的集中器,該集中器包括時(shí)鐘單元、存儲(chǔ)單元、供電單元及控制單元,所述供電單元的輸出端電性連接所述存儲(chǔ)單元的供電端,為存儲(chǔ)單元進(jìn)行供電,采用的是市電轉(zhuǎn)換供電,所述控制單元的檢測(cè)端連接所述供電單元的供電輸出端,控制電源檢測(cè)電源輸出的電壓是否穩(wěn)定,穩(wěn)定就持續(xù)供電,不穩(wěn)定或丟失電壓,控制時(shí)鐘單元的鋰電池為系統(tǒng)供電,所述控制單元的控制端連接所述時(shí)鐘單元的控制端,所述時(shí)鐘單元的供電輸出端連接所述存儲(chǔ)單元的供電端。本結(jié)構(gòu)簡(jiǎn)單、成本低廉,使用方便,維持?jǐn)?shù)據(jù)不丟失。
【專利說(shuō)明】
一種不間斷數(shù)據(jù)保存的集中器
技術(shù)領(lǐng)域
[0001]本實(shí)用新型屬于數(shù)據(jù)存儲(chǔ)技術(shù)領(lǐng)域,尤其涉及一種不間斷數(shù)據(jù)保存的集中器。
【背景技術(shù)】
[0002]集中器在各個(gè)領(lǐng)域都有使用,傳統(tǒng)的集中器特點(diǎn)是數(shù)據(jù)經(jīng)過(guò)加工緩存到本地存儲(chǔ)器中,然后按照后臺(tái)的指令要求來(lái)提取數(shù)據(jù),發(fā)送經(jīng)過(guò)加工處理后的數(shù)據(jù)內(nèi)容給后臺(tái)服務(wù)器。
[0003]因?yàn)榧衅鞯臄?shù)據(jù)流比較大,數(shù)據(jù)存儲(chǔ)會(huì)比較頻繁,采用flash或eeprom等存儲(chǔ)器因該寫(xiě)入太頻繁,會(huì)導(dǎo)致很快就結(jié)束產(chǎn)品壽命,而用鐵電存儲(chǔ)器價(jià)格又非常昂貴,不利于產(chǎn)品的大規(guī)模推廣。也有采用ram作為存儲(chǔ)方式的,但ram是易失性存儲(chǔ)設(shè)備,停電或出現(xiàn)較大的內(nèi)部電壓波動(dòng)時(shí),數(shù)據(jù)就會(huì)丟失。
[0004]有些傳統(tǒng)的集中器采用UPS不間斷電源對(duì)系統(tǒng)進(jìn)行供電,實(shí)現(xiàn)數(shù)據(jù)的完整性,這又會(huì)引起系統(tǒng)安裝復(fù)雜,占用安裝位置比較大的問(wèn)題。
【發(fā)明內(nèi)容】
[0005]本實(shí)用新型的目的在于提供一種不間斷數(shù)據(jù)保存的集中器,旨在解決上述的技術(shù)問(wèn)題。
[0006]本實(shí)用新型是這樣實(shí)現(xiàn)的,一種不間斷數(shù)據(jù)保存的集中器,該集中器包括時(shí)鐘單元、存儲(chǔ)單元、供電單元及控制單元,所述供電單元的輸出端連接所述存儲(chǔ)單元的供電端,所述控制單元的檢測(cè)端連接所述供電單元的供電輸出端,所述控制單元的控制端連接所述時(shí)鐘單元的控制端,所述時(shí)鐘單元的供電輸出端連接所述存儲(chǔ)單元的供電端。
[0007]本實(shí)用新型的進(jìn)一步技術(shù)方案是:所述控制單元包括電阻R2、M0S管Q2、二極管D4、MOS管Q4、三極管N2、電阻R3、電阻R4、電阻R5、電阻R7及二極管D3,M0S管Q2的源極及電阻R2的一端連接時(shí)鐘單元,所述MOS管Q2的漏極連接所述二極管D4的陽(yáng)極,所述二極管D4的陰極連接所述存儲(chǔ)單元的供電端,所述電阻R2的另一端及MOS管Q2的柵極分別連接所述MOS管Q4的源極,所述MOS管Q4的漏極連接所述三極管N2的集電極,所述MOS管Q4的柵極分別連接所述電阻R7的一端、電阻R4的一端、二極管D3的陽(yáng)極及供電單元,所述電阻R4的另一端及二極管D3的陰極分別連接供電單元的輸出端正12V,所述三極管N2的基極分別連接所述電阻R3的一端及電阻R5的一端,所述電阻R5的另一端、三極管N2的發(fā)射極及電阻R7的一端分別接地。
[0008]本實(shí)用新型的進(jìn)一步技術(shù)方案是:所述時(shí)鐘單元包括儲(chǔ)電模塊及RTC模塊,所述儲(chǔ)電模塊的供電輸出端連接所述RTC單元的供電端。
[0009]本實(shí)用新型的進(jìn)一步技術(shù)方案是:該集中器還包括中央處理器CPU,所述存儲(chǔ)單元連接所述中央處理器CPU雙向通信,所述供電單元電性連接所述中央處理器CPU,所述儲(chǔ)電模塊電性連接所述中央處理器CPU。
[0010]本實(shí)用新型的進(jìn)一步技術(shù)方案是:該集中器還包括數(shù)字量輸入輸出單元,所述數(shù)字量輸入輸出單元連接所述中央處理器CPU雙向通信,所述供電單元電性連接所述數(shù)字量輸入輸出單元,所述儲(chǔ)電模塊電性連接所述數(shù)字量輸入輸出單元。
[0011]本實(shí)用新型的進(jìn)一步技術(shù)方案是:該集中器還包括通信單元,所述通信單元連接所述中央處理器CPU雙向通信,所述供電單元電性連接所述通信單元,所述儲(chǔ)電模塊電性連接所述通信單元。
[0012]本實(shí)用新型的進(jìn)一步技術(shù)方案是:所述通信單元包括載波通信模塊、移動(dòng)通信模塊及RS485通信模塊。
[0013]本實(shí)用新型的進(jìn)一步技術(shù)方案是:所述儲(chǔ)電模塊采用的是鋰電池或鎳氫電池或鋅銀電池或鋅錳電池。
[0014]本實(shí)用新型的進(jìn)一步技術(shù)方案是:所述供電單元采用的是開(kāi)關(guān)電源。
[0015]本實(shí)用新型的有益效果是:通過(guò)增加控制單元,在供電不穩(wěn)定或丟失時(shí),控制鋰電池為系統(tǒng)供電,是的數(shù)據(jù)在電壓丟失或電壓不穩(wěn)定的情況下丟失,本結(jié)構(gòu)簡(jiǎn)單、成本低廉,使用方便,維持?jǐn)?shù)據(jù)不丟失。在電源波動(dòng)較大的情況下,利用內(nèi)部的時(shí)鐘電池對(duì)系統(tǒng)進(jìn)行不間斷供電,而保證存儲(chǔ)單元的電壓穩(wěn)定,從而實(shí)現(xiàn)數(shù)據(jù)的永不丟失。
【附圖說(shuō)明】
[0016]圖1是本實(shí)用新型實(shí)施例提供的不間斷數(shù)據(jù)保存的集中器的結(jié)構(gòu)框圖;
[0017]圖2是本實(shí)用新型實(shí)施例提供的控制模塊的電氣原理圖。
【具體實(shí)施方式】
[0018]圖1示出了本實(shí)用新型提供的一種不間斷數(shù)據(jù)保存的集中器,該集中器包括時(shí)鐘單元、存儲(chǔ)單元、供電單元及控制單元,所述供電單元的輸出端電性連接所述存儲(chǔ)單元的供電端,為存儲(chǔ)單元進(jìn)行供電,采用的是市電轉(zhuǎn)換供電,所述控制單元的檢測(cè)端連接所述供電單元的供電輸出端,控制電源檢測(cè)電源輸出的電壓是否穩(wěn)定,穩(wěn)定就持續(xù)供電,不穩(wěn)定或丟失電壓,控制時(shí)鐘單元的鋰電池為系統(tǒng)供電,所述控制單元的控制端連接所述時(shí)鐘單元的控制端,所述時(shí)鐘單元的供電輸出端連接所述存儲(chǔ)單元的供電端。
[0019]所述控制單元包括電阻R2、M0S管Q2、二極管D4、M0S管Q4、三極管N2、電阻R3、電阻R4、電阻R5、電阻R7及二極管D3,M0S管Q2的源極及電阻R2的一端連接時(shí)鐘單元,所述MOS管Q2的漏極連接所述二極管D4的陽(yáng)極,所述二極管D4的陰極連接所述存儲(chǔ)單元的供電端,所述電阻R2的另一端及MOS管Q2的柵極分別連接所述MOS管Q4的源極,所述MOS管Q4的漏極連接所述三極管N2的集電極,所述MOS管Q4的柵極分別連接所述電阻R7的一端、電阻R4的一端、二極管D3的陽(yáng)極及供電單元,所述電阻R4的另一端及二極管D3的陰極分別連接供電單元的輸出端正12V,所述三極管N2的基極分別連接所述電阻R3的一端及電阻R5的一端,所述電阻R5的另一端、三極管N2的發(fā)射極及電阻R7的一端分別接地。
[0020]利用控制單元檢查市電的實(shí)際狀態(tài),長(zhǎng)時(shí)間停電時(shí)保存好數(shù)據(jù)好,對(duì)系統(tǒng)斷電,防止電池過(guò)量消耗。
[0021]所述時(shí)鐘單元包括儲(chǔ)電模塊及RTC模塊,所述儲(chǔ)電模塊的供電輸出端連接所述RTC單元的供電端。
[0022]當(dāng)市電供應(yīng)不穩(wěn)定時(shí),通過(guò)時(shí)鐘電池和其控制電路無(wú)間斷第給系統(tǒng)供電,維持系統(tǒng)數(shù)據(jù)不丟失。
[0023]該集中器還包括中央處理器CPU,所述存儲(chǔ)單元連接所述中央處理器CHJ雙向通信,所述供電單元電性連接所述中央處理器CPU,所述儲(chǔ)電模塊電性連接所述中央處理器CPUo
[0024]該集中器還包括數(shù)字量輸入輸出單元,所述數(shù)字量輸入輸出單元連接所述中央處理器CPU雙向通信,所述供電單元電性連接所述數(shù)字量輸入輸出單元,所述儲(chǔ)電模塊電性連接所述數(shù)字量輸入輸出單元。
[0025]該集中器還包括通信單元,所述通信單元連接所述中央處理器CPU雙向通信,所述供電單元電性連接所述通信單元,所述儲(chǔ)電模塊電性連接所述通信單元。
[0026]所述通信單元包括載波通信模塊、移動(dòng)通信模塊及RS485通信模塊。
[0027]所述儲(chǔ)電模塊采用的是鋰電池或鎳氫電池或鋅銀電池或鋅錳電池。
[0028]所述供電單元采用的是開(kāi)關(guān)電源。
[0029]所述移動(dòng)通信模塊采用的是GSM、CDMA、CDMA2000、WCDMA、TD-LTE、n)D-LTE、433M、2.4G或5G的通信協(xié)議。
[0030]以上所述僅為本實(shí)用新型的較佳實(shí)施例而已,并不用以限制本實(shí)用新型,凡在本實(shí)用新型的精神和原則之內(nèi)所作的任何修改、等同替換和改進(jìn)等,均應(yīng)包含在本實(shí)用新型的保護(hù)范圍之內(nèi)。
【主權(quán)項(xiàng)】
1.一種不間斷數(shù)據(jù)保存的集中器,其特征在于:該集中器包括時(shí)鐘單元、存儲(chǔ)單元、供電單元及控制單元,所述供電單元的輸出端連接所述存儲(chǔ)單元的供電端,所述控制單元的檢測(cè)端連接所述供電單元的供電輸出端,所述控制單元的控制端連接所述時(shí)鐘單元的控制端,所述時(shí)鐘單元的供電輸出端連接所述存儲(chǔ)單元的供電端。2.根據(jù)權(quán)利要求1所述的集中器,其特征在于,所述控制單元包括電阻R2、M0S管Q2、二極管D4、M0S管Q4、三極管N2、電阻R3、電阻R4、電阻R5、電阻R7及二極管D3,M0S管Q2的源極及電阻R2的一端連接時(shí)鐘單元,所述MOS管Q2的漏極連接所述二極管D4的陽(yáng)極,所述二極管D4的陰極連接所述存儲(chǔ)單元的供電端,所述電阻R2的另一端及MOS管Q2的柵極分別連接所述MOS管Q4的源極,所述MOS管Q4的漏極連接所述三極管N2的集電極,所述MOS管Q4的柵極分別連接所述電阻R7的一端、電阻R4的一端、二極管D3的陽(yáng)極及供電單元,所述電阻R4的另一端及二極管D3的陰極分別連接供電單元的輸出端正12V,所述三極管N2的基極分別連接所述電阻R3的一端及電阻R5的一端,所述電阻R5的另一端、三極管N2的發(fā)射極及電阻R7的一端分別接地。3.根據(jù)權(quán)利要求2所述的集中器,其特征在于,所述時(shí)鐘單元包括儲(chǔ)電模塊及RTC模塊,所述儲(chǔ)電模塊的供電輸出端連接所述RTC單元的供電端。4.根據(jù)權(quán)利要求3所述的集中器,其特征在于,該集中器還包括中央處理器CPU,所述存儲(chǔ)單元連接所述中央處理器CPU雙向通信,所述供電單元電性連接所述中央處理器CPU,所述儲(chǔ)電模塊電性連接所述中央處理器CPU。5.根據(jù)權(quán)利要求4所述的集中器,其特征在于,該集中器還包括數(shù)字量輸入輸出單元,所述數(shù)字量輸入輸出單元連接所述中央處理器CPU雙向通信,所述供電單元電性連接所述數(shù)字量輸入輸出單元,所述儲(chǔ)電模塊電性連接所述數(shù)字量輸入輸出單元。6.根據(jù)權(quán)利要求5所述的集中器,其特征在于,該集中器還包括通信單元,所述通信單元連接所述中央處理器CPU雙向通信,所述供電單元電性連接所述通信單元,所述儲(chǔ)電模塊電性連接所述通信單元。7.根據(jù)權(quán)利要求6所述的集中器,其特征在于,所述通信單元包括載波通信模塊、移動(dòng)通信模塊及RS485通信模塊。8.根據(jù)權(quán)利要求7所述的集中器,其特征在于,所述儲(chǔ)電模塊采用的是鋰電池或鎳氫電池或鋅銀電池或鋅錳電池。9.根據(jù)權(quán)利要求8所述的集中器,其特征在于,所述供電單元采用的是開(kāi)關(guān)電源。
【文檔編號(hào)】G06F1/30GK205563451SQ201620091023
【公開(kāi)日】2016年9月7日
【申請(qǐng)日】2016年1月29日
【發(fā)明人】王勁, 梁世彥, 王健雄
【申請(qǐng)人】廣州合敏源信息科技有限公司