亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

存儲器廣播命令的制作方法

文檔序號:9693225閱讀:476來源:國知局
存儲器廣播命令的制作方法
【技術(shù)領(lǐng)域】
[0001]本公開一般地涉及電子學(xué)領(lǐng)域。更特別地,本發(fā)明的一些實施例一般地涉及存儲器。
【背景技術(shù)】
[0002]易失性存儲器技術(shù),諸如動態(tài)隨機存取存儲器(DRAM)技術(shù),例如JEDEC標(biāo)準(zhǔn)DRAM,諸如雙數(shù)據(jù)速率-3 (DDR3 )、雙數(shù)據(jù)速率4 (DDR4 )、低功率雙數(shù)據(jù)速率2 (LPDDR2 )和低功率雙數(shù)據(jù)速率3(LPDDR3),其每存儲器級(rank)使用專用片選引腳(CS#)。這使得存儲器控制器能夠通過斷言所有的CS#引腳而發(fā)送被廣播向所有存儲器級的命令。典型地由存儲器控制器向存儲器級廣播的命令的示例是MRW(模式寄存器寫入)、自刷新條目和預(yù)充電全部。
【附圖說明】
[0003]參考附圖提供詳細(xì)描述。在圖中,參考標(biāo)號的(一個或多個)最左數(shù)位標(biāo)識參考標(biāo)號在其中首次出現(xiàn)的圖。不同圖中相同參考標(biāo)號的使用指示相似或相同的項。
[0004]圖1是根據(jù)本文討論的各種實施例的可以被適配成實現(xiàn)存儲器廣播命令的電子設(shè)備的組件的示意性框圖圖示。
[0005]圖2是根據(jù)本文討論的各種實施例的實現(xiàn)存儲器廣播命令的裝置的組件的示意性框圖圖示。
[0006]圖3是根據(jù)本文討論的各種實施例的存儲器的示意性圖示。
[0007]圖4是圖示了根據(jù)本文討論的各種實施例的實現(xiàn)存儲器廣播命令的方法中的操作的流程圖。
[0008]圖5是圖示了根據(jù)本文討論的各種實施例的各種存儲器命令的表格。
[0009]圖6-10是根據(jù)本文討論的各種實施例的可以被適配成實現(xiàn)存儲器廣播命令的電子設(shè)備的示意性框圖圖示。
【具體實施方式】
[0010]在下面的描述中,闡明了許多具體細(xì)節(jié),以便提供對各種實施例的透徹理解。然而,可以在沒有具體細(xì)節(jié)的情況下實踐本發(fā)明的各種實施例。在其它實例中,未詳細(xì)描述公知的方法、過程、組件和電路,以便不模糊本發(fā)明的特定實施例。此外,本發(fā)明的實施例的各種方面可以通過使用各種手段來執(zhí)行,諸如集成半導(dǎo)體電路(“硬件”)、被組織成一個或多個程序(“軟件”)的計算機可讀指令、或者硬件和軟件的某種組合。為了本公開的目的,對“邏輯”的提及應(yīng)當(dāng)意指硬件、軟件、或其某種組合。
[0011]諸如寬輸入/輸出2(W102)和LPDDR4之類的存儲器技術(shù)可以消除CS#引腳,以便減少存儲器控制器中的引腳計數(shù)。存儲器控制器中的單級選擇引腳(RS)可以用于向指定的存儲器級廣播命令。在兩級存儲器系統(tǒng)中,如果RS引腳=0,則命令用于第一級,并且如果RS=1,則命令用于第二級。
[0012]然而,消除存儲器控制器中的多個片選(CS#)引腳實際上消除了向存儲器系統(tǒng)中的所有級廣播命令的能力。因此,能夠向所有級廣播命令的編碼技術(shù)可以例如在存儲器系統(tǒng)中發(fā)現(xiàn)效用。
[0013]圖1是根據(jù)一些實施例的可以被適配成合并如本文所述的存儲器廣播命令的示例性電子設(shè)備100的示意性圖示。在各種實施例中,電子設(shè)備100可以被體現(xiàn)為個人計算機、膝上型計算機、個人數(shù)字助理、移動電話、娛樂設(shè)備、平板計算機、電子閱讀器或另一計算設(shè)備。
[0014]電子設(shè)備100包括系統(tǒng)硬件120和存儲器130,所述存儲器130可以被實現(xiàn)為隨機存取存儲器和/或只讀存儲器。系統(tǒng)硬件120可以包括一個或多個處理器122、總線結(jié)構(gòu)123、一個或多個圖形處理器124、存儲器系統(tǒng)125、網(wǎng)絡(luò)接口 126和輸入/輸出接口 127。在一個實施例中,處理器122可以體現(xiàn)為從美國加利福尼亞州圣克拉拉的Intel公司可得到的Intel? Core2 Duo ?處理器。如本文所使用的,術(shù)語“處理器”意指任何類型的計算元件,諸如但不限于:微處理器、微控制器、復(fù)雜指令集計算(CISC)微處理器、精簡指令集(RISC)微處理器、超長指令字(VLIW)微處理器或任何其它類型的處理器或處理電路。
[0015]總線結(jié)構(gòu)123連接系統(tǒng)硬件120的各種組件。在一個實施例中,總線結(jié)構(gòu)123可以是若干類型的(多個)總線結(jié)構(gòu)中的一個或多個,包括存儲器總線、外圍總線或外部總線和/或局部總線,其使用任何種類的可用總線架構(gòu),包括但不限于:11位總線、工業(yè)標(biāo)準(zhǔn)架構(gòu)(ISA)、微通道架構(gòu)(MSA)、擴展的ISA(EISA)、智能驅(qū)動電子器件(IDE)、VESA局部總線(VLB)、外圍組件互連(PCI)、通用串行總線(USB)、高級圖形端口(AGP)、個人計算機存儲卡國際協(xié)會總線(PCMCIA)和小型計算機系統(tǒng)接口(SCSI)。
[0016](一個或多個)圖形處理器124可以起管理圖形和/或視頻操作的附屬處理器的作用。(一個或多個)圖形處理器124可以被集成到電子設(shè)備100的母板上,或者可以經(jīng)由母板上的擴充槽而被耦合。
[0017]存儲器系統(tǒng)125可以包括本地存儲器,例如高速緩存存儲器、一種或多種形式的易失性存儲器和非易失性存儲器,如下所述。
[0018]在一個實施例中,(一個或多個)網(wǎng)絡(luò)接口126可以是有線接口或無線接口,有線接口諸如以太網(wǎng)接口(參見例如電氣和電子工程師協(xié)會/IEEE 802.3-2002),無線接口諸如IEEE 802.lla、b或g-依從接口(參見例如用于IT的IEEE標(biāo)準(zhǔn)-在系統(tǒng)LAN/MAN之間的電信和信息交換一部分I1:無線LAN媒體訪問控制(MAC)和物理層(PHY)規(guī)范修訂4:在2.4GHz帶中的進(jìn)一步更高的數(shù)據(jù)速率擴展,802.11G-2003)。無線接口的另一示例將是通用分組無線電服務(wù)(GPRS)接口(參見例如關(guān)于GPRS手持機要求、全球移動通信系統(tǒng)/GSM協(xié)會的準(zhǔn)則,版本3.0.1,2002年12月)。
[0019](—個或多個)1/0接口127可以實現(xiàn)在一個或多個I/O設(shè)備上,例如顯示器、觸摸屏、一個或多個揚聲器、鍵盤、鼠標(biāo)、觸摸板等等。
[0020]存儲器130可以存儲用于管理電子設(shè)備100的操作的操作系統(tǒng)140。在一個實施例中,操作系統(tǒng)140包括向系統(tǒng)硬件120提供接口的硬件接口模塊154,例如一個或多個操作系統(tǒng)設(shè)備驅(qū)動器。另外,操作系統(tǒng)140可以包括文件系統(tǒng)150和過程控制子系統(tǒng)152,所述文件系統(tǒng)150管理在電子設(shè)備100的操作中使用的文件,所述過程控制子系統(tǒng)152管理在電子設(shè)備100上執(zhí)行的過程。
[0021]操作系統(tǒng)140可以包括(或管理)一個或多個通信接口144,所述一個或多個通信接口 144可以與系統(tǒng)硬件120協(xié)力操作以自遠(yuǎn)程源收發(fā)數(shù)據(jù)分組和/或數(shù)據(jù)流。操作系統(tǒng)140可以此外包括系統(tǒng)調(diào)用接口模塊142,所述系統(tǒng)調(diào)用接口模塊142提供在操作系統(tǒng)140和駐留在存儲器130中的一個或多個應(yīng)用模塊之間的接口。操作系統(tǒng)140可以體現(xiàn)為UNIX操作系統(tǒng)或其任何衍生物(例如Linux、Solar is等)或體現(xiàn)為Windows ?品牌操作系統(tǒng)或其它操作系統(tǒng)。
[0022]在一些實施例中,存儲器130可以存儲一個或多個應(yīng)用160,所述一個或多個應(yīng)用160可以在操作系統(tǒng)140的監(jiān)督下在一個或多個處理器122上執(zhí)行。應(yīng)用160可以體現(xiàn)為在有形的非暫時性計算機可讀介質(zhì)(即軟件或固件)中存儲的邏輯指令,其可以在處理器122中的一個或多個上可執(zhí)行??商娲?,這些應(yīng)用可以體現(xiàn)為在諸如現(xiàn)場可編程門陣列(FPGA)等等的可編程器件上的邏輯??商娲兀@些應(yīng)用可以被縮減至可以被硬連線到集成電路中的邏輯。
[0023]圖2是實現(xiàn)方法以向存儲器系統(tǒng)中的多個級廣播命令的裝置的組件的示意性框圖圖示。參考圖2,在一些實施例中,中央處理單元(CPU)封裝200其可以包括耦合到控制集線器(hub)220的一個或多個CPU 210以及本地存儲器230??刂萍€器220包括存儲器控制器222和存儲器接口 224。
[0024]存儲器接口224通過通信總線260耦合到可以共同由參考標(biāo)號240指代的一個或多個遠(yuǎn)程存儲器設(shè)備240A、240B。存儲器設(shè)備240可以包括命令解碼器242和一個或多個存儲器陣列250。在各種實施例中,存儲器陣列250可以使用動態(tài)隨機存取存儲器(DRAM)存儲器(例如低功率雙數(shù)據(jù)速率(LH)DR)DRAM、寬輸入/輸出(W1)DRAM)來實現(xiàn)。作為示例,在一些實施例中,(一個或多個)存儲器設(shè)備240可以包括耦合到存儲器通道的一個或多個直接直插式存儲器模塊(DIMM),所述存儲器通道提供到命令解碼器242的通信鏈路。存儲器設(shè)備240中的存儲器陣列250的具體配置不是關(guān)鍵的。
[0025]作為示例,參考圖3,在一些實施例中,存儲器陣列250可以包括耦合到存儲器通道272的一個或多個直接直插式存儲器模塊(DMM)270,所述存儲器通道272提供到存儲器命令解碼器242的通信鏈路。在圖3中描繪的實施例中,每個DHM 270包括第一級274和第二級276,其中的每一個包括多個DRAM模塊278。
當(dāng)前第1頁1 2 3 4 
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1