技術(shù)特征:
技術(shù)總結(jié)
本發(fā)明提供一種混合內(nèi)存立方體存儲(chǔ)系統(tǒng),包括混合立方體和設(shè)置在所述混合立方體的電路邏輯層上的計(jì)算控制器、乘加加速器及緩存。其中計(jì)算控制器響應(yīng)于接收的要進(jìn)行乘加計(jì)算的指令,通過所述混合立方體的內(nèi)存控制器讀取要進(jìn)行計(jì)算的數(shù)據(jù)存入至緩存中,并指示乘加加速器進(jìn)行計(jì)算;該乘加加速器用于響應(yīng)于來自所述計(jì)算控制器的指令,讀取緩存中的數(shù)據(jù)來并行地進(jìn)行多路乘加計(jì)算并將計(jì)算結(jié)果寫入至緩存。這樣,在卷積神經(jīng)網(wǎng)絡(luò)計(jì)算時(shí)大量的并行計(jì)算及其涉及的頻繁訪存操作都可以該混合內(nèi)存立方體內(nèi)部完成,充分利用了混合內(nèi)存立方體內(nèi)部極高的內(nèi)存帶寬和低訪問延遲,加快了計(jì)算速度,使得卷積神經(jīng)網(wǎng)絡(luò)整體的計(jì)算效率得到了提升。
技術(shù)研發(fā)人員:韓銀和;翁凱衡
受保護(hù)的技術(shù)使用者:中國科學(xué)院計(jì)算技術(shù)研究所
技術(shù)研發(fā)日:2017.05.05
技術(shù)公布日:2017.10.27