技術(shù)總結(jié)
本發(fā)明實(shí)施例公開(kāi)了一種外圍總線APB總線橋,設(shè)置在互聯(lián)矩陣與從設(shè)備之間,第一時(shí)鐘與第二時(shí)鐘為同步時(shí)鐘,且頻率比為正整數(shù)N,當(dāng)主設(shè)備通過(guò)互聯(lián)矩陣上工作在第一時(shí)鐘的APB接口經(jīng)由APB總線橋?qū)ぷ髟诘诙r(shí)鐘上的從設(shè)備進(jìn)行讀/寫(xiě)操作時(shí),由于設(shè)置了置起間隔為N個(gè)第一時(shí)鐘周期,有效時(shí)間為1個(gè)第一時(shí)鐘周期的時(shí)鐘使能信號(hào),APB總線橋中的APB請(qǐng)求緩存模塊與APB請(qǐng)求輸出模塊之間的寄存器到寄存器的時(shí)序路徑長(zhǎng)度保持為一個(gè)第二時(shí)鐘周期,即N個(gè)第一時(shí)鐘周期,這樣,該時(shí)序路徑就為多周期路徑,降低了后端的實(shí)現(xiàn)難度,且使得APB總線橋能夠在時(shí)鐘頻率比為任意整數(shù)的兩個(gè)同步時(shí)鐘之間進(jìn)行轉(zhuǎn)換,提高了前端的設(shè)計(jì)效率。
技術(shù)研發(fā)人員:楊海波;張慶
受保護(hù)的技術(shù)使用者:深圳市中興微電子技術(shù)有限公司
文檔號(hào)碼:201510304786
技術(shù)研發(fā)日:2015.06.04
技術(shù)公布日:2017.01.04