1.一種支持同時(shí)處理數(shù)據(jù)的雙界面卡,其特征在于,包括:接觸界面接口、非接觸界面接口、第一鎖存緩沖區(qū)、第二鎖存緩沖區(qū)、第一與門、第二與門、第一連接電路、第二連接電路、時(shí)鐘電路、處理器和存儲(chǔ)單元;
所述接觸界面接口通過數(shù)據(jù)線與所述第一鎖存緩沖區(qū)相連,所述非接觸界面接口通過數(shù)據(jù)線與所述第二鎖存緩沖區(qū)相連;
所述接觸界面接口的讀寫控制信號(hào)端與所述第一與門的第一輸入端相連,所述第一與門的輸出端與所述第一鎖存緩沖區(qū)的控制端相連;所述非接觸界面接口的讀寫控制信號(hào)端與所述第二與門的第一輸入端相連,所述第二與門的輸出端與所述第二鎖存緩沖區(qū)的控制端相連;
所述時(shí)鐘電路為所述處理器提供時(shí)鐘,且所述處理器與所述存儲(chǔ)單元相連;
所述時(shí)鐘電路通過所述第一連接電路與所述第一與門的第二輸入端相連,所述時(shí)鐘電路通過所述第二連接電路與所述第二與門的第二輸入端相連;所述第一連接電路與所述第二連接電路輸出相反的電平。
2.根據(jù)權(quán)利要求1所述的雙界面卡,其特征在于,
當(dāng)所述接觸界面接口執(zhí)行寫操作時(shí),所述接觸界面接口的讀寫控制信號(hào)端輸出高電平;
當(dāng)所述非接觸界面接口執(zhí)行寫操作時(shí),所述非接觸界面接口的讀寫控制信號(hào)端輸出高電平。
3.根據(jù)權(quán)利要求1或2所述的雙界面卡,其特征在于,所述第一連接電路與所述第二連接電路輸出相反的電平,具體包括:
所述第一連接電路的輸出電平的高低狀態(tài)與所述時(shí)鐘電路輸出電平的高低狀態(tài)相同;或者
所述第二連接電路的輸出電平的高低狀態(tài)與所述時(shí)鐘電路輸出電平的高低狀態(tài)相同。
4.根據(jù)權(quán)利要求3所述的雙界面卡,其特征在于,
所述第一連接電路為導(dǎo)線,所述第二連接電路為非門;或者
所述第一連接電路為非門,所述第二連接電路為導(dǎo)線。
5.根據(jù)權(quán)利要求3所述的雙界面卡,其特征在于,
當(dāng)所述第一連接電路的輸出電平的高低狀態(tài)與所述時(shí)鐘電路輸出電平的高低狀態(tài)相同時(shí),所述第一鎖存緩沖區(qū)用于在時(shí)鐘上升沿進(jìn)行數(shù)據(jù)緩沖,所述第二鎖存緩沖區(qū)用于在時(shí)鐘下降沿進(jìn)行數(shù)據(jù)緩沖;
當(dāng)所述第二連接電路的輸出電平的高低狀態(tài)與所述時(shí)鐘電路輸出電平的高低狀態(tài)相同,所述第一鎖存緩沖區(qū)用于在時(shí)鐘下降沿進(jìn)行數(shù)據(jù)緩沖,所述第二鎖存緩沖區(qū)用于在時(shí)鐘上升沿進(jìn)行數(shù)據(jù)緩沖。
6.根據(jù)權(quán)利要求1或2所述的雙界面卡,其特征在于,當(dāng)所述接觸界面接口和非接觸界面接口同時(shí)執(zhí)行操作,且其中一個(gè)界面接口執(zhí)行寫操作,另外一個(gè)界面接口執(zhí)行讀操作時(shí),所述處理器先處理寫操作、后處理讀操作。
7.根據(jù)權(quán)利要求1或2所述的雙界面卡,其特征在于,所述存儲(chǔ)單元包括隨機(jī)存儲(chǔ)器、只讀存儲(chǔ)器和帶電可擦可編程只讀存儲(chǔ)器。
8.根據(jù)權(quán)利要求1或2所述的雙界面卡,其特征在于,還包括:復(fù)位單元;所述復(fù)位單元用于復(fù)位處理器。