單串口控制多處理器的方法及裝置制造方法
【專利摘要】本發(fā)明提供一種單串口控制多處理器的方法及裝置,所述方法包括以下步驟:主CPU接收控制終端所發(fā)送的串口切換指令;所述串口切換指令中包括:主CPU的ID號(hào)以及目標(biāo)子CPU的ID號(hào);主CPU根據(jù)所述目標(biāo)子CPU的ID號(hào)對子CPU中標(biāo)志是否占有串口線的寄存器進(jìn)行設(shè)置;子CPU根據(jù)設(shè)置后的寄存器的狀態(tài)來占用串口線。本發(fā)明的一種單串口控制多處理器的方法及裝置實(shí)現(xiàn)了使用單串口來控制多處理器的目的,減少了電路布局成本和設(shè)計(jì)復(fù)雜度。
【專利說明】單串口控制多處理器的方法及裝置
【技術(shù)領(lǐng)域】
[0001] 本發(fā)明涉及通信領(lǐng)域,特別是涉及一種單串口控制多處理器的方法以及一種單串 口控制多處理器的裝置。
【背景技術(shù)】
[0002] 隨著工業(yè)發(fā)展的進(jìn)步,電子設(shè)備設(shè)計(jì)難度越來越高,調(diào)試手段同樣越來越復(fù)雜。一 塊單板上已不僅僅滿足使用一個(gè)處理器,有些板卡要求多個(gè)處理器協(xié)同工作。特別是在高 級(jí)電信設(shè)備,使用ATCA (Advanced Telecom Computing Architecture,高級(jí)電信計(jì)算平臺(tái)) 架構(gòu)的產(chǎn)品,一套系統(tǒng)內(nèi)多項(xiàng)業(yè)務(wù)由不同板卡協(xié)同實(shí)現(xiàn),每塊板卡都需要相關(guān)的調(diào)試手段。 而串口作為最通用和最可靠的調(diào)試手段,在多處理器系統(tǒng)中要求每個(gè)處理器都有一個(gè)串口 調(diào)試電路。
[0003] 傳統(tǒng)的方法中,每塊單板上都留有串口接口,用于連接各自的處理器。但是采用這 種方法,由于多個(gè)串口連接器需要占用板卡較多的空間,因此增加了電路布局成本。
【發(fā)明內(nèi)容】
[0004] 基于此,本發(fā)明提供一種單串口控制多處理器的方法及裝置,能夠減少電路布局 成本。
[0005] 為實(shí)現(xiàn)上述目的,本發(fā)明采用如下的技術(shù)方案:
[0006] 一種單串口控制多處理器的方法,包括以下步驟:
[0007] 主CPU接收控制終端所發(fā)送的串口切換指令;所述串口切換指令中包括:主CPU 的ID號(hào)以及目標(biāo)子CPU的ID號(hào);
[0008] 主CPU根據(jù)所述目標(biāo)子CPU的ID號(hào)對子CPU中標(biāo)志是否占有串口線的寄存器進(jìn) 行設(shè)置;
[0009] 子CPU根據(jù)設(shè)置后的寄存器的狀態(tài)來占用串口線。
[0010] 一種單串口控制多處理器的裝置,包括主CPU以及至少一個(gè)子CPU ;所述主CPU包 括:串口切換指令接收模塊以及寄存器設(shè)置模塊;所述子CPU包括:占用模塊;
[0011] 所述串口切換指令接收模塊用于接收控制終端所發(fā)送的串口切換指令;所述串口 切換指令中包括:主CPU的ID號(hào)以及目標(biāo)子CPU的ID號(hào);
[0012] 所述寄存器設(shè)置模塊用于根據(jù)所述目標(biāo)子CPU的ID號(hào)對子CPU中標(biāo)志是否占有 串口線的寄存器進(jìn)行設(shè)置;
[0013] 所述占用模塊用于根據(jù)設(shè)置后的寄存器的狀態(tài)來占用串口線。
[0014] 由以上的方案可以看出,本發(fā)明的一種單串口控制多處理器的方法及裝置,通過 主CPU來對所有子CPU進(jìn)行管理,根據(jù)控制終端發(fā)送的串口切換指令中的目標(biāo)子CPU的ID 號(hào)來對子CPU中的寄存器進(jìn)行設(shè)置,將串口線切換到指定的子CPU。本發(fā)明的方法及裝置實(shí) 現(xiàn)了使用單串口來控制多處理器的目的,減少了電路布局成本和設(shè)計(jì)復(fù)雜度,并且在實(shí)現(xiàn) 的過程中無需手動(dòng)拔線或者撥碼切換,實(shí)現(xiàn)了自動(dòng)化控制;另外本發(fā)明的方案設(shè)計(jì)簡單,可 操作性強(qiáng),無需復(fù)雜的軟件控制,釋放了軟件資源,且無需增加其它器件,僅由系統(tǒng)處理器 就能實(shí)現(xiàn),節(jié)約成本。
【專利附圖】
【附圖說明】
[0015] 圖1為本發(fā)明的一種單串口控制多處理器的裝置結(jié)構(gòu)示意圖;
[0016] 圖2為本發(fā)明另一實(shí)施例中的一種單串口控制多處理器的裝置結(jié)構(gòu)示意圖;
[0017] 圖3為本發(fā)明的一種單串口控制多處理器的方法流程示意圖。
【具體實(shí)施方式】
[0018] 為了使本發(fā)明的目的、技術(shù)方案及優(yōu)點(diǎn)更加清楚明白,以下結(jié)合附圖及實(shí)施例,對 本發(fā)明進(jìn)行進(jìn)一步詳細(xì)說明。應(yīng)當(dāng)理解,此處所描述的具體實(shí)施例僅僅用以解釋本發(fā)明,并 不用于限定本發(fā)明。
[0019] 參見圖1所示,一種單串口控制多處理器的裝置,包括主CPU(CPU,Central Processing Unit,中央處理器)10以及至少一個(gè)子CPU20 (圖1中以兩個(gè)子CPU為例);所 述主CPU10包括:串口切換指令接收模塊101以及寄存器設(shè)置模塊102 ;所述子CPU20包括: 占用模塊201 ;
[0020] 所述串口切換指令接收模塊101用于接收控制終端所發(fā)送的串口切換指令;所述 串口切換指令中包括:主CPU的ID號(hào)以及目標(biāo)子CPU的ID號(hào);所謂的目標(biāo)子CPU,即指控 制終端所決定要訪問的子CPU(即需要切換的子CPU);
[0021] 所述寄存器設(shè)置模塊102用于根據(jù)所述目標(biāo)子CPU的ID號(hào)對子CPU中標(biāo)志是否 占有串口線的寄存器進(jìn)行設(shè)置;
[0022] 所述占用模塊201用于根據(jù)設(shè)置后的寄存器的狀態(tài)來占用串口線。
[0023] 本發(fā)明實(shí)施例的方案中,系統(tǒng)預(yù)先為每個(gè)CPU都分配了固定位寬的ID號(hào)??刂平K 端決定訪問哪個(gè)處理器的串口,每次控制終端通過下發(fā)命令來切換其它子CPU串口時(shí),都 需要先訪問主CPU,將所述串口切換指令發(fā)送給主CPU ;主CPU接收到串口切換指令后,通過 其它通訊路徑,設(shè)置其它子CPU的寄存器,此時(shí)還是由主CPU占有串口線;當(dāng)寄存器設(shè)置完 成后,每個(gè)子CPU就可以根據(jù)自身的寄存器狀態(tài)來判斷是否占有串口線。此時(shí)主CPU與目 標(biāo)子CPU同時(shí)具有接收功能,但發(fā)送數(shù)據(jù)給控制終端的功能只有目標(biāo)子CPU擁有。
[0024] 作為一個(gè)較好的實(shí)施例,所述寄存器設(shè)置模塊可以包括:指令發(fā)送模塊以及第二 設(shè)置模塊;另外,所述子CPU還可以包括:第一設(shè)置模塊;
[0025] 所述指令發(fā)送模塊用于發(fā)送寄存器清0指令給所有子CPU ;
[0026] 所述第一設(shè)置模塊用于根據(jù)所述寄存器清0指令將標(biāo)志是否占有串口線的寄存 器設(shè)置為〇 ;
[0027] 所述第二設(shè)置模塊用于根據(jù)所述目標(biāo)子CPU的ID號(hào)查找到對應(yīng)的子CPU,并將該 CPU中標(biāo)志是否占有串口線的寄存器使能設(shè)置為1。
[0028] 或者,在另外一個(gè)實(shí)施例中,所述寄存器設(shè)置模塊可以包括:第三設(shè)置模塊以及第 四設(shè)置模塊;
[0029] 所述第三設(shè)置模塊將當(dāng)前占用串口線的子CPU中標(biāo)志是否占有串口線的寄存器 設(shè)置為〇,釋放串口線;
[0030] 所述第四設(shè)置模塊用于根據(jù)所述目標(biāo)子CPU的ID號(hào)查找到對應(yīng)的子CPU,并將該 CPU中標(biāo)志是否占有串口線的寄存器設(shè)置為1。由于本實(shí)施例中只需要對當(dāng)前占用串口線 的子CPU的占用寄存器進(jìn)行清0,因此可以加快串口切換速度,提高單串口控制多處理器的 效率。
[0031] 本發(fā)明的方案中,主CPU與子CPU之間、子CPU與其它子CPU之間通訊的方式可以 有多種,在其中一個(gè)實(shí)施例中,所述主CPU與子CPU之間、子CPU與其它子CPU之間均可以 通過IIC總線(Inter-Integrated Circuit,集成電路總線)來進(jìn)行連接。需要指出的是, 本發(fā)明中并不限定于這一種方式,采用其它的通訊方式來代替IIC總線也是可行的。
[0032] 作為一個(gè)較好的實(shí)施例,本發(fā)明的一種單串口控制多處理器的裝置還可以包括: 連接在控制終端與總線之間的電平轉(zhuǎn)換器,以及與CPU的個(gè)數(shù)相對應(yīng)的電氣隔離模塊,如 圖2所示:
[0033] 所述電平轉(zhuǎn)換器用于在控制終端與總線之間進(jìn)行電平匹配;例如:當(dāng)控制終端向 總線發(fā)送數(shù)據(jù)時(shí),電平轉(zhuǎn)換器將控制終端發(fā)送的信號(hào)電平轉(zhuǎn)換成與總線相匹配的電平;同 理,當(dāng)總線向控制終端發(fā)送數(shù)據(jù)時(shí),電平轉(zhuǎn)換器將總線發(fā)送的信號(hào)電平轉(zhuǎn)換成與控制終端 相匹配的電平;
[0034] 所述電氣隔離模塊用于當(dāng)所述主CPU或子CPU發(fā)生故障時(shí),將該發(fā)生故障的主CPU 或子CPU與總線進(jìn)行電氣隔離,防止某一路處理器故障對整個(gè)系統(tǒng)造成影響。即當(dāng)其中一 個(gè)CPU發(fā)生故障時(shí),該CPU無法發(fā)送或接收數(shù)據(jù),由于使用電氣隔離模塊,CPU不與總線上的 RX (receive,接收端)和TX (transport,發(fā)送端)直接連接,因此不會(huì)造成總線上的RX或 TX被拉死成高電平或低電平,避免造成鏈路癱瘓,保證總線上其它設(shè)備正常工作,同時(shí)也有 利于故障排除。
[0035] 需要說明的是,在有些處理器內(nèi)部已經(jīng)集成電氣隔離模塊的情況下,此時(shí)電氣隔 離模塊將不是必須的。
[0036] 下面以圖2為例,對本發(fā)明的方案進(jìn)行詳細(xì)闡述:
[0037] 如圖2所示,某一具體實(shí)現(xiàn)結(jié)構(gòu)框圖中,包括一個(gè)主CPU,一個(gè)以上的子CPU(以兩 個(gè)子CPU為例),一個(gè)PC控制終端,一個(gè)RS232電平轉(zhuǎn)換電路,每個(gè)CPU配有一個(gè)電氣隔離 模塊。每個(gè)CPU之間通過IIC總線進(jìn)行連接,且設(shè)置不同的ID號(hào),如主CPU設(shè)為0001,子 CPU1設(shè)0002,子CPU2設(shè)為0003。所有CPU的RX通過電氣隔離模塊均連接在一起,TX也通 過電氣隔離模塊連接在一起。
[0038] 具體運(yùn)行過程如下:當(dāng)PC控制終端需要進(jìn)行串口切換的操作時(shí),由PC控制端發(fā)送 切換指令,指令中包括主CPU的ID號(hào)與需要切換的目標(biāo)子CPU的ID號(hào)。此時(shí)串口線由主 CPU占有。當(dāng)主CPU接收到串口切換指令,主CPU向PC控制終端返回一個(gè)接收成功標(biāo)志。 同時(shí)主CPU發(fā)送寄存器清0指令,將所有子CPU標(biāo)志著是否占有串口的寄存器全部置0,子 CPU釋放串口線。然后,主CPU根據(jù)PC控制終端指令中的子CPU的ID號(hào),通過IIC進(jìn)行寫 子CPU寄存器,將需要占有串口線的子CPU寄存器使能寫1 ;
[0039] 當(dāng)被選子CPU檢測到寄存器被置1后,將占用串口線TX端,同時(shí)向PC控制終端發(fā) 送一個(gè)切換成功標(biāo)志。此時(shí)串口線TX只有被選子CPU占有,其它CPU(包括主CPU)也不能 使用TX,而串口的RX同時(shí)由被選子CPU和主CPU占用。此時(shí)主CPU只響應(yīng)新的串口切換指 令,不處理其它串口命令,而被選子CPU可進(jìn)行正常調(diào)試操作。當(dāng)需要進(jìn)行二次切換時(shí),主 CPU會(huì)接收到新的串口切換指令,重復(fù)上述操作即可進(jìn)行串口切換。
[0040] 與上述一種單串口控制多處理器的裝置相對應(yīng),本發(fā)明還提供一種單串口控制多 處理器的方法,如圖3所示,包括以下步驟:
[0041] 步驟S101,主CPU接收控制終端所發(fā)送的串口切換指令,然后進(jìn)入步驟S102 ;其 中,所述串口切換指令中包括:主CPU的ID號(hào)以及目標(biāo)子CPU的ID號(hào);
[0042] 步驟S102,主CPU根據(jù)所述目標(biāo)子CPU的ID號(hào)對子CPU中標(biāo)志是否占有串口線的 寄存器進(jìn)行設(shè)置,然后進(jìn)入步驟S103 ;
[0043] 步驟S103,子CPU根據(jù)設(shè)置后的寄存器的狀態(tài)來占用串口線。
[0044] 作為一個(gè)較好的實(shí)施例,步驟S102中主CPU根據(jù)所述目標(biāo)子CPU的ID號(hào)對子CPU 中標(biāo)志是否占有串口線的寄存器進(jìn)行設(shè)置的過程具體可以包括如下步驟:
[0045] 步驟S1021,主CPU發(fā)送寄存器清0指令給所有子CPU ;
[0046] 步驟S1022,各子CPU根據(jù)所述寄存器清0指令將標(biāo)志是否占有串口線的寄存器設(shè) 置為〇 ;
[0047] 步驟S1023,主CPU根據(jù)所述目標(biāo)子CPU的ID號(hào)查找到對應(yīng)的子CPU,并將該CPU 中標(biāo)志是否占有串口線的寄存器設(shè)置為1。
[0048] 上述步驟S102中主CPU對子CPU的寄存器進(jìn)行設(shè)置的方式并不是唯一的。在另 外一個(gè)實(shí)施例中,步驟S102中主CPU根據(jù)所述目標(biāo)子CPU的ID號(hào)對子CPU中標(biāo)志是否占 有串口線的寄存器進(jìn)行設(shè)置的過程具體可以包括如下步驟:
[0049] 步驟S1024,主CPU將當(dāng)前占用串口線的子CPU中標(biāo)志是否占有串口線的寄存器設(shè) 置為〇,釋放串口線;
[0050] 步驟S1025,主CPU根據(jù)所述目標(biāo)子CPU的ID號(hào)查找到對應(yīng)的子CPU,并將該CPU 中標(biāo)志是否占有串口線的寄存器設(shè)置為1。
[0051] 作為一個(gè)較好的實(shí)施例,所述子CPU根據(jù)設(shè)置后的寄存器的狀態(tài)來占用串口線的 過程具體可以包括如下步驟:當(dāng)子CPU檢測到自身的寄存器被設(shè)置為1后,占用串口線的發(fā) 送端,且所述串口線的接收端同時(shí)由該子CPU以及主CPU占用。
[0052] 另外,本發(fā)明的單串口控制多處理器的方法還具有故障檢測功能。即作為一個(gè)較 好的實(shí)施例,在主CPU接收控制終端所發(fā)送的串口切換指令之后,還可以包括步驟:主CPU 返回接收成功標(biāo)志給控制終端;以及
[0053] 在子CPU檢測到自身的寄存器被設(shè)置為1之后,還可以包括步驟:子CPU發(fā)送切換 成功標(biāo)志給控制終端;
[0054] 當(dāng)發(fā)生板卡故障時(shí),控制終端根據(jù)所述接收成功標(biāo)志或切換成功標(biāo)志來定位串口 故障板卡。本實(shí)施例中控制終端根據(jù)主CPU或子CPU所返回的標(biāo)志來定位串口故障板卡, 實(shí)現(xiàn)故障檢測,能夠進(jìn)一步的提高對多處理器的控制效率
[0055] 上述一種單串口控制多處理器的方法的其它技術(shù)特征與本發(fā)明的一種單串口控 制多處理器的裝置相同,此處不予贅述。
[0056] 通過以上的方案可以看出,本發(fā)明的一種單串口控制多處理器的方法及裝置,通 過主CPU來對所有子CPU進(jìn)行管理,根據(jù)控制終端發(fā)送的串口切換指令中的目標(biāo)子CPU的 ID號(hào)來對子CPU中的寄存器進(jìn)行設(shè)置,將串口線切換到指定的子CPU。本發(fā)明的方法及裝 置實(shí)現(xiàn)了使用單串口來控制多處理器的目的,減少了電路布局成本和設(shè)計(jì)復(fù)雜度,并且在 實(shí)現(xiàn)的過程中無需手動(dòng)拔線或者撥碼切換,實(shí)現(xiàn)了自動(dòng)化控制;另外本發(fā)明的方案設(shè)計(jì)簡 單,可操作性強(qiáng),無需復(fù)雜的軟件控制,釋放了軟件資源,且無需增加其它器件,僅由系統(tǒng)處 理器就能實(shí)現(xiàn),節(jié)約成本。
[0057] 以上所述實(shí)施例僅表達(dá)了本發(fā)明的幾種實(shí)施方式,其描述較為具體和詳細(xì),但并 不能因此而理解為對本發(fā)明專利范圍的限制。應(yīng)當(dāng)指出的是,對于本領(lǐng)域的普通技術(shù)人員 來說,在不脫離本發(fā)明構(gòu)思的前提下,還可以做出若干變形和改進(jìn),這些都屬于本發(fā)明的保 護(hù)范圍。因此,本發(fā)明專利的保護(hù)范圍應(yīng)以所附權(quán)利要求為準(zhǔn)。
【權(quán)利要求】
1. 一種單串口控制多處理器的方法,其特征在于,包括以下步驟: 主CPU接收控制終端所發(fā)送的串口切換指令;所述串口切換指令中包括:主CPU的ID 號(hào)以及目標(biāo)子CPU的ID號(hào); 主CPU根據(jù)所述目標(biāo)子CPU的ID號(hào)對子CPU中標(biāo)志是否占有串口線的寄存器進(jìn)行設(shè) 置; 子CPU根據(jù)設(shè)置后的寄存器的狀態(tài)來占用串口線。
2. 根據(jù)權(quán)利要求1所述的單串口控制多處理器的方法,其特征在于,主CPU根據(jù)所述目 標(biāo)子CPU的ID號(hào)對子CPU中標(biāo)志是否占有串口線的寄存器進(jìn)行設(shè)置的過程包括: 主CPU發(fā)送寄存器清0指令給所有子CPU ; 各子CPU根據(jù)所述寄存器清0指令將標(biāo)志是否占有串口線的寄存器設(shè)置為0 ; 主CPU根據(jù)所述目標(biāo)子CPU的ID號(hào)查找到對應(yīng)的子CPU,并將該CPU中標(biāo)志是否占有 串口線的寄存器設(shè)置為1。
3. 根據(jù)權(quán)利要求1所述的單串口控制多處理器的方法,其特征在于,主CPU根據(jù)所述目 標(biāo)子CPU的ID號(hào)對子CPU中標(biāo)志是否占有串口線的寄存器進(jìn)行設(shè)置的過程包括: 主CPU將當(dāng)前占用串口線的子CPU中標(biāo)志是否占有串口線的寄存器設(shè)置為0,釋放串口 線. 主CPU根據(jù)所述目標(biāo)子CPU的ID號(hào)查找到對應(yīng)的子CPU,并將該CPU中標(biāo)志是否占有 串口線的寄存器設(shè)置為1。
4. 根據(jù)權(quán)利要求2或3所述的單串口控制多處理器的方法,其特征在于,所述子CPU根 據(jù)設(shè)置后的寄存器的狀態(tài)來占用串口線的過程包括: 當(dāng)子CPU檢測到自身的寄存器被設(shè)置為1后,占用串口線的發(fā)送端,且所述串口線的接 收端同時(shí)由該子CPU以及主CPU占用。
5. 根據(jù)權(quán)利要求4所述的單串口控制多處理器的方法,其特征在于,在主CPU接收控制 終端所發(fā)送的串口切換指令之后,還包括步驟:主CPU返回接收成功標(biāo)志給控制終端; 在子CPU檢測到自身的寄存器被設(shè)置為1之后,還包括步驟:子CPU發(fā)送切換成功標(biāo)志 給控制終端; 當(dāng)發(fā)生板卡故障時(shí),控制終端根據(jù)所述接收成功標(biāo)志或切換成功標(biāo)志來定位串口故障 板卡。
6. -種單串口控制多處理器的裝置,其特征在于,包括主CPU以及至少一個(gè)子CPU ;所 述主CPU包括:串口切換指令接收模塊以及寄存器設(shè)置模塊;所述子CPU包括:占用模塊; 所述串口切換指令接收模塊用于接收控制終端所發(fā)送的串口切換指令;所述串口切換 指令中包括:主CPU的ID號(hào)以及目標(biāo)子CPU的ID號(hào); 所述寄存器設(shè)置模塊用于根據(jù)所述目標(biāo)子CPU的ID號(hào)對子CPU中標(biāo)志是否占有串口 線的寄存器進(jìn)行設(shè)置; 所述占用模塊用于根據(jù)設(shè)置后的寄存器的狀態(tài)來占用串口線。
7. 根據(jù)權(quán)利要求6所述的單串口控制多處理器的裝置,其特征在于,所述寄存器設(shè)置 模塊包括:指令發(fā)送模塊以及第二設(shè)置模塊;所述子CPU還包括:第一設(shè)置模塊; 所述指令發(fā)送模塊用于發(fā)送寄存器清〇指令給所有子CPU ; 所述第一設(shè)置模塊用于根據(jù)所述寄存器清〇指令將標(biāo)志是否占有串口線的寄存器設(shè) 置為Ο ; 所述第二設(shè)置模塊用于根據(jù)所述目標(biāo)子CPU的ID號(hào)查找到對應(yīng)的子CPU,并將該CPU 中標(biāo)志是否占有串口線的寄存器設(shè)置為1。
8. 根據(jù)權(quán)利要求6所述的單串口控制多處理器的裝置,其特征在于,所述寄存器設(shè)置 模塊包括:第三設(shè)置模塊以及第四設(shè)置模塊; 所述第三設(shè)置模塊用于將當(dāng)前占用串口線的子CPU中標(biāo)志是否占有串口線的寄存器 設(shè)置為〇,釋放串口線; 所述第四設(shè)置模塊用于根據(jù)所述目標(biāo)子CPU的ID號(hào)查找到對應(yīng)的子CPU,并將該CPU 中標(biāo)志是否占有串口線的寄存器設(shè)置為1。
9. 根據(jù)權(quán)利要求7或8所述的單串口控制多處理器的裝置,其特征在于,所述主CPU與 子CPU之間、子CPU與其它子CPU之間均通過IIC總線進(jìn)行連接。
10. 根據(jù)權(quán)利要求7或8所述的單串口控制多處理器的裝置,其特征在于,還包括:電 平轉(zhuǎn)換器以及電氣隔離模塊; 所述電平轉(zhuǎn)換器用于將控制終端發(fā)送的信號(hào)電平轉(zhuǎn)換成與總線相匹配的電平;以及將 總線發(fā)送的信號(hào)電平轉(zhuǎn)換成與控制終端相匹配的電平; 所述電氣隔離模塊用于當(dāng)所述主CPU或子CPU發(fā)生故障時(shí),將該發(fā)生故障的主CPU或 子CPU與總線進(jìn)行電氣隔離。
【文檔編號(hào)】G06F13/20GK104142899SQ201410369616
【公開日】2014年11月12日 申請日期:2014年7月30日 優(yōu)先權(quán)日:2014年7月30日
【發(fā)明者】周澤強(qiáng) 申請人:廣東威創(chuàng)視訊科技股份有限公司