用于星載擴頻應(yīng)答機單粒子翻轉(zhuǎn)故障的監(jiān)測及糾正裝置制造方法
【專利摘要】本發(fā)明公開了一種用于星載擴頻應(yīng)答機單粒子翻轉(zhuǎn)故障的監(jiān)測及糾正裝置,用于對星載擴頻應(yīng)答機的通信處理模塊進行監(jiān)測和糾正,其特征在于,所述監(jiān)測及糾正裝置包括:反熔絲FPGA電路,用于對通信處理模塊的配置信息進行回讀、回讀信息比對、重載判斷,并向所述與門邏輯電路發(fā)送第一重載信號;看門狗電路,用于根據(jù)所述通信處理模塊發(fā)送的喂狗信號,向所述與門邏輯電路發(fā)送第二重載信號;與門邏輯電路,用于將接收到的第一重載信號和第二重載信號進行相與的邏輯運算,并根據(jù)相與的結(jié)果向所述通信處理模塊發(fā)送重載使能信號。
【專利說明】用于星載擴頻應(yīng)答機單粒子翻轉(zhuǎn)故障的監(jiān)測及糾正裝置
【技術(shù)領(lǐng)域】
[0001]本發(fā)明屬于航天宇航產(chǎn)品的抗單粒子翻轉(zhuǎn)加固設(shè)計【技術(shù)領(lǐng)域】,具體涉及一種用于星載擴頻應(yīng)答機單粒子翻轉(zhuǎn)故障的監(jiān)測及糾正裝置。
【背景技術(shù)】
[0002]擴頻應(yīng)答機在航天測控中起了異常重要的紐帶作用,接收上行測量信號完成測距、測速功能,接收上行遙控信號,轉(zhuǎn)發(fā)下行遙測信號和下行測量信號。擴頻應(yīng)答機的主要功能由通道信號處理模塊實現(xiàn),通道信號處理模塊功能由基于靜態(tài)隨機存儲器(StaticRAM, SRAM)的大規(guī)模600萬門現(xiàn)場可編程門陣列(Field — Programmable Gate Array,FPGA)XQR2V6000-4CF1144H 完成。
[0003]SRAM型FPGA是一種以采用CMOS工藝的SRAM結(jié)構(gòu)為存儲單元的FPGA,具有容量大、開發(fā)成本低、開發(fā)周期短等優(yōu)點,宇航用SRAM型FPGA還具有一定的抗總劑量輻射能力,并對單粒子閂鎖免疫,因此,SRAM型FPGA在航天電子系統(tǒng)設(shè)計中得到了廣泛的應(yīng)用。但是,SRAM型FPGA對于高能粒子入射所引發(fā)的單粒子翻轉(zhuǎn)效應(yīng)敏感。單粒子翻轉(zhuǎn)發(fā)生在FPGA內(nèi)部配置存儲器,可能導(dǎo)致FPGA內(nèi)部邏輯功能發(fā)生改變,并可能直接影響電子系統(tǒng)功能的實現(xiàn)。因此,SRAM型FPGA應(yīng)用于空間輻射環(huán)境中時必須采取一定的防護措施,以保證電子系統(tǒng)功能不受單粒子翻轉(zhuǎn)的影響。對FPGA內(nèi)部配置存儲器進行回讀比對就是一種有效的抗單粒子翻轉(zhuǎn)措施。
[0004]目前在軌運行的星載擴頻應(yīng)答機應(yīng)用基于SRAM型百萬門宇航級FPGA,不采取系統(tǒng)級的程控指令復(fù)位措施,單機會發(fā)生單粒子翻轉(zhuǎn)引起的性能指標(biāo)下降,甚至部分功能失效。擴頻應(yīng)答機作為星地間通信的橋梁,必須在單機方案設(shè)計中采取有效的措施,確保星地通信功能正常。
【發(fā)明內(nèi)容】
[0005]為了克服現(xiàn)有技術(shù)中存在的缺陷,本發(fā)明提供一種用于星載擴頻應(yīng)答機單粒子翻轉(zhuǎn)故障的監(jiān)測及糾正裝置,具體的技術(shù)方案如下:
一種用于星載擴頻應(yīng)答機單粒子翻轉(zhuǎn)故障的監(jiān)測及糾正裝置,用于對星載擴頻應(yīng)答機的通信處理模塊進行監(jiān)測和糾正,其特征在于,所述監(jiān)測及糾正裝置包括:
反熔絲FPGA電路,用于對通信處理模塊的配置信息進行回讀、回讀信息比對、重載判斷,并向所述與門邏輯電路發(fā)送第一重載信號;
看門狗電路,用于根據(jù)所述通信處理模塊發(fā)送的喂狗信號,向所述與門邏輯電路發(fā)送第二重載信號;
與門邏輯電路,用于將接收到的第一重載信號和第二重載信號進行相與的邏輯運算,并根據(jù)相與的結(jié)果向所述通信模塊發(fā)送重載使能信號。
[0006]作為優(yōu)化方案,所述反熔絲FPGA電路進一步包括:
指令解析模塊,用于將外部輸入指令解析后輸出給回讀控制模塊;所述外部輸入指令包括回讀允許指令、回讀禁止指令、復(fù)位指令;
CRC校驗?zāi)K,用于緩存所述回讀信息并對回讀信息進行CRC校驗計算,與預(yù)置CRC校驗值進行比對,并將校驗結(jié)果輸出給回讀控制模塊;
回讀控制模塊,用于根據(jù)外部輸入指令設(shè)置對應(yīng)的狀態(tài);回讀允許狀態(tài)下每隔預(yù)設(shè)時間間隔對所述通信處理模塊發(fā)送回讀控制信號開始回讀,根據(jù)所述校驗結(jié)果判斷是否重載,將所述第一重載信號發(fā)送給所述與門邏輯電路;回讀禁止?fàn)顟B(tài)下停止發(fā)送回讀控制信號的操作;復(fù)位狀態(tài)下所有存儲信息清零,所有配置復(fù)位并停止工作,將第一重載信號發(fā)送給所述與門邏輯電路;實時將回讀控制模塊中指令響應(yīng)情況以及當(dāng)前的工作狀態(tài)寫入遙測返回模塊;
遙測返回模塊,用于將包括指令響應(yīng)情況以及當(dāng)前的工作狀態(tài)在內(nèi)的工作信息發(fā)送給所述通信處理模塊;
以及,計時器模塊,用于計時并每隔預(yù)設(shè)時間間隔對所述回讀控制模塊寫入一次回答允許信號。
[0007]作為優(yōu)化方案,所述通信處理模塊包括一 FPGA電路和PROM芯片;
所述FPGA電路,產(chǎn)生持續(xù)的時鐘信號作為看門狗電路的喂狗信號,支持回讀功能,接收重載使能信號,從所述PROM芯片中讀取程序配置文件;
PROM芯片,存儲程序配置文件,為一次性熔斷的工作模式。
[0008]一種單粒子翻轉(zhuǎn)故障的監(jiān)測及糾正方法,用于對星載擴頻應(yīng)答機的通信處理模塊進行監(jiān)測和糾正,其特征在于,所述監(jiān)測及糾正方法包括如下步驟:
A:反熔絲FPGA電路對通信處理模塊的配置信息進行回讀、回讀信息比對、重載判斷,并向所述與門邏輯電路發(fā)送第一重載信號;
B:看門狗電路根據(jù)所述通信處理模塊發(fā)送的喂狗信號,向所述與門邏輯電路發(fā)送第二重載信號;
C:與門邏輯電路將步驟A發(fā)送的第一重載信號和步驟B第二重載信號進行相與的邏輯運算,并根據(jù)相與的結(jié)果向所述通信模塊發(fā)送重載使能信號。
[0009]作為優(yōu)化方案,所述步驟A具體為:
反熔絲FPGA電路根據(jù)外部輸入指令設(shè)置狀態(tài)信息并響應(yīng)操作;
在回讀允許狀態(tài)下:反熔絲FPGA電路對通信處理模塊的配置信息進行回讀,獲得回讀信息;將所述回讀信息進行CRC校驗計算,與預(yù)置CRC校驗值進行比對,獲得比對結(jié)果;當(dāng)比對結(jié)果為正確時,向與門邏輯電路發(fā)送的第一重載信號為高電平,不重載;當(dāng)比對結(jié)果為錯誤時,向與門邏輯電路發(fā)送的第一重載信號為低電平,重載;
在回讀禁止?fàn)顟B(tài)下:反熔絲FPGA電路停止回讀控制信號及第一重載信號發(fā)送的操作; 在復(fù)位狀態(tài)下:回讀信息清零,所有配置復(fù)位、停止回讀操作并第一重載信號。
[0010]作為優(yōu)化方案,所述步驟B具體為:
看門狗電路接收通信處理模塊發(fā)送的喂狗信號,如果所述喂狗信號發(fā)送正常,向與門邏輯電路發(fā)送的第二重載信號為高電平,不重載;如果所述喂狗信號發(fā)送異常,向與門邏輯電路發(fā)送的第二重載信號為低電平,重載。
[0011]作為優(yōu)化方案,所述步驟C具體為:
與門邏輯電路將所述步驟A發(fā)送的第一重載信號和所述步驟B第二重載信號進行相與的邏輯運算,獲得重載使能信號;將重載使能信號發(fā)送給所述通信處理模塊;當(dāng)重載使能信號為高電平,即為不重載;當(dāng)重載使能信號為低電平,即為重載。
[0012]作為優(yōu)化方案,所述反熔絲FPGA電路實時將包括指令響應(yīng)情況以及當(dāng)前的工作狀態(tài)在內(nèi)的工作信息發(fā)送給所述通信處理模塊。
[0013]與現(xiàn)有技術(shù)相比,本發(fā)明具有以下有益效果:
本發(fā)明能夠?qū)崿F(xiàn)對星載擴頻應(yīng)答機通信處理模塊的監(jiān)測,及時發(fā)現(xiàn)并糾正高能粒子入射所引發(fā)的單粒子翻轉(zhuǎn),有效避免了單粒子翻轉(zhuǎn)引起的星載擴頻應(yīng)答機性能指標(biāo)下降或部分功能失效等問題,確保了星地通信功能正常。本發(fā)明具有很好的通用性,涉及的監(jiān)控軟件具有良好的可移植性。其次,本發(fā)明可以應(yīng)用于宇航型號同類單機產(chǎn)品的設(shè)計開發(fā),提高單機的抗單粒子翻轉(zhuǎn)能力,滿足在軌長期加電工作的任務(wù)需求,并且能夠有效的縮短設(shè)計開發(fā)周期和成本。
【專利附圖】
【附圖說明】
[0014]圖1為本發(fā)明的原理組成框圖;
圖2為本發(fā)明的反熔絲FPGA電路實現(xiàn)功能框圖;
圖3為本發(fā)明的單粒子監(jiān)測和糾正功能實現(xiàn)的邏輯框圖。
【具體實施方式】
[0015]下面結(jié)合附圖以實施例的方式詳細(xì)描述本發(fā)明。
[0016]如圖1所示,一種用于星載擴頻應(yīng)答機單粒子翻轉(zhuǎn)故障的監(jiān)測及糾正裝置,用于對星載擴頻應(yīng)答機的通信處理模塊進行監(jiān)測和糾正,其特征在于,所述監(jiān)測及糾正裝置包括:
反熔絲FPGA電路,用于對通信處理模塊的配置信息進行回讀、回讀信息比對、重載判斷,并向所述與門邏輯電路發(fā)送第一重載信號;
看門狗電路,用于根據(jù)所述通信處理模塊發(fā)送的喂狗信號,向所述與門邏輯電路發(fā)送
第二重載信號;
與門邏輯電路,用于將接收到的第一重載信號和第二重載信號進行相與的邏輯運算,并根據(jù)相與的結(jié)果向所述通信模塊發(fā)送重載使能信號。
[0017]一種單粒子翻轉(zhuǎn)故障的監(jiān)測及糾正方法,用于對星載擴頻應(yīng)答機的通信處理模塊進行監(jiān)測和糾正,其特征在于,所述監(jiān)測及糾正方法包括如下步驟:
A:反熔絲FPGA電路對通信處理模塊的配置信息進行回讀、回讀信息比對、重載判斷,并向所述與門邏輯電路發(fā)送第一重載信號;
B:看門狗電路根據(jù)所述通信處理模塊發(fā)送的喂狗信號,向所述與門邏輯電路發(fā)送第二重載信號;
C:與門邏輯電路將步驟A發(fā)送的第一重載信號和步驟B發(fā)送的第二重載信號進行相與的邏輯運算,并根據(jù)相與的結(jié)果向所述通信模塊發(fā)送重載使能信號。
[0018]該裝置與星載擴頻應(yīng)答機的通信處理模塊安裝在同一印制板上,實現(xiàn)對通信處理模塊的SRAM型FPGA電路工作運行狀態(tài)監(jiān)測及糾正,當(dāng)監(jiān)測到SRAM型FPGA電路的程序配置區(qū)發(fā)生翻轉(zhuǎn),立即進行程序重配置即所述重載,使SRAM型FPGA電路恢復(fù)到正常的工作狀態(tài)。
[0019]本實施例中的看門狗電路采用的是IS9-705RH-Q型號看門狗電路,反熔絲FPGA電路選用ACTEL公司的A54SX72A-CQ208B型號產(chǎn)品,能夠滿足宇航型號正樣裝機使用要求。
[0020]如圖2所示,本實施例中反熔絲FPGA電路進一步包括:
指令解析模塊,用于將外部輸入指令解析后輸出給回讀控制模塊;所述外部輸入指令包括回讀允許指令、回讀禁止指令、復(fù)位指令;
CRC校驗?zāi)K,用于緩存所述回讀信息并對回讀信息進行CRC校驗計算,與預(yù)置CRC校驗值進行比對,并將校驗結(jié)果輸出給所述回讀控制模塊;
回讀控制模塊,用于根據(jù)外部輸入指令設(shè)置對應(yīng)的狀態(tài);回讀允許狀態(tài)下每隔30分鐘對所述通信處理模塊發(fā)送回讀控制信號開始回讀,根據(jù)所述校驗結(jié)果判斷是否重載,將所述第一重載信號發(fā)送給所述與門邏輯電路;回讀禁止?fàn)顟B(tài)下停止發(fā)送回讀控制信號,發(fā)送的第一重載信號為不重載;復(fù)位狀態(tài)下所有存儲信息清零,所有配置復(fù)位,發(fā)送的第一重載信號為重載;實時將回讀控制模塊中指令響應(yīng)情況以及當(dāng)前的工作狀態(tài)寫入遙測返回模塊;
遙測返回模塊,用于將反熔絲FPGA電路的工作信息以二進制編碼輸出給所述通信處理模塊;所述工作信息又具體包括:是否允許回讀、是否發(fā)生單粒子翻轉(zhuǎn)以及CRC比對出錯次數(shù)。
[0021]以及,計時器模塊,用于計時,本實施例設(shè)定為并每隔30分鐘對所述回讀控制模塊寫入一次回答允許信號。
[0022]所述回讀控制信號包括片選信號和使能信號。
[0023]以下結(jié)合圖2、圖3來描述本實施例中所述裝置的具體工作方法。
[0024]反熔絲FPGA電路中的指令解析模塊將外部輸入指令解析為對應(yīng)的時序。
[0025]本裝置的工作狀態(tài)由外部輸入指令決定:當(dāng)外部輸入指令為復(fù)位時,本裝置工作在復(fù)位狀態(tài);當(dāng)外部輸入指令為回讀禁止指令時,本裝置工作在回讀禁止?fàn)顟B(tài);當(dāng)外部輸入指令為回讀允許指令時,本裝置工作在回讀允許狀態(tài),且在首次設(shè)置回讀允許狀態(tài)時立即將啟動回讀信號置高電平一次。
[0026]其中,禁止回讀指令的優(yōu)先級高于允許回讀指令。
[0027]當(dāng)裝置處于復(fù)位狀態(tài)時,清零CRC校驗?zāi)K中緩存的回讀信息,反熔絲FPGA電路中所有配置復(fù)位,停止發(fā)送回讀控制信號,發(fā)送的第一重載信號為重載。此時不管看門狗電路是否出現(xiàn)異常,與門邏輯電路都會發(fā)出低電平的使能信號PR0G_B,使通信模塊的SRAM型FPGA電路重載。
[0028]當(dāng)裝置處于回讀禁止?fàn)顟B(tài)時,與復(fù)位狀態(tài)一樣停止發(fā)送回讀控制信號,發(fā)送的第一重載信號為不重載,但對CRC校驗?zāi)K中緩存的回讀信息不清零,及反熔絲FPGA電路中的配置不復(fù)位。此時僅靠看門狗電路對星載擴頻應(yīng)答機的通信處理模塊進行監(jiān)測,只有當(dāng)喂狗信號出現(xiàn)異常導(dǎo)致看門狗電路發(fā)送低電平的第二重載信號時,與門邏輯電路才會發(fā)出低電平的使能信號PR0G_B,使通信處理模塊的SRAM型FPGA電路重載。
[0029]當(dāng)裝置處于回讀允許的狀態(tài)時,滿足回讀條件a、b時開始回讀:
回讀條件a,通信模塊的SRAM型FPGA電路輸出done信號為高電平;
回讀條件b,啟動回讀信號為高電平。[0030]首次設(shè)置為允許回讀狀態(tài)時,立即將回讀控制模塊中的啟動回讀信號置高電平一次。
[0031]開始回讀,計時器開始計時,之后每隔30分鐘產(chǎn)生一個時鐘信號發(fā)送給回讀控制模塊,使回讀控制模塊將啟動回讀信號置高電平一次。
[0032]所述通信模塊的SRAM型FPGA電路輸出done信號為高電平,即為重載成功;重載失敗時done信號保持為低電平,SRAM型FPGA電路自動再次重載直到重載成功。SRAM型FPGA電路首次通電便立即讀取PROM中存儲的程序配置文件,此時首次完成重載成功,done?目號為聞電平。
[0033]開始回讀,首先回讀控制模塊給SRAM型FPGA電路發(fā)送回讀控制信號,SRAM型FPGA電路開啟回讀進程;將此時SRAM型FPGA電路的內(nèi)部配置信息作為所述回讀信息存入CRC校驗?zāi)K中;CRC校驗?zāi)K對回讀信息計算相應(yīng)的CRC校驗值,與預(yù)置CRC校驗值進行比對;比對結(jié)果輸出給回讀控制模塊。
[0034]當(dāng)比對結(jié)果為正確,即SRAM型FPGA電路未出現(xiàn)單粒子翻轉(zhuǎn),內(nèi)部配置未出錯,回讀控制模塊輸出的第一重載信號為高電平,不重載。
[0035]當(dāng)比對結(jié)果為錯誤,即SRAM型FPGA電路出現(xiàn)了單粒子翻轉(zhuǎn),內(nèi)部配置出錯,回讀控制模塊輸出的第一重載信號為低電平,重載。
[0036]回讀允許狀態(tài)下與門邏輯電路輸出的使能信號PR0G_B為所述第一重載信號和第
二重載信號相與的結(jié)果。 [0037]遙測返回模塊實時將反熔絲FPGA電路的工作信息輸出給SRAM型FPGA電路,SRAM型FPGA電路將反熔絲FPGA電路的工作信息與其自身的工作狀態(tài)整合后發(fā)送給數(shù)字量遙測米集單兀。
[0038]本發(fā)明具有很好的通用性,涉及的監(jiān)控軟件具有良好的可移植性。本發(fā)明可以應(yīng)用于宇航型號同類單機產(chǎn)品的設(shè)計開發(fā),提高單機的抗單粒子翻轉(zhuǎn)能力,滿足在軌長期加電工作的任務(wù)需求,并且能夠有效的縮短設(shè)計開發(fā)周期和成本。
[0039]以上公開的僅為本申請的一個具體實施例,但本申請并非局限于此。任何本領(lǐng)域的技術(shù)人員能思之的變化,都應(yīng)落在本申請的保護范圍內(nèi)。
【權(quán)利要求】
1.一種用于星載擴頻應(yīng)答機單粒子翻轉(zhuǎn)故障的監(jiān)測及糾正裝置,用于對星載擴頻應(yīng)答機的通信處理模塊進行監(jiān)測和糾正,其特征在于,所述監(jiān)測及糾正裝置包括: 反熔絲FPGA電路,用于對通信處理模塊的配置信息進行回讀、回讀信息比對、重載判斷,并向所述與門邏輯電路發(fā)送第一重載信號; 看門狗電路,用于根據(jù)所述通信處理模塊發(fā)送的喂狗信號,向所述與門邏輯電路發(fā)送第二重載信號; 與門邏輯電路,用于將接收到的第一重載信號和第二重載信號進行相與的邏輯運算,并根據(jù)相與的結(jié)果向所述通信處理模塊發(fā)送重載使能信號。
2.如權(quán)利要求1所述的一種用于星載擴頻應(yīng)答機單粒子翻轉(zhuǎn)故障的監(jiān)測及糾正裝置,其特征在于,所述反熔絲FPGA電路進一步包括: 指令解析模塊,用于將外部輸入指令解析后輸出給回讀控制模塊;所述外部輸入指令包括回讀允許指令、回讀禁止指令、復(fù)位指令; CRC校驗?zāi)K,用于緩存所述回讀信息并對回讀信息進行CRC校驗計算,與預(yù)置CRC校驗值進行比對,并將校驗結(jié)果 輸出給回讀控制模塊; 回讀控制模塊,用于根據(jù)外部輸入指令設(shè)置對應(yīng)的狀態(tài);回讀允許狀態(tài)下每隔預(yù)設(shè)時間間隔對所述通信處理模塊發(fā)送回讀控制信號開始回讀,根據(jù)所述校驗結(jié)果判斷是否重載,將所述第一重載信號發(fā)送給所述與門邏輯電路;回讀禁止?fàn)顟B(tài)下停止發(fā)送回讀控制信號,發(fā)送的第一重載信號為不重載;復(fù)位狀態(tài)下所有存儲信息清零,所有配置復(fù)位,發(fā)送的第一重載信號為重載;每隔預(yù)設(shè)時間間隔將回讀控制模塊中指令響應(yīng)情況以及當(dāng)前的工作狀態(tài)寫入遙測返回模塊; 遙測返回模塊,用于將包括指令響應(yīng)情況以及當(dāng)前的工作狀態(tài)在內(nèi)的工作信息發(fā)送給所述通信處理模塊; 以及,計時器模塊,用于計時并每隔預(yù)設(shè)時間間隔對所述回讀控制模塊輸出一次回讀允許信號。
3.如權(quán)利要求1所述的一種用于星載擴頻應(yīng)答機單粒子翻轉(zhuǎn)故障的監(jiān)測及糾正裝置,其特征在于,所述通信處理模塊包括一 FPGA電路和PROM芯片; 所述FPGA電路,產(chǎn)生持續(xù)的時鐘信號作為看門狗電路的喂狗信號,支持回讀功能,接收重載使能信號,從所述PROM芯片中讀取程序配置文件; PROM芯片,存儲程序配置文件,為一次性熔斷的工作模式。
4.一種單粒子翻轉(zhuǎn)故障的監(jiān)測及糾正方法,用于對星載擴頻應(yīng)答機的通信處理模塊進行監(jiān)測和糾正,其特征在于,所述監(jiān)測及糾正方法包括如下步驟: A:反熔絲FPGA電路對通信處理模塊的配置信息進行回讀、回讀信息比對、重載判斷,并向所述與門邏輯電路發(fā)送第一重載信號; B:看門狗電路根據(jù)所述通信處理模塊發(fā)送的喂狗信號,向所述與門邏輯電路發(fā)送第二重載信號; C:與門邏輯電路將步驟A發(fā)送的第一重載信號和步驟B第二重載信號進行相與的邏輯運算,并根據(jù)相與的結(jié)果向所述通信處理模塊發(fā)送重載使能信號。
5.如權(quán)利要求4所述的一種單粒子翻轉(zhuǎn)故障的監(jiān)測及糾正方法,其特征在于,所述步驟A具體為:反熔絲FPGA電路根據(jù)外部輸入指令設(shè)置狀態(tài)信息并響應(yīng)操作; 在回讀允許狀態(tài)下:反熔絲FPGA電路對通信處理模塊的配置信息進行回讀,獲得回讀信息;將所述回讀信息進行CRC校驗計算,與預(yù)置CRC校驗值進行比對,獲得比對結(jié)果;當(dāng)比對結(jié)果為正確時,向與門邏輯電路發(fā)送的第一重載信號為高電平,不重載;當(dāng)比對結(jié)果為錯誤時,向與門邏輯電路發(fā)送的第一重載信號為低電平,重載; 在回讀禁止?fàn)顟B(tài)下:反熔絲FPGA電路停止發(fā)送回讀控制信號,發(fā)送的第一重載信號為不重載; 在復(fù)位狀態(tài)下:所有存儲信息清零,所有配置復(fù)位并停止發(fā)送回讀控制信號,發(fā)送的第一重載信號為重載。
6.如權(quán)利要求4所述的一種單粒子翻轉(zhuǎn)故障的監(jiān)測及糾正方法,其特征在于,所述步驟B具體為: 看門狗電路接收通信處理模塊發(fā)送的喂狗信號,如果所述喂狗信號發(fā)送正常,向與門邏輯電路發(fā)送的第二重載信號為高電平,不重載;如果所述喂狗信號發(fā)送異常,向與門邏輯電路發(fā)送的第二重載信號為低電平,重載。
7.如權(quán)利要求4或5或6所述的一種單粒子翻轉(zhuǎn)故障的監(jiān)測及糾正方法,其特征在于,所述步驟C具體為: 與門邏輯電路將所述步驟A發(fā)送的第一重載信號和所述步驟B第二重載信號進行相與的邏輯運算,獲得重載使能信號;將重載使能信號發(fā)送給所述通信處理模塊;當(dāng)重載使能信號為高電平,即為不重載;當(dāng)重載使能信號為低電平,即為重載。
8.如權(quán)利要求4所述的一種單粒子翻轉(zhuǎn)故障的監(jiān)測及糾正方法,其特征在于,所述反熔絲FPGA電路實時將包括指令響應(yīng)情況以及當(dāng)前的工作狀態(tài)在內(nèi)的工作信息發(fā)送給所述通信處理模塊。
【文檔編號】G06F11/07GK104021051SQ201410248359
【公開日】2014年9月3日 申請日期:2014年6月6日 優(yōu)先權(quán)日:2014年6月6日
【發(fā)明者】吳濤, 方軼, 高磊, 李春萍 申請人:上海航天電子通訊設(shè)備研究所