一種中央處理器調(diào)試裝置制造方法
【專利摘要】本實(shí)用新型屬于測試領(lǐng)域,本實(shí)用新型一種中央處理器調(diào)試裝置,包括:中央處理器、USB信號與UART信號轉(zhuǎn)換芯片以及調(diào)試機(jī),所述USB信號與UART信號轉(zhuǎn)換芯片上設(shè)有USB接口端和UART接口端,所述中央處理器的輸入端連接所述USB信號與UART信號轉(zhuǎn)換芯片上的UART接口端,所述調(diào)試機(jī)的輸出端連接所述USB信號與UART信號轉(zhuǎn)換芯片上的USB接口端。本實(shí)用新型實(shí)現(xiàn)中央處理器與USB設(shè)備的訪問與交互通訊,并通過調(diào)試機(jī)對中央處理器進(jìn)行開機(jī)調(diào)試。
【專利說明】—種中央處理器調(diào)試裝置
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型屬于測試領(lǐng)域,尤其涉及一種中央處理器調(diào)試裝置。
【背景技術(shù)】
[0002]在對中央處理器進(jìn)行開發(fā)調(diào)試時,需要通過基于電腦的調(diào)試機(jī)系統(tǒng)來測試所開發(fā)的中央處理器,需要通過調(diào)試機(jī)軟件來觀測中央處理器的運(yùn)行狀態(tài)以及各種具體的運(yùn)行參數(shù),這時就涉及到一個調(diào)試機(jī)與中央處理器之間的通訊問題。然而,上位機(jī)主要是通過USB (Universal Serial BUS,通用串行總線)或者串口與其他系統(tǒng)進(jìn)行數(shù)據(jù)交互的,USB總線是一個外部總線標(biāo)準(zhǔn),用于規(guī)范電腦和外部設(shè)備的連接與通訊,是應(yīng)用在PC領(lǐng)域的接口技術(shù),由于USB設(shè)備使用方便,支持熱插拔,連接靈活,獨(dú)立供電等優(yōu)點(diǎn),所以通過USB連接的串口調(diào)試工具得以廣泛運(yùn)用,而中央處理器通常是基于UART (Universal AsynchronousReceiver/Transmitter,異步收發(fā)傳輸器)接口與調(diào)試機(jī)進(jìn)行數(shù)據(jù)通訊的,UART接口的信號與調(diào)試機(jī)的USB信號或串口信號是無法兼容,不能直接相連。
實(shí)用新型內(nèi)容
[0003]本實(shí)用新型的目的在于提供中央處理器調(diào)試裝置,以解決現(xiàn)有技術(shù)中的中央處理器的UART接口的信號與調(diào)試機(jī)的USB信號無法兼容的問題。
[0004]本實(shí)用新型實(shí)施例提供一種中央處理器調(diào)試裝置,包括:中央處理器、USB信號與UART信號轉(zhuǎn)換芯片以及調(diào)試機(jī),所述USB信號與UART信號轉(zhuǎn)換芯片上設(shè)有USB接口端和UART接口端,所述中央處理器的輸入端連接所述USB信號與UART信號轉(zhuǎn)換芯片上的UART接口端,所述調(diào)試機(jī)的輸出端連接所述USB信號與UART信號轉(zhuǎn)換芯片上的USB接口端。
[0005]所述USB信號與UART信號轉(zhuǎn)換芯片上的UART接口端與所述中央處理器的COM接口端連接。
[0006]所述中央處理器調(diào)試裝置還包括三腳插針,所述USB信號與UART信號轉(zhuǎn)換芯片上的UART接口端與所述中央處理器的COM接口端之間通過所述三腳插針連接。
[0007]所述中央處理器調(diào)試裝置還包括USB連接器,所述USB信號與UART信號轉(zhuǎn)換芯片上的USB接口端通過所述USB連接器與所述調(diào)試機(jī)的輸出端連接。
[0008]所述中央處理器調(diào)試裝置還包括通用數(shù)據(jù)總線,所述調(diào)試機(jī)的輸出端與所述USB連接器之間通過所述通用數(shù)據(jù)總線連接。
[0009]所述USB信號與UART信號轉(zhuǎn)換芯片為芯片CP2102。
[0010]所述中央處理器調(diào)試裝置還包括第一穩(wěn)壓管、第二穩(wěn)壓管、第三穩(wěn)壓管、第一電容和第二電容,所述芯片CP2102的第四引腳連接所述USB連接器的第三引腳和第三穩(wěn)壓管的陰極端,所述芯片CP2102的第五引腳連接所述USB連接器的第二引腳和第二穩(wěn)壓管的陰極端,所述芯片CP2102的第七引腳和第八引腳連接所述USB連接器的第一引腳和第一電容的一端,所述第一電容的另一端接地,所述芯片CP2102的第六引腳連接第二電容的第一端,所述第二電容的第二端接地,所述芯片CP2102的第三引腳接地,所述USB連接器的第一引腳接所述第一穩(wěn)壓管的陰極端,所述USB連接器的第四引腳、第五引腳、第六引腳、所述第一穩(wěn)壓管的陽極端、所述第二穩(wěn)壓管的陽極端和所述第三穩(wěn)壓管的陽極端共地連接,所述USB連接器通過通用數(shù)據(jù)總線與所述調(diào)試機(jī)連接,所述芯片CP2102通過第二十五引腳和第二十六引腳與所述中央處理器連接。
[0011]本實(shí)用新型實(shí)施例一種中央處理器調(diào)試裝置,通過在中央處理器與調(diào)試機(jī)之間設(shè)置USB信號與UART信號轉(zhuǎn)換芯片,解決了現(xiàn)有技術(shù)中存在的中央處理器的UART接口的信號與調(diào)試機(jī)的USB信號無法兼容的問題,實(shí)現(xiàn)中央處理器與USB設(shè)備的訪問與交互通訊,并通過調(diào)試機(jī)對中央處理器進(jìn)行開機(jī)調(diào)試。
【專利附圖】
【附圖說明】
[0012]圖1是本實(shí)用新型實(shí)施例提供的一種中央處理器調(diào)試裝置的實(shí)施例示意圖;
[0013]圖2是本實(shí)用新型實(shí)施例提供的一種中央處理器調(diào)試裝置的另一實(shí)施例示意圖;
[0014]圖3是本實(shí)用新型實(shí)施例提供的一種中央處理器調(diào)試裝置中的芯片CP2102結(jié)構(gòu)示意圖。
【具體實(shí)施方式】
[0015]為了使本實(shí)用新型的目的、技術(shù)方案及優(yōu)點(diǎn)更加清楚明白,以下結(jié)合附圖及實(shí)施例,對本實(shí)用新型進(jìn)行進(jìn)一步詳細(xì)說明。應(yīng)當(dāng)理解,此處所描述的具體實(shí)施例僅僅用以解釋本實(shí)用新型,并不用于限定本實(shí)用新型。
[0016]本實(shí)用新型實(shí)施例提供一種中央處理器調(diào)試裝置的一個實(shí)施例,請參閱圖1,包括:中央處理器10UUSB信號與UART信號轉(zhuǎn)換芯片102和調(diào)試機(jī)103,所述USB信號與UART信號轉(zhuǎn)換芯片102上設(shè)有USB接口端和UART接口端,所述中央處理器的輸入端101連接所述USB信號與UART信號轉(zhuǎn)換芯片102上的UART接口端,所述調(diào)試機(jī)103的輸出端連接所述USB信號與UART信號轉(zhuǎn)換芯片102上的USB接口端。
[0017]所述USB信號與UART信號轉(zhuǎn)換芯片102上的UART接口端與所述中央處理器101的COM接口端連接。
[0018]本實(shí)用新型實(shí)施例提供一種中央處理器調(diào)試裝置的一個實(shí)施例,請參閱圖2,還包括三腳插針104,所述USB信號與UART信號轉(zhuǎn)換芯片102上的UART接口端與所述中央處理器104的COM接口端之間通過所述三腳插針104連接。
[0019]所述USB信號與UART信號轉(zhuǎn)換芯片102采用TX和RX數(shù)據(jù)線通過所述三腳插針104與所述中央處理器101的COM接口端進(jìn)行通信。
[0020]所述中央處理器調(diào)試裝置還包括USB連接器106,所述USB信號與UART信號轉(zhuǎn)換芯片102上的USB接口端通過所述USB連接器106與所述調(diào)試機(jī)103的輸出端連接。
[0021]所述中央處理器調(diào)試裝置還包括通用數(shù)據(jù)總線105,所述調(diào)試機(jī)103的輸出端與所述USB連接器106之間通過所述通用數(shù)據(jù)總線105連接。
[0022]優(yōu)選的,所述USB信號與UART信號的轉(zhuǎn)換芯片102為芯片CP2102。
[0023]請參閱圖3,所述中央處理器調(diào)試裝置還包括第一穩(wěn)壓管D1、第二穩(wěn)壓管D2、第三穩(wěn)壓管D3、第一電容Cl和第二電容C2,所述芯片CP2102的第四引腳連接所述USB連接器106的第三引腳和第三穩(wěn)壓管D3的陰極端,所述芯片CP2102的第五引腳連接所述USB連接器106的第二引腳和第二穩(wěn)壓管D2的陰極端,所述芯片CP2102的第七引腳和第八引腳連接所述USB連接器106的第一引腳和第一電容Cl的一端,所述第一電容Cl的另一端接地,所述芯片CP2102的第六引腳連接第二電容C2的第一端,所述第二電容C2的第二端接地,所述芯片CP2102的第三引腳接地,所述USB連接器106的第一引腳接所述第一穩(wěn)壓管Dl的陰極端,所述USB連接器106的第四引腳、第五引腳、第六引腳、所述第一穩(wěn)壓管Dl的陽極端、所述第二穩(wěn)壓管D2的陽極端和所述第三穩(wěn)壓管D3的陽極端共地連接,所述USB連接器通過通用數(shù)據(jù)總線與所述調(diào)試機(jī)105連接,所述芯片CP2102通過第二十五引腳和第二十六引腳與所述中央處理器101連接。
[0024]本實(shí)用新型實(shí)施例一種中央處理器調(diào)試裝置的具體工作過程為:首先將調(diào)試機(jī)與中央處理器通過芯片CP2102進(jìn)行連接,將調(diào)試機(jī)通過通用數(shù)據(jù)總線與連接在芯片CP2102的USB連接器進(jìn)行連接,將中央處理器的COM接口通過3腳插針連接到芯片CP2102實(shí)現(xiàn)了串口轉(zhuǎn)USB,并通過TX、RX收發(fā)數(shù)據(jù)線進(jìn)行通信,進(jìn)而控制調(diào)試機(jī)進(jìn)行中央處理器的調(diào)試,觀察中央處理器問題的出現(xiàn)地方,并及時給出調(diào)試信息修正。
[0025]本實(shí)用新型實(shí)施例中央處理器為國產(chǎn)飛騰CPU。
[0026]所述芯片CP2102具體包括以下功能:USB部分:符合USB2.0規(guī)范;包含I個USB接口,支持全速(12Mbps);通過SUSPEND管腳支持USB暫停狀態(tài);通過1024Byte EEPROM配置設(shè)備參數(shù);電源要求=USB供電4.0V到5.25V ;3.0V到3.6V的集成電壓;可以為RS-232的串口設(shè)備擴(kuò)展USB接口 ;可以運(yùn)用到USB接口的調(diào)試工具的串口調(diào)試。UART部分:標(biāo)準(zhǔn)UART規(guī)范;包含一個標(biāo)準(zhǔn)RS-232接口,速率300bps到IMbits ;電源要求:3.3V電壓。
[0027]本實(shí)用新型實(shí)施例通過串口接口與飛騰平臺的串口相連接,實(shí)現(xiàn)國產(chǎn)主板與USB設(shè)備的訪問與交互通訊,并進(jìn)行開機(jī)調(diào)試。
[0028]本實(shí)用新型實(shí)施例一種中央處理器調(diào)試裝置,通過在中央處理器與調(diào)試機(jī)之間設(shè)置USB信號與UART信號轉(zhuǎn)換芯片,解決了現(xiàn)有技術(shù)中存在的中央處理器的UART接口的信號與調(diào)試機(jī)的USB信號無法兼容的問題,實(shí)現(xiàn)中央處理器與USB設(shè)備的訪問與交互通訊,并通過調(diào)試機(jī)對中央處理器進(jìn)行開機(jī)調(diào)試。
[0029]以上所述僅為本實(shí)用新型的優(yōu)選實(shí)施例而已,并不用于限制本實(shí)用新型。例如,各個模塊只是按照功能邏輯進(jìn)行劃分的,但并不局限于上述的劃分,只要能夠?qū)崿F(xiàn)相應(yīng)的功能即可;另外,各功能模塊的具體名稱也只是為了便于相互區(qū)分,并不用于限制本實(shí)用新型的保護(hù)范圍。
[0030]以上所述僅為本實(shí)用新型的較佳實(shí)施例而已,并不用以限制本實(shí)用新型,凡在本實(shí)用新型的精神和原則之內(nèi)所作的任何修改、等同替換和改進(jìn)等,均應(yīng)包含在本實(shí)用新型的保護(hù)范圍之內(nèi)。
【權(quán)利要求】
1.一種中央處理器調(diào)試裝置,其特征在于,包括:中央處理器、USB信號與UART信號轉(zhuǎn)換芯片以及調(diào)試機(jī),所述USB信號與UART信號轉(zhuǎn)換芯片上設(shè)有USB接口端和UART接口端,所述中央處理器的輸入端連接所述USB信號與UART信號轉(zhuǎn)換芯片上的UART接口端,所述調(diào)試機(jī)的輸出端連接所述USB信號與UART信號轉(zhuǎn)換芯片上的USB接口端。
2.如權(quán)利要求1所述的中央處理器調(diào)試裝置,其特征在于,所述USB信號與UART信號轉(zhuǎn)換芯片上的UART接口端與所述中央處理器的COM接口端連接。
3.如權(quán)利要求2所述的中央處理器調(diào)試裝置,其特征在于,還包括三腳插針,所述USB信號與UART信號轉(zhuǎn)換芯片上的UART接口端與所述中央處理器的COM接口端之間通過所述三腳插針連接。
4.如權(quán)利要求1所述的中央處理器調(diào)試裝置,其特征在于,還包括USB連接器,所述USB信號與UART信號轉(zhuǎn)換芯片上的USB接口端通過所述USB連接器與所述調(diào)試機(jī)的輸出端連接。
5.如權(quán)利要求4所述的中央處理器調(diào)試裝置,其特征在于,還包括通用數(shù)據(jù)總線,所述調(diào)試機(jī)的輸出端與所述USB連接器之間通過所述通用數(shù)據(jù)總線連接。
6.如權(quán)利要求4所述的中央處理器調(diào)試裝置,其特征在于,所述USB信號與UART信號轉(zhuǎn)換芯片為芯片CP2102。
7.如權(quán)利要求6所述的中央處理器調(diào)試裝置,其特征在于,還包括第一穩(wěn)壓管、第二穩(wěn)壓管、第三穩(wěn)壓管、第一電容和第二電容,所述芯片CP2102的第四引腳連接所述USB連接器的第三引腳和第三穩(wěn)壓管的陰極端,所述芯片CP2102的第五引腳連接所述USB連接器的第二引腳和第二穩(wěn)壓管的陰極端,所述芯片CP2102的第七引腳和第八引腳連接所述USB連接器的第一引腳和第一電容的一端,所述第一電容的另一端接地,所述芯片CP2102的第六引腳連接第二電容的第一端,所述第二電容的第二端接地,所述芯片CP2102的第三引腳接地,所述USB連接器的第一引腳接所述第一穩(wěn)壓管的陰極端,所述USB連接器的第四引腳、第五引腳、第六引腳、所述第一穩(wěn)壓管的陽極端、所述第二穩(wěn)壓管的陽極端和所述第三穩(wěn)壓管的陽極端共地連接,所述USB連接器通過通用數(shù)據(jù)總線與所述調(diào)試機(jī)連接,所述芯片CP2102通過第二十五引腳和第二十六引腳與所述中央處理器連接。
【文檔編號】G06F11/26GK203658990SQ201320778462
【公開日】2014年6月18日 申請日期:2013年11月29日 優(yōu)先權(quán)日:2013年11月29日
【發(fā)明者】薛忠華, 易克冰, 賈兵, 石明, 傅子奇 申請人:深圳中電長城信息安全系統(tǒng)有限公司