交叉dfe抽頭加權(quán)的適配的制作方法
【專利摘要】一種方法,包括:在接收機(jī)的輸入端接收輸入信號(hào),并且從輸入信號(hào)中檢索數(shù)據(jù)采樣信號(hào)和差錯(cuò)采樣信號(hào)。該方法還包括:應(yīng)用一個(gè)使用該數(shù)據(jù)采樣信號(hào)和差錯(cuò)采樣信號(hào)來產(chǎn)生反饋至DFE模塊的反饋碼的適配過程。更進(jìn)一步,該方法包括:將反饋碼轉(zhuǎn)換成相應(yīng)的電壓值,以及將所述相應(yīng)的電壓值指定為DFE模塊的抽頭加權(quán)。最終,該方法包括:通過使用DFE模塊來將DFE應(yīng)用于輸入信號(hào),以便產(chǎn)生邊緣采樣信號(hào),其中所述DFE是以抽頭加權(quán)為基礎(chǔ)的。
【專利說明】交叉DFE抽頭加權(quán)的適配
【技術(shù)領(lǐng)域】
[0001] 本發(fā)明涉及交叉DFE抽頭加權(quán)的適配。
【背景技術(shù)】
[0002] 在很多時(shí)候,高速串行數(shù)據(jù)流是在沒有與之伴隨的時(shí)鐘信號(hào)的情況下發(fā)送的。時(shí) 鐘和數(shù)據(jù)恢復(fù)(CDR)方法允許接收機(jī)從近似的頻率基準(zhǔn)中產(chǎn)生一個(gè)時(shí)鐘。隨著輸入/輸出 速度越來越高,CDR使用的數(shù)據(jù)采樣點(diǎn)對(duì)于鏈路性能而言也越發(fā)重要。采樣點(diǎn)通常是通過 bang-bang型⑶R確定,其中安置點(diǎn)未必處于眼圖張開度最大的位置或是眼圖的中間。由 此,采樣點(diǎn)有可能不是最優(yōu)的,并且有可能出現(xiàn)信號(hào)完整性問題。
【發(fā)明內(nèi)容】
[0003] 相應(yīng)地,有必要具有一種通過操縱⑶R安置點(diǎn)來試圖實(shí)現(xiàn)最優(yōu)采樣相位的設(shè)備和 方法。本發(fā)明的實(shí)施例公開了一種通過在輸入信號(hào)上應(yīng)用判決反饋均衡處理(DFE)來產(chǎn)生 被饋送至由邊緣采樣恢復(fù)時(shí)鐘進(jìn)行定時(shí)的采樣器的DFE輸出信號(hào),以便影響數(shù)據(jù)采樣相位 信號(hào)的時(shí)鐘和數(shù)據(jù)恢復(fù)安置點(diǎn)(CDR安置點(diǎn))的設(shè)備和方法。該采樣器產(chǎn)生一個(gè)邊緣采樣 信號(hào)。然后,該邊緣采樣信號(hào)被用于影響數(shù)據(jù)采樣相位信號(hào)的CDR安置點(diǎn)。更進(jìn)一步,由于 DFE是應(yīng)用于名為"零交叉"信號(hào)的邊緣采樣信號(hào)的,因此,DFE抽頭加權(quán)可被適配于不同的 接口或信道,以便影響數(shù)據(jù)采樣相位信號(hào)的CDR安置點(diǎn)。所述抽頭加權(quán)是通過將源于輸入 信號(hào)的數(shù)據(jù)采樣信號(hào)和差錯(cuò)采樣信號(hào)饋送到用于確定反饋至DFE模塊的反饋碼的適配環(huán) 路來適配的。
[0004] 在一個(gè)實(shí)施例中,本發(fā)明涉及一種方法。該方法包括:從輸入信號(hào)中檢索一個(gè)數(shù)據(jù) 采樣信號(hào)和一個(gè)差錯(cuò)采樣信號(hào)。該方法還包括:應(yīng)用一個(gè)使用該數(shù)據(jù)采樣信號(hào)和差錯(cuò)采樣 信號(hào)來產(chǎn)生反饋至DFE模塊的反饋碼的適配(自適應(yīng))過程。更進(jìn)一步,該方法包括:將反 饋碼轉(zhuǎn)換成相應(yīng)的電壓值,以及將所述相應(yīng)的電壓值指定為DFE模塊的抽頭加權(quán)。最終,該 方法包括:通過使用DFE模塊來將DFE應(yīng)用于輸入信號(hào),以便產(chǎn)生邊緣采樣信號(hào),其中所述 DFE是以抽頭加權(quán)為基礎(chǔ)的。
[0005] 在另一個(gè)實(shí)施例中,本發(fā)明涉及一種方法,包括:依照被指定給DFE模塊的初始抽 頭加權(quán)值來將判決反饋均衡處理(DFE)應(yīng)用于輸入信號(hào),以便產(chǎn)生邊緣采樣信號(hào)。該方法 還包括:使用邊緣采樣信號(hào)來影響數(shù)據(jù)采樣信號(hào)的安置點(diǎn)。更進(jìn)一步,該方法包括:從初始 抽頭加權(quán)值開始在一個(gè)數(shù)值范圍上改變DFE抽頭加權(quán),以及追蹤與該數(shù)值范圍相關(guān)聯(lián)的數(shù) 據(jù)采樣點(diǎn)的相應(yīng)安置點(diǎn)。最終,該方法包括:從該數(shù)值范圍中選擇用于所述DFE抽頭加權(quán)的 值。
[0006] 在另一個(gè)實(shí)施例中,本發(fā)明涉及一種電路。該電路包括:判決反饋均衡(DFE)模 塊,其可以通過操作來接收輸入信號(hào),并且還可以通過操作而對(duì)輸入信號(hào)使用DFE,以便從 中產(chǎn)生一個(gè)邊緣處米樣信號(hào),其中所述DFE基于DFE模塊的初始抽頭加權(quán)。該電路還包括 一個(gè)與DFE模塊耦合的定時(shí)恢復(fù)模塊,該模塊可以通過操作來接收邊緣采樣信號(hào),并且還 可以通過操作來基于邊緣采樣信號(hào)產(chǎn)生數(shù)據(jù)采樣相位信號(hào),其中該數(shù)據(jù)采樣相位信號(hào)收斂 到一個(gè)時(shí)鐘和數(shù)據(jù)恢復(fù)(CDR)安置點(diǎn)。最后,該電路包括可以適配模塊,其可以通過操作來 從初始抽頭加權(quán)值開始在一個(gè)數(shù)值范圍上改變DFE抽頭加權(quán),以及追蹤與該數(shù)值范圍相關(guān) 聯(lián)的數(shù)據(jù)采樣點(diǎn)的相應(yīng)安置點(diǎn),并且還可以通過操作來從該數(shù)值范圍中選擇用于所述DFE 抽頭加權(quán)的值。
[0007] 在另一個(gè)實(shí)施例中,本發(fā)明涉及一種電路,包括可以通過操作來從輸入信號(hào)中產(chǎn) 生差錯(cuò)采樣信號(hào)的第一分支以及可以通過操作來從輸入信號(hào)中產(chǎn)生數(shù)據(jù)采樣信號(hào)的第二 分支。該電路還包括一個(gè)判決反饋均衡(DFE)模塊,其可以通過操作來接收輸入信號(hào),并且 還可以通過操作來對(duì)輸入信號(hào)使用DFE,以便從中產(chǎn)生邊緣采樣信號(hào),其中所述DFE是以該 DFE模塊的抽頭加權(quán)為基礎(chǔ)的。更進(jìn)一步,該電路還包括一個(gè)適配模塊,該模塊可以通過操 作來應(yīng)用一個(gè)通過使用數(shù)據(jù)采樣信號(hào)和差錯(cuò)采樣信號(hào)來產(chǎn)生反饋至DFE模塊的反饋碼的 適配(自適應(yīng))過程。所述DFE模塊包括一個(gè)反饋部件,其可以通過操作來將反饋碼轉(zhuǎn)換 成相應(yīng)的電壓值,并且還可以通過操作來將相應(yīng)的電壓值用作DFE模塊的抽頭加權(quán)。
【專利附圖】
【附圖說明】
[0008] 在附圖中舉例示出了本發(fā)明的實(shí)施例,但是這些實(shí)施例并不具有限制意義,并且 在附圖中,相同的參考數(shù)字指的是相似的部件。
[0009] 圖1顯示的是根據(jù)本發(fā)明一個(gè)實(shí)施例的例示計(jì)算機(jī)系統(tǒng)。
[0010] 圖2顯示的是在將DFE技術(shù)應(yīng)用于輸入信號(hào)來恢復(fù)邊緣采樣信號(hào)的過程中的根據(jù) 本發(fā)明一個(gè)實(shí)施例的例示接收機(jī)。
[0011] 圖3A顯示的是根據(jù)本發(fā)明一個(gè)實(shí)施例的包含了常數(shù)偏移部件、緩存器和鎖存器 的例示DFE部件。
[0012] 圖3B顯示的是根據(jù)本發(fā)明一個(gè)實(shí)施例的包含了常數(shù)偏移部件、反饋部件以及鎖 存器的例示DFE模塊。
[0013] 圖3C顯示的是根據(jù)本發(fā)明一個(gè)實(shí)施例的包含了常數(shù)偏移部件、反饋部件以及鎖 存器的例示DFE部件。
[0014] 圖4顯示的是根據(jù)本發(fā)明一個(gè)實(shí)施例的例示定時(shí)恢復(fù)模塊。
[0015] 圖5顯示的是根據(jù)本發(fā)明一個(gè)實(shí)施例的供相位檢測(cè)器使用的真值表。
[0016] 圖6顯示的是根據(jù)本發(fā)明一個(gè)實(shí)施例的使用DFE來恢復(fù)邊緣采樣信號(hào)的例示電 路。
[0017] 圖7顯示的是供接收機(jī)用以將DFE應(yīng)用于輸入信號(hào),以便恢復(fù)用于影響⑶R安置 點(diǎn)的邊緣采樣信號(hào)的例示計(jì)算機(jī)控制處理的流程圖。
[0018] 圖8顯示的是根據(jù)本發(fā)明一個(gè)實(shí)施例的用于確定反饋部件的DFE抽頭加權(quán)的適配 環(huán)路1旲塊的例不商級(jí)框圖。
[0019] 圖9A和9B顯示的是根據(jù)本發(fā)明一個(gè)實(shí)施例的通過實(shí)施用于反饋部件的適配環(huán)路 模塊來使其減小先行|s|的例示電路。
[0020] 圖10顯示的是根據(jù)本發(fā)明一個(gè)實(shí)施例的供接收機(jī)用以適配在DFE模塊的反饋部 件中使用的抽頭加權(quán)的例示電子處理的流程圖。
[0021] 圖11顯示的是根據(jù)本發(fā)明一個(gè)實(shí)施例的供接收機(jī)用以適配在DFE模塊的反饋部 件中使用的抽頭加權(quán),以便增加垂直眼圖余量、增加水平眼圖余量、降低DER或是提升SNR 的例示電子處理的流程圖。
[0022] 圖12示出的是DFE抽頭加權(quán)的例示收斂性。
[0023] 圖13示出的是時(shí)鐘數(shù)據(jù)恢復(fù)(CDR)恢復(fù)點(diǎn)如何響應(yīng)于圖12所示的DFE抽頭加權(quán) 的收斂性而發(fā)生變化。
【具體實(shí)施方式】
[0024] 現(xiàn)在將詳細(xì)參考附圖中舉例示出的本發(fā)明的實(shí)施例。雖然本發(fā)明是結(jié)合以下實(shí)施 例論述的,但是應(yīng)該理解,本發(fā)明并不僅限于這些實(shí)施例。與此相反,本發(fā)明旨在覆蓋可能 包含在附加權(quán)利要求限定的本發(fā)明的實(shí)質(zhì)和范圍以內(nèi)的替換、修改及等價(jià)物。此外,在以下 關(guān)于本發(fā)明的詳細(xì)描述中闡述了很多具體細(xì)節(jié),以便提供對(duì)于本法民的全面理解。然而,本 發(fā)明的實(shí)施例是可以在沒有這些具體細(xì)節(jié)的情況下實(shí)施的。在其他實(shí)例中,眾所周知的方 法、過程、組件和電路未被詳細(xì)描述,以免不必要地與本發(fā)明的方面相混淆。
[0025] 圖1顯示的是根據(jù)本發(fā)明一個(gè)實(shí)施例的例示計(jì)算機(jī)系統(tǒng)100。計(jì)算機(jī)系統(tǒng)100描 述的是根據(jù)本發(fā)明實(shí)施例來為某些基于硬件和基于軟件的功能、尤其是計(jì)算機(jī)圖形渲染和 顯示功能提供運(yùn)行平臺(tái)的組件。通常,計(jì)算機(jī)系統(tǒng)100包括系統(tǒng)板106,所述主板包括至少 一個(gè)中央處理器(CPU) 102和系統(tǒng)存儲(chǔ)器104。CPU102可以經(jīng)由存儲(chǔ)器控制器120耦合到 系統(tǒng)存儲(chǔ)器104。在一個(gè)實(shí)施例中,系統(tǒng)存儲(chǔ)器104可以是DDR3SDRAM。
[0026] 計(jì)算機(jī)系統(tǒng)100還包括圖形子系統(tǒng)114,并且所述圖形子系統(tǒng)包括至少一個(gè)圖形 處理器(GPU) 110。作為示例,圖形子系統(tǒng)114可被包含在圖形卡上。所述圖形子系統(tǒng)114可 以耦合到顯示器116。作為選擇,在計(jì)算機(jī)系統(tǒng)100上可以耦合一個(gè)或多個(gè)附加 GPU110,以 便進(jìn)一步提升其計(jì)算能力。所述一個(gè)或多個(gè)GPU110可以經(jīng)由通信總線108耦合到CPU102 以及系統(tǒng)存儲(chǔ)器104。GPU110既可以作為分立組件實(shí)施,也可以作為被設(shè)計(jì)成經(jīng)由連接器 (例如AGP插槽,PCI-Express插槽等等)稱合至計(jì)算機(jī)系統(tǒng)100的分立圖形卡實(shí)施,還可 以作為分離的集成電路芯片(例如直接安裝在主板上)來實(shí)施,或者作為包含在計(jì)算機(jī)系 統(tǒng)芯片組組件(未顯示)的集成電路芯片內(nèi)部的集成GPU來實(shí)施。此外,存儲(chǔ)設(shè)備112可 以與GPU110耦合,以便實(shí)施高帶寬的圖形數(shù)據(jù)存儲(chǔ),例如幀緩存。在一個(gè)實(shí)施例中,存儲(chǔ)設(shè) 備112可以是動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器。電源單元(PSU) 118可以向系統(tǒng)板106以及圖形子系 統(tǒng)114提供電力。
[0027] CPU102和GPU110還可以集成在單個(gè)集成電路芯片中,并且CPU和GPU可以共享很 多資源,例如指令集、緩存、功能單元等等,此外也可以為圖形和通用操作提供單獨(dú)的資源。 GPU還可以集成在核心邏輯組件中。相應(yīng)地,這里被描述成與GPU110相關(guān)聯(lián)的任一或所有 電路和/或功能都可以在適當(dāng)配置的CPU102中實(shí)施或者由其執(zhí)行。此外,雖然這里的實(shí)施 例參考的是GPU,然而應(yīng)該指出的是,所描述的電路和/或功能還可以由其他類型的處理器 (例如通用或其他專用協(xié)處理器)實(shí)施或是處于CPU內(nèi)部。
[0028] 系統(tǒng)板106還包括根據(jù)本發(fā)明實(shí)施例的接收機(jī)設(shè)備121,所述接收機(jī)可以置于接 收機(jī)端的任何通信鏈路上。如所示,接收機(jī)121被放置在雙向通信鏈路108 (介于CPU102與 GPU110之間)、通信鏈路130 (介于GPU110與存儲(chǔ)器之間)以及通信鏈路140 (介于GPU110 與顯示器之間)的接收機(jī)端。應(yīng)該預(yù)料到的是,這些通信鏈路都是例示性的。通信設(shè)備121 可以通過操作來接收數(shù)據(jù)(參見圖2)。接收機(jī)既可以位于系統(tǒng)100本地,也可以位于其遠(yuǎn) 端。
[0029] 作為示例,系統(tǒng)100還可以作為具有與分立的圖形渲染GPU110相耦合的強(qiáng)大的通 用CPU102的臺(tái)式計(jì)算機(jī)系統(tǒng)或是服務(wù)器計(jì)算機(jī)系統(tǒng)來實(shí)施。在這樣的實(shí)施例中,所包含 的組件可以添加周邊總線、專用音頻/視頻組件、10設(shè)備等等。同樣,系統(tǒng)100可以作為便 攜設(shè)備(例如手機(jī)、PDA等等)、直播衛(wèi)星(DBS) /地面機(jī)頂盒或機(jī)頂視頻游戲機(jī)來實(shí)施,例 如 Redmond,Wash.的 Microsoft Corporation 提供的Xb〇x?或是 Tokyo,Japan 的 Sony Computer Corporation提供的PlayStation 3?。系統(tǒng)100還可以作為"片上系統(tǒng)"來實(shí)施, 其中計(jì)算設(shè)備的電子元件(例如組件102、104、110、112等等)全都包含在單個(gè)集成電路芯 片上。其示例包括具有顯示器的手持儀表,汽車導(dǎo)航系統(tǒng),便攜式娛樂系統(tǒng)等等。
[0030] 交叉DFE抽頭加權(quán)適配
[0031] 圖2顯示的是根據(jù)本發(fā)明一個(gè)實(shí)施例的例示通信接收機(jī)200。接收機(jī)200可以通 過操作來接收輸入信號(hào)224。通常,輸入信號(hào)224可以借助發(fā)射機(jī)(未顯不)產(chǎn)生和傳輸。 該發(fā)射機(jī)可以位于遠(yuǎn)端或本地。
[0032] 接收機(jī)200包括第一電路分支225,第二電路分支228以及第三電路分支230。分 支225是由 X_cl〇ck信號(hào)270定時(shí)的。所述X_cl〇ck信號(hào)270是用于恢復(fù)邊緣采樣信號(hào)248 的信號(hào)。分支228和230則由d_cl 〇ck信號(hào)272定時(shí),并且該信號(hào)被用于恢復(fù)數(shù)據(jù)采樣信 號(hào)和差錯(cuò)采樣信號(hào)。在一個(gè)實(shí)施例中,接收機(jī)200可以包括奇數(shù)路徑232和偶數(shù)路徑234, 其中奇數(shù)路徑232和偶數(shù)路徑234中的每一個(gè)都包括第一電路分支226、第二電路分支228 以及第三電路分支230。奇數(shù)路徑232和偶數(shù)路徑234都可以同時(shí)處理一個(gè)信號(hào),同時(shí),奇 數(shù)路徑232對(duì)第一時(shí)鐘周期的數(shù)據(jù)執(zhí)行操作,偶數(shù)路徑234對(duì)第二時(shí)鐘周期的數(shù)據(jù)執(zhí)行操 作。
[0033] 應(yīng)該預(yù)料到的是,第一電路分支226包括與復(fù)用器222耦合的判決反饋均衡(DFE) 部件220。DFE部件220可以通過操作來將DFE技術(shù)應(yīng)用于輸入信號(hào)224。一旦將DFE應(yīng)用 于輸入信號(hào)224,則會(huì)產(chǎn)生一個(gè)DFE輸出,然后,該輸出會(huì)依照x_clock270定時(shí)的米樣器而 被采樣,并且該信號(hào)的結(jié)果將會(huì)經(jīng)由復(fù)用器222進(jìn)行復(fù)用,以便產(chǎn)生邊緣采樣信號(hào)248。復(fù) 用器222從DFE部件220的兩個(gè)或更多輸出中選出單個(gè)信號(hào)。
[0034] 然后,邊緣采樣信號(hào)248被傳送到定時(shí)恢復(fù)模塊(參見圖4)并供其使用。之后, 如以下進(jìn)一步描述的那樣,所產(chǎn)生的邊緣采樣信號(hào)將被用于影響時(shí)鐘和數(shù)據(jù)恢復(fù)(CDR)安 置點(diǎn)。
[0035] 第二電路分支228接收d_clock272,并且包括h0常數(shù)部件236, hi反饋部件 238(基于先前接收的數(shù)據(jù)比特)以及鎖存器240。第二電路分支228可以通過操作來產(chǎn)生 基于輸入信號(hào)224的差錯(cuò)采樣信號(hào)295。在一個(gè)實(shí)施例中,h0常數(shù)部件236是被從其輸入 信號(hào)中減去的。而在另一個(gè)實(shí)施例中,h0常數(shù)部件236是被添加至輸入信號(hào)中的。
[0036] 第三電路分支230接收d_clock272,并且包括緩存器242、hl反饋部件238 (基于 先前接收的數(shù)據(jù)比特)以及鎖存器240。第三電路分支230可以通過操作來產(chǎn)生基于輸入 信號(hào)224的數(shù)據(jù)采樣信號(hào)296。
[0037] 在一個(gè)實(shí)施例中,接收機(jī)200還可以包括連續(xù)時(shí)間線性均衡器(CTLE) 242, h2反饋 244,以及無(wú)限脈沖響應(yīng)(IIR)濾波器246。CTLE242、h2244以及IIR246可以是在將輸入信 號(hào)拆分到第一電路分支226、第二電路分支228以及第三電路分支230之前應(yīng)用于輸入信號(hào) 224的。CTLE242被配置成對(duì)輸入脈沖響應(yīng)進(jìn)行整形,以便補(bǔ)償來自DFE的反饋。
[0038] 圖3A顯示的是根據(jù)本發(fā)明一個(gè)實(shí)施例的例示DFE部件220,其中該部件接收x_ cl〇ck270,并且包括常數(shù)hx偏移部件348、緩存器242以及鎖存器240。圖3A被描述成是表 述了為得出邊緣采樣信號(hào)248而對(duì)輸入信號(hào)所做的處理的簡(jiǎn)略框圖。DFE部件220將DFE 技術(shù)應(yīng)用于輸入信號(hào)224 (圖2)。所述DFE部件220包括第一路徑350和第二路徑352。
[0039] DFE部件220在常數(shù)列354中偏移輸入信號(hào),并且在反饋列356中將反饋應(yīng)用于輸 入信號(hào)。
[0040] 第一路徑350和第二路徑352接收輸入信號(hào)。在常數(shù)列354中,第一路徑350將 +hx常數(shù)偏移348應(yīng)用于(減法)輸入信號(hào),并且可以通過操作來將輸入信號(hào)偏移(減?。?預(yù)定常數(shù)值。輸入信號(hào)可被偏移一個(gè)正常數(shù)值或負(fù)常數(shù)值。在本范例中,hx可以是5mV,并 且經(jīng)過處理的輸入信號(hào)可以偏移(減小)5mV。在常數(shù)列354,第二路徑352將-hx常數(shù)偏 移348應(yīng)用于輸入信號(hào),并且可以通過操作來將輸入信號(hào)偏移(減?。╊A(yù)定值。在本范例 中,hx可以是-5mV,并且輸入信號(hào)可以偏移(減?。?5mV,由此增加5mV。
[0041] 在圖3A所示的實(shí)施例中,在反饋列356中,第一路徑350或第二路徑352全都不會(huì) 將反饋應(yīng)用于信號(hào)。相反,緩存器242會(huì)將信號(hào)延遲預(yù)定時(shí)間量,或者僅僅是讓信號(hào)通過。 在其他實(shí)施例中,如下所述,DFE部件220的抽頭加權(quán)可以通過改變反饋列356中的部件的 配置而被適配。通過適配抽頭加權(quán),可以調(diào)整數(shù)據(jù)采樣相位信號(hào)的CDR安置點(diǎn)。
[0042] 在復(fù)用器222選擇源自第一路徑350或第二路徑352的鎖存器240的輸出之前, 鎖存器240可以通過操作來采樣信號(hào)并保存其數(shù)值。復(fù)用器222以歸因于其選擇線的邏輯 為基礎(chǔ)來選擇第一路徑350或第二路徑352之間的輸出。在本實(shí)施例中,如果先前數(shù)據(jù)值 (dk-Ι)等于1,那么復(fù)用器222的選定值等于1。在這種情況下,第一路徑350將被復(fù)用器 222選擇,并且將會(huì)作為邊緣信號(hào)248而被輸出。否則,如果先前數(shù)據(jù)值(dk-Ι)不等于1, 那么復(fù)用器222將會(huì)選擇第二路徑352,并且該路徑將會(huì)作為邊緣信號(hào)248而被輸出。
[0043] 圖3B顯示的是根據(jù)本發(fā)明一個(gè)實(shí)施例的例示DFE部件220,其中該部件接收x_ clock信號(hào)270,并且包括適配hx反饋部件349、緩存器242以及鎖存器240。圖3B是作為 用于表述對(duì)輸入信號(hào)所做的處理的簡(jiǎn)略方法描述的。DFE部件220將DFE技術(shù)應(yīng)用于輸入 信號(hào)224 (圖2)。所述DFE部件220包括第一路徑350和第二路徑352。
[0044] DFE部件220在常數(shù)欄354中偏移信號(hào),并且在反饋列356中將反饋應(yīng)用于信號(hào)。
[0045] 第一路徑350和第二路徑352接收輸入信號(hào)。在常數(shù)列354中,第一路徑350和 第二路徑352全都不會(huì)將常數(shù)偏移應(yīng)用于信號(hào)。相反,緩存器242會(huì)將該信號(hào)延遲預(yù)定時(shí) 間量,或者僅僅讓所述信號(hào)通過。
[0046] 在反饋列356中,第一路徑350將-hx反饋349應(yīng)用于信號(hào),由此將DFE技術(shù)應(yīng)用 于該信號(hào)。第二路徑352則將hx反饋349應(yīng)用于信號(hào)。在一個(gè)實(shí)施例中,-hx和hx反饋349 全都是基于反饋碼的反饋,其中所述反饋碼是結(jié)合適配模塊并使用數(shù)據(jù)采樣信號(hào)296 (圖 2)以及差錯(cuò)采樣信號(hào)295獲取的。如下文中更詳細(xì)論述的那樣,hx反饋是DFE抽頭加權(quán), 其中在一個(gè)實(shí)施例中,所述DFE抽頭加權(quán)可被自動(dòng)適配于不同的接口或信道。-hx和hx反 饋部件349全都使用數(shù)據(jù)采樣信號(hào)296和差錯(cuò)采樣信號(hào)295并通過反饋輸入370接收來自 適配模塊的反饋。在一個(gè)實(shí)施例中,用于第一路徑350的反饋-hx349與用于第二路徑352 的反饋hx349可以是不同的值。
[0047] 在復(fù)用器222選擇源自第一路徑或第二路徑的鎖存器240的輸出之前,鎖存器240 可以通過操作來采樣信號(hào)并保存其數(shù)值。復(fù)用器222以歸因于其選擇線的邏輯為基礎(chǔ)而在 第一路徑350或第二路徑352之間選擇輸出。在本實(shí)施例中,復(fù)用器222的選定值等于與 第一和第二在先數(shù)據(jù)值執(zhí)行異或運(yùn)算的結(jié)果。在這種情況下,如果異或運(yùn)算的結(jié)果是1,那 么復(fù)用器222將會(huì)選擇第一路徑350,并且該路徑將會(huì)作為邊緣信號(hào)248而被輸出。否則, 如果異或運(yùn)算的結(jié)果是零,那么復(fù)用器222將會(huì)選擇第二路徑352,并且該路徑將會(huì)作為邊 緣信號(hào)248而被輸出。
[0048] 圖3C顯示的是根據(jù)本發(fā)明一個(gè)實(shí)施例的例示DFE部件220,其中該部件接收x_ clock信號(hào)270,并且包括緩存器242, hx反饋349以及鎖存器240。圖3C是作為用于表 述對(duì)于輸入信號(hào)所做的處理的簡(jiǎn)略方法描述的。DFE部件220將DFE技術(shù)應(yīng)用于輸入信號(hào) 224 (圖2)。所述DFE部件220包括第一路徑350和第二路徑352。
[0049] DFE部件220在常數(shù)列354中偏移信號(hào),并且在反饋列356中將反饋應(yīng)用于輸入信 號(hào)。
[0050] 第一路徑350和第二路徑352接收該信號(hào)。在常數(shù)列354中,第一路徑350和第 二路徑352全都不會(huì)向信號(hào)應(yīng)用任何常數(shù)偏移。相反,緩存器242會(huì)將該信號(hào)延遲預(yù)定時(shí) 間量。
[0051] 在反饋列356中,第一路徑350使用緩存器242來延遲信號(hào),或者僅僅讓其通過, 由此不會(huì)對(duì)信號(hào)應(yīng)用反饋。第二路徑352將hx反饋349應(yīng)用于信號(hào),由此將DFE技術(shù)應(yīng)用 于所述信號(hào)。Hx反饋349是以反饋碼為基礎(chǔ)的反饋,其中所述反饋碼是結(jié)合適配模塊并使 用數(shù)據(jù)采樣信號(hào)296 (圖2)和差錯(cuò)采樣信號(hào)295 (圖2)獲取的。如下文中更進(jìn)一步論述的 那樣,hx反饋349是DFE抽頭加權(quán),其在一個(gè)實(shí)施例中可以自動(dòng)適配于不同的接口或信道。 所述hx反饋部件349使用數(shù)據(jù)采樣信號(hào)296和差錯(cuò)采樣信號(hào)295并通過反饋輸入370接 收來自適配模塊的反饋。
[0052] 在復(fù)用器222選擇源自第一路徑350或第二路徑242的鎖存器240的輸出之前, 鎖存器240可以通過操作來采樣信號(hào)并存儲(chǔ)其數(shù)值。復(fù)用器222會(huì)以歸因于其選擇線的邏 輯為基礎(chǔ)而在第一路徑360或第二路徑352之間選擇一個(gè)輸出。在本實(shí)施例中,復(fù)用器222 的選定值與結(jié)合第一和第二在先數(shù)據(jù)值所進(jìn)行的異或運(yùn)算的結(jié)果相等。在這種情況下,如 果異或運(yùn)算結(jié)果是1,那么復(fù)用器將會(huì)選擇第一路徑350,并且該路徑會(huì)作為邊緣信號(hào)249 而被輸出。否則,如果異或運(yùn)算結(jié)果是零,那么復(fù)用器222將會(huì)選擇第二路徑352,并且該路 徑將會(huì)作為邊緣信號(hào)248而被輸出。
[0053] 圖3A、圖3B和圖3C論證了根據(jù)本發(fā)明的DFE部件220的三個(gè)例示實(shí)施例。典型 的鎖存器240的輸入是:
[0054]
【權(quán)利要求】
1. 一種設(shè)備,包括: 與輸入信號(hào)耦合的第一模塊,可操作為使用第一時(shí)鐘信號(hào)來產(chǎn)生邊緣信號(hào);以及 第二模塊,可操作為接收所述邊緣信號(hào),并且還可操作為產(chǎn)生數(shù)據(jù)采樣相位信號(hào),其中 所述第一模塊的參數(shù)可操作為被適配,并且其中所述參數(shù)還可操作為影響所述數(shù)據(jù)采樣相 位信號(hào)的安置點(diǎn)。
2. 權(quán)利要求1的設(shè)備,其中所述第一模塊是判決反饋均衡器。
3. 權(quán)利要求1的設(shè)備,還包括: 第三模塊,可操作為使用第二時(shí)鐘信號(hào)來產(chǎn)生數(shù)據(jù)采樣信號(hào);以及 第四模塊,可操作為使用第三時(shí)鐘信號(hào)來產(chǎn)生差錯(cuò)采樣信號(hào),其中所述參數(shù)可操作為 基于所述數(shù)據(jù)采樣信號(hào)和所述差錯(cuò)采樣信號(hào)而被適配。
4. 權(quán)利要求1的設(shè)備,其中所述參數(shù)可操作為向著目標(biāo)而被適配,其中所述目標(biāo)是從 包含以下各項(xiàng)的群組中選出的:最小化先行ISI,最大化垂直眼圖余量,最小化水平眼圖余 量,最小化比特差錯(cuò)率,以及最大化信噪比。
5. 權(quán)利要求3的設(shè)備,其中所述第一模塊還包括: 與所述輸入信號(hào)相耦合的第一路徑,所述第一路徑包括: 第一前置放大器; 與所述第一前置放大器耦合的第一加法節(jié)點(diǎn);以及 與所述第一加法節(jié)點(diǎn)以及所述第一時(shí)鐘信號(hào)耦合的第一鎖存器; 與所述輸入信號(hào)耦合的第二路徑,所述第二路徑包括: 第二前置放大器; 與所述第二前置放大器耦合的第二加法節(jié)點(diǎn),其可操作為基于先前產(chǎn)生的數(shù)據(jù)樣本來 將反饋應(yīng)用于其輸入信號(hào),其中所述參數(shù)可操作為應(yīng)用于所述第二加法節(jié)點(diǎn)的所述輸入信 號(hào)的所述反饋的一個(gè)抽頭加權(quán);以及 與所述第二加法節(jié)點(diǎn)耦合的第二鎖存器;以及 與所述第一鎖存器以及所述第二鎖存器耦合的復(fù)用器,所述復(fù)用器可操作為基于第一 與第二先前產(chǎn)生的數(shù)據(jù)樣本的異或處理而在所述第一鎖存器與所述第二鎖存器之間選擇 一個(gè)輸出。
6. 權(quán)利要求3的設(shè)備,其中所述第一模塊還包括: 與所述輸入信號(hào)耦合的第一路徑,所述第一路徑包括: 第一前置放大器; 與所述第一前置放大器耦合的第一加法節(jié)點(diǎn),其可操作為基于先前產(chǎn)生的數(shù)據(jù)樣本來 將第一反饋應(yīng)用于其輸入信號(hào),其中所述第一模塊的第一參數(shù)可操作為應(yīng)用于所述第一加 法節(jié)點(diǎn)的所述輸入信號(hào)的所述第一反饋的抽頭加權(quán),其中所述第一參數(shù)可操作為基于所述 數(shù)據(jù)采樣信號(hào)和所述差錯(cuò)采樣信號(hào)而被適配;以及 與所述第一加法節(jié)點(diǎn)耦合的第一鎖存器; 與所述輸入信號(hào)耦合的第二路徑,所述第二路徑包括: 第二前置放大器; 與所述第二前置放大器耦合的第二加法節(jié)點(diǎn),其可操作為基于先前產(chǎn)生的數(shù)據(jù)樣本來 將第二反饋應(yīng)用于其輸入信號(hào),其中所述第一模塊的第二參數(shù)可操作為應(yīng)用于所述第二加 法節(jié)點(diǎn)的所述輸入信號(hào)的所述第二反饋的抽頭加權(quán),其中所述第二參數(shù)可操作為基于所述 數(shù)據(jù)采樣信號(hào)和所述差錯(cuò)采樣信號(hào)而被適配;以及 與所述第二加法節(jié)點(diǎn)耦合的第二鎖存器;以及 與所述第一鎖存器和所述第二鎖存器耦合的復(fù)用器,所述復(fù)用器可操作為基于第一與 第二先前產(chǎn)生的數(shù)據(jù)樣本的異或運(yùn)算而在所述第一鎖存器與所述第二鎖存器之間選擇一 個(gè)輸出。
7. 權(quán)利要求6的設(shè)備,其中所述第一參數(shù)的大小與所述第二參數(shù)的大小相等。
8. 權(quán)利要求3的設(shè)備,其中所述第一模塊還包括: 與所述輸入信號(hào)耦合的第一路徑,所述第一路徑包括: 第一前置放大器,其可操作為將所述輸入信號(hào)偏移所述第一模塊的第三參數(shù)的值,其 中所述第三參數(shù)可操作為基于所述數(shù)據(jù)采樣信號(hào)和所述差錯(cuò)采樣信號(hào)而被適配; 與所述第一前置放大器耦合的第一加法節(jié)點(diǎn);以及 與所述加法節(jié)點(diǎn)耦合的第一鎖存器; 與所述輸入信號(hào)耦合的第二路徑,所述第二路徑包括: 第二前置放大器,其可操作為將所述輸入信號(hào)偏移所述第一模塊的第四參數(shù)的值,其 中所述第四參數(shù)可操作為基于所述數(shù)據(jù)采樣信號(hào)和所述差錯(cuò)采樣信號(hào)而被適配; 與所述第二前置放大器耦合的第二加法節(jié)點(diǎn); 與所述第二加法節(jié)點(diǎn)耦合的第二鎖存器;以及 與所述第一鎖存器以及所述第二鎖存器耦合的復(fù)用器,所述復(fù)用器可操作為基于先前 產(chǎn)生的數(shù)據(jù)樣本而在所述第一鎖存器和所述第二鎖存器的輸出之間進(jìn)行選擇。
9. 權(quán)利要求3的設(shè)備,其中所述第三參數(shù)的大小與所述第四參數(shù)的大小相等。
10. 權(quán)利要求3的設(shè)備,其中用于所述參數(shù)的適配模塊包括: 梯度模塊,其可操作為基于所述數(shù)據(jù)采樣信號(hào)和所述差錯(cuò)采樣信號(hào)來產(chǎn)生所述參數(shù)的 梯度; 第一環(huán)路濾波器,其可操作為通過使用預(yù)定義的增益來擴(kuò)縮所述梯度,以調(diào)整收斂速 度,從而產(chǎn)生輸出信號(hào); 積分器,其可操作為積分所述輸出信號(hào),以產(chǎn)生用于所述參數(shù)的碼;以及 數(shù)模轉(zhuǎn)換器,其可操作為將所述碼轉(zhuǎn)換成相應(yīng)的電壓值。
11. 權(quán)利要求1的設(shè)備,其中所述第二模塊包括: 相位檢測(cè)器,其可操作為接收所述邊緣采樣信號(hào),并且從中產(chǎn)生多個(gè)德耳塔相位; 與所述相位檢測(cè)器耦合的第二環(huán)路濾波器,其可操作為求取所述多個(gè)德耳塔相位的平 均值,并且產(chǎn)生相位碼;以及 與所述環(huán)路濾波器耦合的相位插值器,其可操作為基于所述相位碼來產(chǎn)生所述數(shù)據(jù)采 樣相位。
12. -種用于達(dá)到數(shù)據(jù)采樣相位信號(hào)的時(shí)鐘和數(shù)據(jù)恢復(fù)安置點(diǎn)的設(shè)備,所述設(shè)備包 括: 接收模塊,其被耦合成接收輸入信號(hào),并且可操作為對(duì)該輸入信號(hào)使用判決反饋均衡 處理(DFE),以及可操作為使用第一時(shí)鐘信號(hào)來從中產(chǎn)生邊緣采樣信號(hào);以及 與所述接收模塊耦合的定時(shí)恢復(fù)模塊,其可操作為接收所述邊緣采樣信號(hào),并且基于 所述邊緣采樣信號(hào)來產(chǎn)生數(shù)據(jù)采樣相位信號(hào),其中所述DFE的參數(shù)可操作為向著目標(biāo)而被 適配,其中所述DFE影響所述數(shù)據(jù)采樣相位信號(hào)的安置點(diǎn)。
13. 權(quán)利要求12的設(shè)備,其中所述接收模塊包括: 第一分支,其可操作為將DFE應(yīng)用于所述輸入信號(hào),以便使用所述第一時(shí)鐘信號(hào)來產(chǎn) 生所述邊緣采樣信號(hào); 第二分支,其可操作為使用第二時(shí)鐘信號(hào)來產(chǎn)生差錯(cuò)采樣信號(hào);以及 第三分支,其可操作為使用第三時(shí)鐘信號(hào)來產(chǎn)生數(shù)據(jù)采樣信號(hào),其中所述參數(shù)是基于 所述數(shù)據(jù)采樣信號(hào)和所述差錯(cuò)采樣信號(hào)而被適配的。
14. 權(quán)利要求12的設(shè)備,其中所述目標(biāo)是從包含以下各項(xiàng)的群組中選擇的:最小化先 行ISI,最大化垂直眼圖余量,最小化水平眼圖余量,最小化比特差錯(cuò)率,以及最大化信噪 比。
15. 權(quán)利要求13的設(shè)備,其中可操作為適配所述參數(shù)的適配模塊包括: 梯度模塊,其可操作為基于所述數(shù)據(jù)采樣信號(hào)和所述差錯(cuò)采樣信號(hào)來產(chǎn)生所述參數(shù)的 梯度; 環(huán)路濾波器,其可操作為通過使用預(yù)定義的增益來擴(kuò)縮所述梯度,以調(diào)整收斂速度,從 而產(chǎn)生輸出信號(hào); 積分器,其可操作為積分所述輸出信號(hào),以產(chǎn)生用于所述參數(shù)的碼;以及 數(shù)模轉(zhuǎn)換器,其可操作為將所述碼轉(zhuǎn)換成相應(yīng)的電壓值。
16. -種電路,包括: 判決反饋均衡(DFE)模塊,其可操作為接收輸入信號(hào),并且還可操作為對(duì)所述輸入信 號(hào)使用DFE,以便從中產(chǎn)生邊緣采樣信號(hào),其中所述DFE是基于所述DFE模塊的初始抽頭加 權(quán)的; 與所述DFE模塊耦合的定時(shí)恢復(fù)模塊,其可操作為接收所述邊緣采樣信號(hào),并且還可 操作為基于所述邊緣采樣信號(hào)來產(chǎn)生數(shù)據(jù)采樣相位信號(hào),其中所述數(shù)據(jù)采樣相位信號(hào)收斂 到時(shí)鐘和數(shù)據(jù)恢復(fù)(CDR)安置點(diǎn);以及 適配模塊,其可操作為從所述初始抽頭加權(quán)值開始在一個(gè)數(shù)值范圍中改變DFE抽頭加 權(quán),以及追蹤與所述數(shù)值范圍相關(guān)聯(lián)的相應(yīng)的CDR安置點(diǎn),并且還可操作為從所述數(shù)值范 圍中選擇用于所述DFE抽頭加權(quán)的值。
17. 權(quán)利要求16的電路,其中與對(duì)應(yīng)于所述初始抽頭加權(quán)值的CDR安置點(diǎn)相比,與選定 用于所述CDR抽頭加權(quán)的所述值相對(duì)應(yīng)的CDR安置點(diǎn)導(dǎo)致產(chǎn)生較高的垂直眼圖余量。
18. 權(quán)利要求16的電路,其中與對(duì)應(yīng)于所述初始抽頭加權(quán)值的CDR安置點(diǎn)相比,與選定 用于所述CDR抽頭加權(quán)的所述值相對(duì)應(yīng)的CDR安置點(diǎn)導(dǎo)致產(chǎn)生較高的水平眼圖余量。
19. 權(quán)利要求16的電路,其中與對(duì)應(yīng)于所述初始抽頭加權(quán)值的CDR安置點(diǎn)相比,與選定 用于所述CDR抽頭加權(quán)的所述值相對(duì)應(yīng)的CDR安置點(diǎn)導(dǎo)致產(chǎn)生較低的比特差錯(cuò)率。
20. 權(quán)利要求16的電路,其中與對(duì)應(yīng)于所述初始抽頭加權(quán)值的CDR安置點(diǎn)相比,與選定 用于所述CDR抽頭加權(quán)的所述值相對(duì)應(yīng)的CDR安置點(diǎn)導(dǎo)致產(chǎn)生較高的信噪比。
【文檔編號(hào)】G06F13/40GK104281553SQ201310746725
【公開日】2015年1月14日 申請(qǐng)日期:2013年12月31日 優(yōu)先權(quán)日:2013年7月3日
【發(fā)明者】鐘立志, 維什努·伯蘭, 高塔姆·巴蒂亞 申請(qǐng)人:輝達(dá)公司