亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

用于總線接口的系統(tǒng)和方法

文檔序號:6398886閱讀:213來源:國知局
專利名稱:用于總線接口的系統(tǒng)和方法
技術(shù)領(lǐng)域
本發(fā)明的實施方式大體上涉及電子電路和方法,更具體地,涉及用于總線接口的系統(tǒng)和方法。
背景技術(shù)
許多現(xiàn)代移動通信平臺除了具有射頻(RF)收發(fā)器之外,還進(jìn)一步使用前端構(gòu)件,例如:功率放大器、有源天線調(diào)諧器、低噪音放大器和天線開關(guān)。此外,在諸如多進(jìn)多出(MIMO)系統(tǒng)和多協(xié)議系統(tǒng)的多天線系統(tǒng)中,RF系統(tǒng)可以具有許多支持每一條具體信號路徑和/或協(xié)議的各種可選并可配置的構(gòu)件。為了以各種可操作的模式提供控制和配置,這些多射頻構(gòu)件中的許多是通過數(shù)字總線可控的。一個這樣的數(shù)字接口總線基于由MIPI Alliance開發(fā)的在“ MIPI'K) AllianceSpecification for RF Front-End Control Interface,,,versionl.10_26July2011 中所描述的稱為無線電前端(RFFE) 控制接口的標(biāo)準(zhǔn)協(xié)議,其全部內(nèi)容通過引用結(jié)合于此。具體地,該MIPI接口是以使用半導(dǎo)體工藝的RF系統(tǒng)為對象的低復(fù)雜度接口。在該RF系統(tǒng)中,邏輯裝置可能是昂貴的,并因此可能以最小數(shù)量的邏輯門來予以實施。MIPI RFFE控制接口總線包括其自己的電源電壓,并且通過CLK線和DATA線來發(fā)送數(shù)據(jù)。耦接至MIPI RFFE總線的每一個RFFE從屬(slave)裝置通過從屬標(biāo)識符、制造商標(biāo)識符和產(chǎn)品標(biāo)識符是可識別的。為了促進(jìn)跨(across)多個裝置的時序關(guān)鍵功能,RFFE總線使用相對高的26MHz時鐘頻率。

發(fā)明內(nèi)容
根據(jù)實施方式,操作總線接口電路的方法包括檢測多個輸入端上的開始序列,基于該開始序列的檢測,確定第一輸入端和第二輸入端是否分別為數(shù)據(jù)端和時鐘端,或者第一輸入端和第二輸入端是否分別為時鐘端和數(shù)據(jù)端。該方法還包括:如果確定第一輸入端和第二輸入端分別為數(shù)據(jù)端和時鐘端,則將第一輸入端路由至數(shù)據(jù)端并將第二輸入端路由至?xí)r鐘端,如果確定第一輸入端和第二輸入端分別為時鐘端和數(shù)據(jù)端,則將第一輸入端路由至?xí)r鐘端并將第二輸入端路由至數(shù)據(jù)端。在實施方式中,該方法進(jìn)一步包括:基于上述確定,如果第一輸入端和第二輸入端分別為時鐘端和數(shù)據(jù)端,則改變的總線接口電路的地址。該總線接口電路的地址可以是從屬裝置的從屬標(biāo)識符地址。在實施方式中,該方法進(jìn)一步包括:從耦接至第一輸入端和第二輸入端的數(shù)字總線接收命令。該方法還可以包括:基于所接收的命令改變射頻裝置的工作狀態(tài)。該方法可以進(jìn)一步包括操作總線接口電路。操作總線接口電路可以包括操作射頻前端控制接口。在一些實施方式中,確定第一輸入端和第二輸入端是否分別為數(shù)據(jù)端和時鐘端包括確定在第二輸入端接收到時鐘脈沖之前在第一輸入端上接收到初始信號脈沖。而且,確定第一輸入端和第二輸入端是否分別是時鐘端和數(shù)據(jù)端包括確定在第一輸入端上接收到時鐘脈沖之前在第二輸入端上接收到初始信號脈沖。根據(jù)進(jìn)一步的實施方式,總線接口電路包括耦接接至第一輸入端和第二輸入端的接口檢測電路。該接口檢測電路被配置為確定第一輸入端和第二輸入端是否分別為數(shù)據(jù)端和時鐘端,或者確定第一輸入端和第二輸入端是否分別為時鐘端和數(shù)據(jù)端。該總線接口電路還包括耦接至接口檢測電路的路由電路。則路由電路可以被配置為如果接口檢測電路確定第一輸入端和第二輸入端分別為數(shù)據(jù)端和時鐘端,則將第一輸入端耦接至數(shù)據(jù)接口端并且將第二輸入端耦接至?xí)r鐘接口端。該路由電路還可以被配置為如果接口檢測電路確定第一輸入端和第二輸入端分別為時鐘端和數(shù)據(jù)端,以將第一輸入端耦接至?xí)r鐘接口端并將第二輸入端耦接至數(shù)據(jù)接口端。在實施方式中,總線接口電路還包括耦接至數(shù)據(jù)接口端和時鐘接口端的總線接口邏輯。在一些實施方式中,該總線接口邏輯包括射頻前端接口。該總線接口邏輯可以包括狀態(tài)機(jī)和多個控制寄存器。在一些實施方式中,該總線接口邏輯包括耦接至接口檢測電路的識別寄存器。該接口檢測電路可以被配置為在接口檢測電路確定第一輸入端和第二輸入端分別為時鐘端和數(shù)據(jù)端時改變識別寄存器的值??偩€接口邏輯可以包括用于從屬裝置的總線接口邏輯,識別寄存器可以包括從屬識別寄存器。在一些實施方式中,總線接口電路還可以包括耦接接總線接口邏輯的可控RF組件。該可控RF組件可以是通過第一和第二輸入端可控的。在一些實施方式中, 接口檢測電路被配置為如果在第二輸入端接收到時鐘脈沖之前在第一輸入端上接收到初始信號脈沖,則確定第一輸入端和第二輸入端分別為數(shù)據(jù)端和時鐘端。接口檢測電路還可以被配置為如果在第一輸入端接收到時鐘脈沖之前在第二輸入端上接收到初始信號脈沖,則確定第一輸入端和第二輸入端分別為時鐘端和數(shù)據(jù)端。在實施方式中,總線接口電路可以設(shè)置在集成電路上。根據(jù)進(jìn)一步的實施方式,一種系統(tǒng),包括:包括數(shù)據(jù)線和時鐘線的數(shù)字總線。該系統(tǒng)還包括:具有耦接至該數(shù)據(jù)線的第一輸入端和耦接至?xí)r鐘線的第二輸入端的第一從屬接口裝置。還包括具有耦接至?xí)r鐘線的第一輸入端和耦接至數(shù)據(jù)線的第二輸入端的第二從屬接口裝置。第二從屬裝置和第一從屬裝置是具有相同初始識別地址的相同電路。在一些實施方式中,第二從屬裝置被配置為在檢測到第一輸入端耦接至?xí)r鐘線并且第二輸入端耦接至數(shù)據(jù)線之后,將其初始識別地址改變?yōu)榈诙R別地址。第二從屬接口裝置可以通過在第一端上接收到時鐘脈沖之前檢測第二輸入端上的初始信號脈沖,檢測第一輸入端耦接至?xí)r鐘線并且第二輸入端耦接至數(shù)據(jù)線。在實施方式中,第一從屬接口裝置耦接至通過數(shù)字總線可控的且通過初始識別地址可尋址(addressable,可編址)的第一射頻組件。第二從屬接口裝置耦接至通過數(shù)字總線可控的且通過第二識別地址可尋址的第二射頻組件。本發(fā)明的一些實施方式的優(yōu)點包括能夠?qū)IPI RFFE系統(tǒng)里相同的塊尋址,而不用添加額外的引腳和/或不必在系統(tǒng)啟動期間分離地操作VIO電源引腳。一些實施方式的進(jìn)一步的優(yōu)點包括:由于簡化了相同組件的使用,所以增強(qiáng)了MIPI RFFE系統(tǒng)設(shè)計的靈活性。


結(jié)合附圖及以下描述來闡述本發(fā)明的一個或多個實施方式的細(xì)節(jié)。根據(jù)該描述和附圖以及根據(jù)權(quán)利要求書,本發(fā)明的其它特征、目的和優(yōu)點是明顯的。在圖中,同樣的參考標(biāo)號一般指定全篇中各示圖中相同的組成部分,出于簡潔的目的,一般不再進(jìn)行重復(fù)描述。為了更透徹地理解本發(fā)明,參考以下結(jié)合附圖的描述,其中:圖1a和圖1b示出了現(xiàn)有技術(shù)的RFFE總線系統(tǒng)的框圖和時序圖;圖2示出了具體的總線系統(tǒng)的框圖;圖3示出了具體的總線從屬裝置的框圖;圖4示出了具體的總線接口電路的框圖;圖5不出了具體的引腳檢測和路由電路的不圖;以及圖6示出了利用具體的總線的RF系統(tǒng)的框圖。
具體實施例方式下面將形成和使用目 前優(yōu)選的實施方式來進(jìn)行詳細(xì)地討論。然而,應(yīng)理解,本發(fā)明提出了許多可適用的發(fā)明構(gòu)思,其可以在廣泛的多種特定環(huán)境下具體化。所討論的特定實施方式僅僅是形成和使用本發(fā)明的示例性特定,而且并不限制本發(fā)明的范圍。在特定的上下文中,將就示例性實施方式,即在無線電前端(RFFE)控制接口中使用的從屬總線接口電路,描述本發(fā)明。本發(fā)明的實施方式還可以用于有其他應(yīng)用的總線接口電路。圖1a示出了傳統(tǒng)的MIPI RFFE系統(tǒng)100,MIPI RFFE系統(tǒng)100具有耦接至前端模塊(FEM)106、108和110的射頻集成電路(RFIC)102。RFIC102可以包括RF收發(fā)器電路,并且前端模塊106、108和110可以包括低噪音放大器、功率放大器、RF開關(guān)、帶通濾波器等。RFIC102還包括RFFE主接口 104,RFFE主接口 104用作MIPI RFFE總線的總線主控。RFFE主接口 104通過時鐘信號SCLK和數(shù)據(jù)信號SDATA與分別在FEMsl06、108和110內(nèi)的RFFE從屬接口 112、114和116通信。MIPI RFFE總線還具有其自己的外部和可轉(zhuǎn)換的且用于I/O接口(VIO)的電源電壓。在傳統(tǒng)的RFFE總線系統(tǒng)中,每個RFFE從屬裝置由從屬標(biāo)識符(USID)、制造商ID和產(chǎn)品ID標(biāo)識。MIPI規(guī)范允許總線上有多達(dá)15個從屬設(shè)備并且規(guī)定了組件類型的地址范圍。制造商ID由MIPI Alliance定義,并且產(chǎn)品ID由制造商定義。然而,如果兩個一樣的RFFE (例如,兩個由相同的制造商生產(chǎn)的相同種類的兩個裝置)耦接至相同的SCLK和SDATA信號,就會發(fā)生總線沖突,并且RFFE主接口 104可能不能在兩個同樣的RFFE裝置之間進(jìn)行區(qū)分。在一些傳統(tǒng)的實施方式中,這種情況可以通過使用附加的引腳以獨立地使能、無效來予以尋址,或者對相同的FEM進(jìn)行尋址。圖1b圖示了示出RFFE協(xié)議的一個實例的MIPI RFFE總線接口的時序圖。這里,發(fā)送以異步RFFE開始條件開始。在數(shù)據(jù)發(fā)送的開始,數(shù)據(jù)信號SDATA脈沖調(diào)制為高,然后為低,而時鐘信號SCLK在時鐘信號SCLK開始雙態(tài)轉(zhuǎn)換之前為低。該協(xié)議通過在MIPI RFFE規(guī)范內(nèi)定義的可能命令集(讀取/寫入命令)予以延續(xù)。圖2示出了根據(jù)本發(fā)明實施方式的總線系統(tǒng)200。這里,RFIC202耦接至FEM206和208,F(xiàn)EM206和208可以是同一模塊。在實施方式中,RFFE主接口 204的DATA線和SCLK線不但分別耦接至FEM206中的RFFE從屬接口 210的DATA輸入端和CLK輸入端,而且分別耦接至FEM208中的RFFE從屬接口 212的CLK輸入端和DATA輸入端。在本發(fā)明的實施方式中,RFFE從屬接口 210和212被配置為確定CLK和DATA引腳是否已經(jīng)通過感知CLK引腳和DATA引腳的身份而相互進(jìn)行了交換。如果RFFE從屬接口感知到CLK引腳和DATA引腳被互換了,正如在RFFE212的情況中,RFFE從屬接口在該裝置中對USID和/或產(chǎn)品ID重新編程,使得兩個相同的RFFE從屬接口裝置變?yōu)橥ㄟ^RFFE主接口 204可獨立尋址(address)。在可選的實施方式中,可以修改其它識別寄存器。圖3示出了根據(jù)本發(fā)明實施方式的總線從屬接口 300??偩€從屬接口 300具有數(shù)據(jù)引腳,該數(shù)據(jù)引腳分別檢測可取代的硬件引腳302和304或數(shù)據(jù)和時鐘引腳,或者分別檢測可取代的硬件引腳302和304或時鐘和數(shù)據(jù)引腳。一旦檢測到這些引腳的身份,則數(shù)據(jù)引腳檢測器306將對于作為時鐘輸入312和314的數(shù)據(jù)的正確信號路由至MIPI RFFE接口310。在一個實施方式中,數(shù)據(jù)引腳檢測器306還可以根據(jù)可取代的硬件引腳302和304的極性來修改產(chǎn)品ID寄存器308。在本發(fā)明的一些實施方式中,寄存器308還可以是包含從屬標(biāo)識符而不是產(chǎn)品ID的寄存器。在本發(fā)明進(jìn)一步的實施方式中,可以修改其它ID寄存器而不是產(chǎn)品ID或從屬設(shè)備ID,可以修改它ID寄存器和產(chǎn)品ID或從屬設(shè)備ID。在一個實施方式中,數(shù)據(jù)引腳檢測器306通過檢測可取代的硬件引腳302和304上的RFEE開始條件,來確定可取代的硬件引腳302和304的身份。例如,如果數(shù)據(jù)引腳檢測器306確定第一數(shù)據(jù)脈沖發(fā)生在引腳302上,則數(shù)據(jù)引腳檢測器306將在引腳302上的數(shù)據(jù)路由至DATA信號312,并且將 在引腳304上的時鐘路由至CLK信號314。在另一方面,如果數(shù)據(jù)引腳檢測器306確定第一數(shù)據(jù)脈沖發(fā)生在引腳304上,則數(shù)據(jù)引腳檢測器306將引腳304上的數(shù)據(jù)路由至DATA信號312,并將引腳302上的時鐘路由至CLK信號314。圖4示出了具體的RFFE從屬接口 400,其可以用于實施圖3中的模塊310。從屬接口 400具有狀態(tài)機(jī)404和各種寄存器402、406、408、410和412。狀態(tài)機(jī)404可以按照MIPIRFFE規(guī)范運行;然而,在本發(fā)明可選的實施方式中,可以使用其它總線接口協(xié)議。PM_TRIG寄存器402通過接口總線是可尋址的并且可以控制從屬接口所耦接的裝置的電源模式。寄存器406可以用于控制前端裝置的各種參數(shù)以切換正在控制的從屬接口。例如,寄存器406可以用于控制天線開關(guān)的開關(guān)狀態(tài)、可調(diào)整的增益放大器的增益設(shè)置。產(chǎn)品ID寄存器408可以包含產(chǎn)品ID,制造商ID寄存器410可以包含制造商ID,制造商ID MSB和USID寄存器可以包含從屬標(biāo)識符和制造商ID的MSB。在本發(fā)明的實施方式中,在412中的從屬標(biāo)識符通過顯示在圖3中的數(shù)據(jù)引腳檢測器306是可改變的。在本發(fā)明的實施方式中,接口 400還可以包括諸如備用寄存器的其它寄存器,以擴(kuò)展接口的功能。應(yīng)理解,圖4中所舉例說明的RFFE接口僅僅是一些可能的具體的接口構(gòu)造的一個實例。在本發(fā)明可選的實施方式中,接口 400可以支持諸如互集成電路(I2C)、系統(tǒng)管理總線(SMB)或者沒有片選(CS)的串行外圍接口(SPI)的其它協(xié)議。圖5示出了具體的數(shù)據(jù)引腳檢測器500的示意圖,該數(shù)據(jù)引腳檢測器500例如可以用于實施圖3示出的數(shù)據(jù)引腳檢測器306。在實施方式中,信號DA_in與DB_in表示輸入引腳上的信號,信號DA_out和CLK_out表示輸入至從屬總線接口的數(shù)據(jù)和時鐘。數(shù)據(jù)引腳檢測器500確定DA_in或DB_in中的哪一個是CLK信號和DATA信號,并因此而通過多路復(fù)用模塊505將這些信號路由至輸出引腳DA_out和CLK_out。在實施方式中,在通過信號Reset聲明復(fù)位脈沖后,數(shù)據(jù)引腳檢測器500被設(shè)置為初始狀態(tài)。在一些實施方式中,這個復(fù)位脈沖由系統(tǒng)在最初加電時提供。開始條件檢測塊502確定觀測輸入DA_in和DB_in,并等待RFFE開始條件。這個RFFE開始條件通過使用觸發(fā)器506和508以檢測在線DA_in上的數(shù)據(jù)脈沖或通過使用觸發(fā)器510和512以檢測在線DB_in上的數(shù)據(jù)脈沖,來檢測第一數(shù)據(jù)脈沖而予以感知。當(dāng)出現(xiàn)RFFE開始條件后,存儲模塊504通過觸發(fā)器514和516存儲所檢測的引腳分配。在實施方式中,一旦檢測到引腳配置,則輸出信號DA_en_out和DB_en_out可以用于操縱從屬ID和/或產(chǎn)品ID碼。在所描述的實施方式中,在聲明復(fù)位之后,DA_en_out和DB_en_out均為高。如果DA_in被確定為DATA引腳,則當(dāng)信號DB_en_out保持高時,信號DA_en_out變低。相反,如果DB_in被確定為DATA pin,則當(dāng)信號DA_en_out保持為高時,信號DB_en_out變低。應(yīng)該理解,圖5所示的電路僅僅是具體的數(shù)據(jù)引腳檢測器的諸多實施例中的一個。在本發(fā)明可選的實施方式中,也可以使用其它等效的邏輯結(jié)構(gòu)。在使用不同接口協(xié)議的進(jìn)一步的實施方式中,根據(jù)具體·的系統(tǒng)及其規(guī)范以及所執(zhí)行的具體協(xié)議,也可以使用其它邏輯。在進(jìn)一步的實施方式中,可以實施數(shù)據(jù)引腳檢測器邏輯,例如,通過使用甚高速集成電路(VerySpeed Integrated Circuit, VHSIC)硬件描述語言(VHDL)和 / 或 Verilog 源代碼和在現(xiàn)有技術(shù)中已知的其它邏輯合成技術(shù)。圖6示出了利用具體的總線接口的RF系統(tǒng)600的框圖。例如,RFIC602可以是實施諸如全球移動通信系統(tǒng)(Global System for MobileCommunications, GSM)、通用移動電信系統(tǒng)(Universal MobileTelecommunications System, UMTS)、長期延進(jìn)(Long TermEvolution, LTE)、碼分多址 2000 (Code Division Multiple Access, CDMA2000)和全球微波互聯(lián)接入(Worldwide Interoperability for Microwave Access, WiMAX)的很多射頻協(xié)議中的任意一個的收發(fā)器芯片或芯片集。在實施方式中,RFIC602有兩個接收輸入路徑RXl和RX2以及兩個發(fā)送輸出路徑TXl和TX2。接收輸入路徑RXl耦接至低噪音放大器(lownoiseamplifier, LNA) 602和帶通濾波器610,接收輸入路徑RX2耦接至LNA604和帶通濾波器612,發(fā)送輸出路徑TXl耦接至PA606和帶通濾波器614,并且發(fā)送輸出路徑TX2耦接至PA608和帶通濾波器616。每條信號路徑通過天線開關(guān)618選擇性地耦接至天線620。在實施方式中,塊602、604、606、608、610、612、614、616 和 618 通過包含 DATA 線和CLK線(未示出)的接口總線622予以耦接并且是可控的。塊602、604、606、608、610、612、614、616、和618中的部分或全部可以包含具體的從屬總線接口。一些塊對可以包含如上所描述的耦接至總線622的相同(identical)裝置,其具有互換的DATA和CLOCK引腳。例如,LNA602和604可以是相同(identical)的,PA606和608可以是相同的,帶通濾波器610和612可以是相同的,帶通濾波器614和616可以是相同的。在一個不例性實施方式中,LNA602的DATA引腳和CLK引腳可以耦接至總線622的線路中的DATA線和CLK線,同時LNA602的DATA引腳和CLK引腳可以以互換的方式分別耦接至總線622的CLK線和DATA線。照此,在使用以上所描述的具體化系統(tǒng)和方法的系統(tǒng)初始化之后,RFIC中的主控總線接口 624可以使用分離的從屬和/或產(chǎn)品ID對這些相同的塊尋址。應(yīng)該理解,本發(fā)明的實施方式可以應(yīng)用于除了 RF系統(tǒng)之外的其它系統(tǒng)。例如,具體的構(gòu)思可以應(yīng)用于各種類型的數(shù)據(jù)接口,用于其它各種應(yīng)用諸如但不限于傳感器接口、汽車數(shù)據(jù)接口和串行數(shù)據(jù)接口。根據(jù)實施方式,操作總線接口電路的方法包括在多個輸入端上檢測開始序列。該多個輸入端可以包括第一輸入端和第二輸入端。該方法還包括:基于對開始序列的檢測,確定第一輸入端和第二輸入端是否分別是數(shù)據(jù)端和時鐘端,或者確定第一輸入端和第二輸入端是否分別是時鐘端和數(shù)據(jù)端。該方法進(jìn)一步包括:如果確定第一輸入端和第二輸入端分別為數(shù)據(jù)端和時鐘端,則將第一輸入端路由至數(shù)據(jù)端并將第二輸入端路由至?xí)r鐘端,并且如果確定第一輸入端和第二輸入端分別為時鐘端和數(shù)據(jù)端,則將第一輸入端路由至?xí)r鐘端并將第二輸入端路由至數(shù)據(jù)端。雖然主要結(jié)合特定的示例性實施方式示出并描述了本發(fā)明,但是,本領(lǐng)域技術(shù)人員應(yīng)該理解,在不脫離通過以下權(quán)利要求書所限定的本質(zhì)和范圍的情況下,可以進(jìn)行結(jié)構(gòu)及其細(xì)節(jié)上的各種變化。因此,本發(fā)明的范圍由所附權(quán)利要求書確定,并且本發(fā)明權(quán)利要求書包含了在權(quán)利要求書的等同范圍和內(nèi) 涵范圍內(nèi)的所有變形。
權(quán)利要求
1.一種操作總線接口電路的方法,所述方法包括: 檢測多個輸入端上的開始序列,所述多個輸入端包括第一輸入端和第二輸入端;基于對所述開始序列的檢測,確定所述第一輸入端和所述第二輸入端是否分別為數(shù)據(jù)端和時鐘端,或者確定所述第一輸入端和所述第二輸入端是否分別為時鐘端和數(shù)據(jù)端;如果確定所述第一輸入端和所述第二輸入端分別為數(shù)據(jù)端和時鐘端,則將所述第一輸入端路由至數(shù)據(jù)端并將所述第二輸入端路由至?xí)r鐘端;以及 如果確定所述第一輸入端和所述第二輸入端分別為時鐘端和數(shù)據(jù)端,則將所述第一輸入端路由至所述時鐘端并將所述第二輸入端路由至所述數(shù)據(jù)端。
2.根據(jù)權(quán)利要求1所述的方法,進(jìn)一步包括: 基于所述確定,如果所述第一輸入端和所述第二輸入端分別為時鐘端和數(shù)據(jù)端,則改變所述總線接口電路的地址。
3.根據(jù)權(quán)利要求2所述的方法,其中,所述總線接口電路的所述地址是從屬裝置的從屬標(biāo)識符地址。
4.根據(jù)權(quán)利要求1所述的方法,進(jìn)一步包括從耦接至所述第一輸入端和所述第二輸入端的數(shù)字總線接收命令。
5.根據(jù)權(quán)利要求4所述的方法,進(jìn)一步包括:基于接收的所述命令改變射頻裝置的工作狀態(tài)。
6.根據(jù)權(quán)利要求1所述的方法,進(jìn)一步包括操作所述總線接口電路,其中操作所述總線接口電路包括操作射頻(RF)前端控制接口。
7.根據(jù)權(quán)利要求1所述的方法,其中: 確定所述第一輸入端和所述第二輸入端是否分別是數(shù)據(jù)端和時鐘端,包括確定在所述第二輸入端接收到時鐘脈沖之前在所述第一輸入端上接收到初始信號脈沖;以及 確定所述第一輸入端和所述第二輸入端是否分別為時鐘端和數(shù)據(jù)端,包括確定在所述第一輸入端接收到時鐘脈沖之前在所述第二輸入端上接收到初始信號脈沖。
8.一種總線接口電路,包括: 接口檢測電路,耦接至第一輸入端和第二輸入端,所述接口檢測電路被配置為確定所述第一輸入端和所述第二輸入端是否分別為數(shù)據(jù)端和時鐘端,或者確定所述第一輸入端和所述第二輸入端是否分別為時鐘端和數(shù)據(jù)端;以及 路由電路,耦接至所述接口檢測電路,所述路由電路被配置為: 如果所述接口檢測電路確定所述第一輸入端和所述第二輸入端分別為數(shù)據(jù)端和時鐘端,則將所述第一輸入端耦接至數(shù)據(jù)接口端,并將所述第二輸入端耦接至?xí)r鐘接口端,以及如果所述接口檢測電路確定所述第一輸入端和所述第二輸入端分別為時鐘端和數(shù)據(jù)端,則將所述第一輸入端耦接至?xí)r鐘接口端,并將所述第二輸入端耦接至數(shù)據(jù)接口端。
9.根據(jù)權(quán)利要求8所述的總線接口電路,進(jìn)一步包括:總線接口邏輯,耦接至所述數(shù)據(jù)接口端和所述時鐘接口端。
10.根據(jù)權(quán)利要求書9所述總線接口電路,其中,所述總線接口邏輯包括射頻(RF)前端控制接口。
11.根據(jù)權(quán)利要求9所述的總線接口電路,其中,所述總線接口邏輯包括狀態(tài)機(jī)和多個控制寄存器。
12.根據(jù)權(quán)利要求9所述的總線接口電路,其中,所述總線接口邏輯包括耦接至所述接口檢測電路的識別寄存器,其中,所述接口檢測電路被配置為在所述接口檢測電路確定所述第一輸入端和所述第二輸入端分別為時鐘端和數(shù)據(jù)端時改變所述識別寄存器的值。
13.根據(jù)權(quán)利要求12所述的總線接口電路,其中: 所述總線接口邏輯包括用于從屬裝置的總線接口邏輯;以及 所述識別寄存器包括從屬識別寄存器。
14.根據(jù)權(quán)利要求9所述的總線接口電路,進(jìn)一步包括耦接至所述總線接口邏輯的可控RF組件,其中,所述可控RF組件是通過所述第一輸入端和所述第二輸入端可控的。
15.根據(jù)權(quán)利要求8所述總線接口電路,其中: 所述接口檢測電路被配置為如果在所述第二輸入端接收到時鐘脈沖之前在所述第一輸入端上接收到初始信號脈沖,則確定所述第一輸入端和所述第二輸入端分別為數(shù)據(jù)端和時鐘端;以及 所述接口檢測電路被配置為如果在所述第一輸入端接收到時鐘脈沖之前在所述第二輸入端上接收到初始信號脈沖,則確定所述第一輸入端和所述第二輸入端分別為時鐘端和數(shù)據(jù)端。
16.根據(jù)權(quán)利要求8所述的總線接口電路,其中,所述總線接口電路設(shè)置在集成電路 上。
17.—種系統(tǒng),包括: 數(shù)字總線,包括數(shù)據(jù)線和時鐘線; 第一從屬接口裝置,具有耦接至所述數(shù)據(jù)線的第一輸入端和耦接至所述時鐘線的第二輸入端;以及 第二從屬接口裝置,具有耦接至所述時鐘線的第一輸入端和耦接至所述數(shù)據(jù)線的第二輸入端,其中,所述第二從屬裝置和所述第一從屬裝置為具有相同初始識別地址的相同電路。
18.根據(jù)權(quán)利要求17所述的系統(tǒng),其中,所述第二從屬裝置被配置為在檢測到所述第一輸入端耦接至所述時鐘線并且所述第二輸入端耦接至所述數(shù)據(jù)線后,將其初始識別地址改變?yōu)榈诙R別地址。
19.根據(jù)權(quán)利要求18所述的系統(tǒng),其中,所述第二從屬接口裝置通過在所述第一輸入端上接收到時鐘脈沖之前檢測所述第二輸入端上的初始信號脈沖,來檢測所述第一輸入端耦接至所述時鐘線并且所述第二輸入端耦接至所述數(shù)據(jù)線。
20.根據(jù)權(quán)利要求18所述的系統(tǒng),其中: 所述第一從屬接口裝置耦接至通過所述數(shù)字總線可控的且通過所述初始識別地址可尋址的第一射頻(RF)組件;以及 所述第二從屬接口裝置耦接至通過所述數(shù)字總線可控的且通過所述第二識別地址可尋址的第二射頻(RF)組件。
全文摘要
本發(fā)明涉及用于總線接口的系統(tǒng)和方法。根據(jù)實施方式,操作總線接口電路的方法包括檢測多個輸入端上的開始序列,確定第一輸入端和第二輸入端是否分別為數(shù)據(jù)端和時鐘端,或者確定第一輸入端和第二輸入端是否分別為時鐘端和數(shù)據(jù)端。該方法還包括如果確定第一輸入端和第二輸入端分別為數(shù)據(jù)端和時鐘端,則將第一輸入端路由至數(shù)據(jù)端并將第二輸入端路由至?xí)r鐘端,如果確定第一輸入端和第二輸入端分別為時鐘端和數(shù)據(jù)端,則將第一輸入端路由至?xí)r鐘端并將第二輸入端路由至數(shù)據(jù)端。
文檔編號G06F13/40GK103226536SQ20131003728
公開日2013年7月31日 申請日期2013年1月30日 優(yōu)先權(quán)日2012年1月30日
發(fā)明者托馬斯·萊特內(nèi)爾, 約阿希姆·夫利塞爾, 約翰內(nèi)斯·默斯布格爾 申請人:英飛凌科技股份有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1