專利名稱:一種基于雙dsp和1553b總線接口的嵌入式系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
—種基于雙DSP和1553B總線接口的嵌入式系統(tǒng)技術(shù)領(lǐng)域[0001]本實(shí)用新型涉及一種嵌入式系統(tǒng),特別是一種基于雙DSP和1553B總線接口的嵌 入式系統(tǒng)。
背景技術(shù):
[0002]現(xiàn)代航空航天系統(tǒng)內(nèi)電子設(shè)備越來越多、越來越復(fù)雜,武器系統(tǒng)的數(shù)字化、信息化 程度也在迅速提高,系統(tǒng)內(nèi)各種設(shè)備之間非常需要獲得具有高傳輸速率,高管理效率和高 可靠性的數(shù)據(jù)互聯(lián)方式。MIL-STD-1553B總線作為一種具有較高數(shù)據(jù)傳輸性能和管理效率、 傳輸可靠的數(shù)據(jù)總線,已經(jīng)發(fā)展為十分成熟并被廣泛應(yīng)用的通用化數(shù)據(jù)傳輸技術(shù),在航空 航天、武器裝備等系統(tǒng)中廣泛應(yīng)用。1553B總線接口適配器的作用是在1553B總線與現(xiàn)有的 其他總線技術(shù)之間搭建一座橋梁,使得不同制式的信息流能夠?qū)崟r、準(zhǔn)確地進(jìn)行互相轉(zhuǎn)換。 在1553B總線接口適配器的研制中,復(fù)雜而苛刻的環(huán)境對中央處理器的實(shí)時性與可靠性提 出了很高的要求?,F(xiàn)有的單DSP嵌入式系統(tǒng)可靠性不高,功耗大,通用性和可擴(kuò)展性不強(qiáng)。發(fā)明內(nèi)容[0003]本實(shí)用新型所要解決的技術(shù)問題是,針對現(xiàn)有技術(shù)不足,提供一種基于雙DSP和 1553B總線接口的嵌入式系統(tǒng),提高系統(tǒng)集成度、處理速度、通用性和可擴(kuò)展性。[0004]為解決上述技術(shù)問題,本實(shí)用新型所采用的技術(shù)方案是一種基于雙DSP和1553B 總線接口的嵌入式系統(tǒng),包括若干個SDRAM存儲器、若干個FLASH存儲器,還包括FPGA芯 片、1553B總線控制器和兩個DSP處理器,所述兩個DSP控制器、SDRAM存儲器、FLASH存儲 器均通過DSP總線與所述FPGA芯片連接,所述FPGA芯片與所述1553B總線控制器雙向連 接。[0005]與現(xiàn)有技術(shù)相比,本實(shí)用新型所具有的有益效果為本實(shí)用新型將DSP強(qiáng)大的數(shù) 據(jù)處理能力、FPGA的靈活性和1553B總線的分布處理、集中控制和實(shí)時響應(yīng)的特點(diǎn)相結(jié)合, 本實(shí)用新型系統(tǒng)集成度高、處理速度快,通用性和可擴(kuò)展性較強(qiáng)。
[0006]圖1為本實(shí)用新型一實(shí)施例結(jié)構(gòu)框圖。
具體實(shí)施方式
[0007]如圖1所示,本實(shí)用新型一實(shí)施例包括兩個SDRAM存儲器、兩個FLASH存儲器,還 包括FPGA芯片、1553B總線控制器和兩個DSP處理器,所述兩個DSP控制器、兩個SDRAM存儲 器、兩個FLASH存儲器均通過DSP總線與所述FPGA芯片連接,所述FPGA芯片與所述1553B 總線控制器雙向連接;所述1553B總線控制器通過兩個隔離變壓器接入彈上計算機(jī)。[0008]實(shí)際應(yīng)用時,該嵌入式系統(tǒng)定時輸出系統(tǒng)同步時鐘信號,與飛控計算機(jī)(彈上機(jī)) 配合,完成系統(tǒng)同步采集控制。FPGA芯片通過隔離芯片、RS485雙向差分控制器接入內(nèi)外環(huán)電機(jī)控制電路和溫控電路;FPGA芯片通過第一電平轉(zhuǎn)換芯片、第一光稱接收芯片、第一 差分隔離電路接入地面測控系統(tǒng);FPGA還接有大容量FLASH和UART協(xié)議芯片;FPGA芯片 輸入端通過第二電平轉(zhuǎn)換芯片、第二光耦接收芯片和第二差分隔離電路與信號采集電路連 接;FPGA芯片通過第三電平轉(zhuǎn)換芯片、第三差分隔離電路接入彈上計算機(jī)。[0009]本實(shí)用新型的嵌入式系統(tǒng)與飛控計算機(jī)1553B總線通訊;與信號采集電路通過 RS422串行總線通訊;與溫控電路進(jìn)行RS485串行總線通訊;通過RS485串行總線控制內(nèi)外 環(huán)電機(jī)。
權(quán)利要求1.一種基于雙DSP和1553B總線接口的嵌入式系統(tǒng),包括若干個SDRAM存儲器、若干個FLASH存儲器,其特征在于,還包括FPGA芯片、1553B總線控制器和兩個DSP處理器,所述兩個DSP控制器、SDRAM存儲器、FLASH存儲器均通過DSP總線與所述FPGA芯片連接,所述FPGA芯片與所述1553B總線控制器雙向連接。
2.根據(jù)權(quán)利要求1所述的基于雙DSP和1553B總線接口的嵌入式系統(tǒng),其特征在于,所述FPGA芯片接有隔離芯片、電平轉(zhuǎn)換芯片、大容量FLASH存儲器、UART協(xié)議芯片。
專利摘要本實(shí)用新型公開了一種基于雙DSP和1553B總線接口的嵌入式系統(tǒng),包括若干個SDRAM存儲器、若干個FLASH存儲器,還包括FPGA芯片、1553B總線控制器和兩個DSP處理器,所述兩個DSP控制器、SDRAM存儲器、FLASH存儲器均通過DSP總線與所述FPGA芯片連接,所述FPGA芯片與所述1553B總線控制器雙向連接。本實(shí)用新型將DSP強(qiáng)大的數(shù)據(jù)處理能力、FPGA的靈活性和1553B總線的分布處理、集中控制和實(shí)時響應(yīng)的特點(diǎn)相結(jié)合,本實(shí)用新型系統(tǒng)集成度高、處理速度快,通用性和可擴(kuò)展性較強(qiáng)。
文檔編號G06F15/76GK202870817SQ20122059629
公開日2013年4月10日 申請日期2012年11月13日 優(yōu)先權(quán)日2012年11月13日
發(fā)明者何志宏, 王群 申請人:湖南航天機(jī)電設(shè)備與特種材料研究所