專利名稱:基于PowerPC處理器的主控板的制作方法
技術(shù)領(lǐng)域:
基于PowerPC處理器的主控板技術(shù)領(lǐng)域[0001]本實(shí)用新型涉及到一種計(jì)算機(jī)主控板,特別是涉及到一種基于PowerPC處理器的主控板。
背景技術(shù):
[0002]信息時(shí)代,數(shù)字時(shí)代使得嵌入式產(chǎn)品獲得了巨大的發(fā)展契機(jī),目前嵌入式系統(tǒng)廣泛應(yīng)用于國(guó)防、交通、通信、工業(yè)控制等領(lǐng)域[0003]網(wǎng)絡(luò)化、信息化的要求隨著因特網(wǎng)技術(shù)的成熟、帶寬的提高日益提高,使得以往單一功能的設(shè)備趨向多元化,結(jié)構(gòu)更加復(fù)雜。這就要求芯片設(shè)計(jì)廠商在芯片上集成更多的功能,為了滿足應(yīng)用功能的升級(jí),設(shè)計(jì)師們一方面采用更強(qiáng)大的嵌入式處理器如32位、64位 RISC芯片或信號(hào)處理器DSP增強(qiáng)處理能力,同時(shí)增加功能接口,如USB,擴(kuò)展總線類型,如 CAN BUS,加強(qiáng)對(duì)多媒體、圖形等的處理,逐步實(shí)施片上系統(tǒng)(SOC)的概念。但是接口的增多, 導(dǎo)致在安裝和檢測(cè)上很不方便。實(shí)用新型內(nèi)容[0004]本實(shí)用新型的目的在于克服上述現(xiàn)有技術(shù)的缺點(diǎn)和不足,提供一種基于PowerPC 處理器的主控板,解決現(xiàn)有技術(shù)中接口過多,不好管理的問題。[0005]本實(shí)用新型的目的通過下述技術(shù)方案實(shí)現(xiàn)基于PowerPC處理器的主控板,包括處理中心和連接器,所述的處理中心包括CPU模塊和連接在CPU模塊上的三個(gè)PHY模塊, CPU模塊上還連接有一條Local總線和CPLD模塊,PHY模塊上的以太網(wǎng)接口和Local總線經(jīng)連接器與外界進(jìn)行數(shù)據(jù)交互。[0006]所述的CPU模塊上還設(shè)置有兩個(gè)RS232串口,RS232串口通過連接器與外界進(jìn)行數(shù)據(jù)交互。[0007]所述的CPU模塊上還連接有一條PCIe總線,PCIe總線通過連接器與外界進(jìn)行數(shù)據(jù)交互。[0008]所述的CPU模塊上還連接有一條I2C總線,I2C總線經(jīng)連接器與外圍設(shè)備進(jìn)行數(shù)據(jù)交互,。[0009]所述的CPLD模塊上還連接有一個(gè)復(fù)位模塊。[0010]本實(shí)用新型的有益效果是通過一個(gè)連接器將主控板上的接口進(jìn)行集成,使得產(chǎn)品安裝和檢測(cè)上變得簡(jiǎn)便。
[0011]圖I為本實(shí)用新型的結(jié)構(gòu)框圖。
具體實(shí)施方式
[0012]下面結(jié)合實(shí)施例對(duì)本實(shí)用新型作進(jìn)一步的詳細(xì)說明,但是本實(shí)用新型的結(jié)構(gòu)不僅3限于以下實(shí)施例[0013]實(shí)施例[0014]如圖I所示,基于PowerPC處理器的主控板,包括處理中心和連接器,所述的處理中心包括CPU模塊和連接在CPU模塊上的三個(gè)PHY模塊,CPU模塊上還連接有一條Local總線和CPLD模塊,PHY模塊上的以太網(wǎng)接口和Local總線經(jīng)連接器與外界進(jìn)行數(shù)據(jù)交互。[0015]所述的CPU模塊上還設(shè)置有兩個(gè)RS232串口,RS232串口通過連接器與外界進(jìn)行數(shù)據(jù)交互。[0016]所述的CPU模塊上還連接有一條PCIe總線,PCIe總線通過連接器與外界進(jìn)行數(shù)據(jù)交互。[0017]所述的CPU模塊上還連接有一條I2C總線,I2C總線經(jīng)連接器與外圍設(shè)備進(jìn)行數(shù)據(jù)交互。[0018]所述的CPLD模塊上還連接有一個(gè)復(fù)位模塊。[0019]本實(shí)施例的CPU模塊采用Power PC系列的PlOll芯片,具有運(yùn)行速度快、功耗低等優(yōu)點(diǎn);PHY模塊采用RTL8169S-32/64芯片,為10/100/1000自適應(yīng)網(wǎng)卡芯片;CPLD模塊為復(fù)雜可編程邏輯器件,采用Altera EPM7128S芯片,主要用于為L(zhǎng)ocal總線提供時(shí)序支持, 并且通過連接在CPLD模塊上的復(fù)位模塊為處理中心通過復(fù)位功能。[0020]本實(shí)施例的CPU模塊上還連接有2G的DDR2內(nèi)存、128M的NOR FLASH存儲(chǔ)器以及 2G的NAND FLASH存儲(chǔ)器,NOR FLASH存儲(chǔ)器用于存儲(chǔ)系統(tǒng)程序。
權(quán)利要求1.基于PowerPC處理器的主控板,其特征在于,包括處理中心和連接器,所述的處理中心包括CPU模塊和連接在CPU模塊上的三個(gè)PHY模塊,CPU模塊上還連接有一條Local總線和CPLD模塊,PHY模塊上的以太網(wǎng)接口和Local總線經(jīng)連接器與外界進(jìn)行數(shù)據(jù)交互。
2.根據(jù)權(quán)利要求I所述的基于PowerPC處理器的主控板,其特征在于,所述的CPU模塊上還設(shè)置有兩個(gè)RS232串口,RS232串口通過連接器與外界進(jìn)行數(shù)據(jù)交互。
3.根據(jù)權(quán)利要求2所述的基于PowerPC處理器的主控板,其特征在于,所述的CPU模塊上還連接有一條PCIe總線,PCIe總線通過連接器與外界進(jìn)行數(shù)據(jù)交互。
4.根據(jù)權(quán)利要求3所述的基于PowerPC處理器的主控板,其特征在于,所述的CPU模塊上還連接有一條I2C總線,I2C總線經(jīng)連接器與外界進(jìn)行數(shù)據(jù)交互。
5.根據(jù)權(quán)利要求I所述的基于PowerPC處理器的主控板,其特征在于,所述的CPLD模塊上還連接有一個(gè)復(fù)位模塊。
專利摘要本實(shí)用新型公開了一種基于PowerPC處理器的主控板,包括處理中心和連接器,所述的處理中心包括CPU模塊和連接在CPU模塊上的三個(gè)PHY模塊,CPU模塊上還連接有一條Local總線和CPLD模塊,PHY模塊上的以太網(wǎng)接口和Local總線經(jīng)連接器與外界進(jìn)行數(shù)據(jù)交互。本實(shí)用新型的有益效果通過一個(gè)連接器將主控板上的接口進(jìn)行集成,使得產(chǎn)品安裝和檢測(cè)上變得簡(jiǎn)便。
文檔編號(hào)G06F1/16GK202720549SQ20122042249
公開日2013年2月6日 申請(qǐng)日期2012年8月24日 優(yōu)先權(quán)日2012年8月24日
發(fā)明者高文武, 黃云全, 李培, 劉德偉, 沈仁華, 杜鷹 申請(qǐng)人:成都愛斯頓測(cè)控技術(shù)有限公司