專利名稱:時(shí)序控制電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種時(shí)序控制電路,特別涉及一種適用于電腦主板的時(shí)序控制電路。
背景技術(shù):
隨著電子技術(shù)日新月異的發(fā)展,業(yè)界對(duì)使用的電源提出了各種各樣的要求,例如 在電腦主板的電源供應(yīng)上,經(jīng)常會(huì)遇到各電源給不同電腦部件供電或停止供電時(shí)的時(shí)序 需要得到控制的要求,即要求供電時(shí)電腦主板上的第一電源接收端的電壓達(dá)到一預(yù)設(shè)電壓 后,延遲一段時(shí)間則第二電源接收端才接收電壓,停止供電時(shí)第一電源接收端的電壓降至 預(yù)設(shè)電壓以下時(shí),第二電源接收端被立即切斷電壓。例如在上電時(shí),可以要求主板的3. 3V 電源接收端接收的電壓達(dá)到2. 7伏特以上后,延遲一段時(shí)間主板的復(fù)位信號(hào)端才接收2. 8 伏特的電壓,在斷電時(shí),可以要求主板的3. 3V電源接收端的電壓降至預(yù)設(shè)電壓2. 7伏特以 下時(shí)主板的復(fù)位信號(hào)端被立即切斷電壓。但是,如果給主板的不同部件供電的時(shí)序出現(xiàn)錯(cuò) 誤,則可能導(dǎo)致主板部件的時(shí)序混亂且主板部件無(wú)法正常運(yùn)行。
發(fā)明內(nèi)容
鑒于以上內(nèi)容,有必要提供一種能準(zhǔn)確地控制主板供電時(shí)序的時(shí)序控制電路。一種時(shí)序控制電路,用于在電腦開機(jī)時(shí)控制來自一電源接收端的一第一電源的電 壓達(dá)到一預(yù)設(shè)電壓后,一信號(hào)控制端才接收一第二電源,所述時(shí)序控制電路包括一控制電 路、一延遲電路及一電源轉(zhuǎn)換電路,所述控制電路與所述電源接收端相連以接收所述第一 電源,所述控制電路還通過所述延遲電路與所述電源轉(zhuǎn)換電路相連,所述電源轉(zhuǎn)換電路與 所述信號(hào)控制端相連,在將所述第一電源轉(zhuǎn)換為所述第二電源后提供給所述信號(hào)控制端; 在電腦開機(jī)時(shí),所述電源接收端的電壓達(dá)到所述預(yù)設(shè)電壓后,所述控制電路截止,經(jīng)所述延 遲電路延遲一段時(shí)間后,所述電源接收端的第一電源由所述電源轉(zhuǎn)換電路轉(zhuǎn)換為所述第二 電源后提供給所述信號(hào)控制端。本發(fā)明時(shí)序控制電路通過所述電源接收端的電壓達(dá)到所述預(yù)設(shè)電壓后,所述控制 電路截止,所述延遲電路延遲一段時(shí)間后,才使得所述電源接收端的第一電源經(jīng)所述電源 轉(zhuǎn)換電路轉(zhuǎn)換為所述第二電源后提供給所述信號(hào)控制端,從而準(zhǔn)確地控制了主板的供電時(shí)序。
圖1是本發(fā)明時(shí)序控制電路的較佳實(shí)施方式的電路圖。主要元件符號(hào)說明
權(quán)利要求
1.一種時(shí)序控制電路,用于在電腦開機(jī)時(shí)控制來自一電源接收端的一第一電源的電 壓達(dá)到一預(yù)設(shè)電壓后,一信號(hào)控制端才接收一第二電源,所述時(shí)序控制電路包括一控制電 路、一延遲電路及一電源轉(zhuǎn)換電路,所述控制電路與所述電源接收端相連以接收所述第一 電源,所述控制電路還通過所述延遲電路與所述電源轉(zhuǎn)換電路相連,所述電源轉(zhuǎn)換電路與 所述信號(hào)控制端相連,在將所述第一電源轉(zhuǎn)換為所述第二電源后提供給所述信號(hào)控制端; 在電腦開機(jī)時(shí),所述電源接收端的電壓達(dá)到所述預(yù)設(shè)電壓后,所述控制電路截止,經(jīng)所述延 遲電路延遲一段時(shí)間后,所述電源接收端的第一電源由所述電源轉(zhuǎn)換電路轉(zhuǎn)換為所述第二 電源后提供給所述信號(hào)控制端。
2.如權(quán)利要求1所述的時(shí)序控制電路,其特征在于所述控制電路包括第一及第二電 開關(guān)、第一及第二二極管,所述第一及第二二極管的陽(yáng)極均連接所述電源接收端,所述第 一二極管的陰極依次通過第一及第二電阻接地,所述第二二極管的陰極連接所述延遲電 路,所述第一電開關(guān)的第一端通過一第三電阻連接所述第一及第二電阻之間的節(jié)點(diǎn),所述 第一電開關(guān)的第二端接地,所述第一電開關(guān)的第三端連接第二電開關(guān)的第一端,還通過第 四電阻連接所述電源接收端,所述第二電開關(guān)的第二端接地,所述第二電開關(guān)的第三端連 接所述延遲電路;在電腦開機(jī)后第一電源的電壓達(dá)到預(yù)設(shè)電壓后,所述第一電開關(guān)的第一 端為高電平,所述第一電開關(guān)導(dǎo)通,所述第二電開關(guān)的第一端為低電平,所述第二電開關(guān)截 止。
3.如權(quán)利要求2所述的時(shí)序控制電路,其特征在于所述第一及第二電開關(guān)均為一NPN 型三極管,所述第一及第二電開關(guān)的第一端、第二端及第三端分別為所述NPN型三極管的 基極、發(fā)射極及集電極。
4.如權(quán)利要求2所述的時(shí)序控制電路,其特征在于所述延遲電路包括一第五電阻及 一電容,所述第五電阻連接于所述二極管的陰極及第二電開關(guān)的第三端之間,所述電容連 接于所述第二電開關(guān)的第三端及地之間。
5.如權(quán)利要求4所述的時(shí)序控制電路,其特征在于所述電源轉(zhuǎn)換電路包括第三至第 六電開關(guān),所述第三電開關(guān)的第一端通過一第六電阻連接所述第二電開關(guān)的第三端,所述 第三電開關(guān)的第二端接地,所述第三電開關(guān)的第三端連接所述第四電開關(guān)的第一端,還通 過一第七電阻連接所述電源接收端,所述第四電開關(guān)的第二端接地,所述第四電開關(guān)的第 三端連接所述信號(hào)控制端,所述第五電開關(guān)的第一端連接所述第二電開關(guān)的第三端,所述 第五電開關(guān)的第二端接地,所述第五電開關(guān)的第三端通過一第八電阻連接所述電源接收 端,還通過一第九電阻連接所述第六電開關(guān)的第一端,所述第六電開關(guān)的第二端連接所述 電源接收端,所述第六電開關(guān)的第三端依次通過一第十及一第十一電阻接地,所述第十及 第十一電阻之間的節(jié)點(diǎn)連接所述信號(hào)控制端;在電腦開機(jī)后第一電源的電壓達(dá)到一預(yù)設(shè)電 壓時(shí),所述延遲電路延遲一段時(shí)間后,所述第三及第五電開關(guān)導(dǎo)通,使得所述第四及第六電 開關(guān)的第一端為低電平,所述第四電開關(guān)截止,所述第六電開關(guān)導(dǎo)通,所述信號(hào)控制端接收 所述第二電源。
6.如權(quán)利要求5所述的時(shí)序控制電路,其特征在于所述第三及第五電開關(guān)均為一 NMOS場(chǎng)效應(yīng)管,所述第三及第五電開關(guān)的第一端、第二端及第三端分別為所述NMOS場(chǎng)效應(yīng) 管的柵極、源極及漏極,所述第四及第六電開關(guān)分別為一 NPN及PNP型三極管,所述第四及 第六電開關(guān)的第一端、第二端及第三端分別為所述NPN及PNP型三極管的基極、發(fā)射極及集電極。
7.如權(quán)利要求1所述的時(shí)序控制電路,其特征在于所述第一電源的最大電壓為3. 3 伏特,所述預(yù)設(shè)電壓為2. 7伏特。
全文摘要
一種時(shí)序控制電路,包括一控制電路、一延遲電路及一電源轉(zhuǎn)換電路,所述控制電路與所述電源接收端相連以接收所述第一電源,所述控制電路還通過所述延遲電路與所述電源轉(zhuǎn)換電路相連,所述電源轉(zhuǎn)換電路與所述信號(hào)控制端相連,在將所述第一電源轉(zhuǎn)換為所述第二電源后提供給所述信號(hào)控制端;在電腦開機(jī)時(shí),所述電源接收端的電壓達(dá)到所述預(yù)設(shè)電壓后,所述控制電路截止,經(jīng)所述延遲電路延遲一段時(shí)間后,所述電源接收端的第一電源由所述電源轉(zhuǎn)換電路轉(zhuǎn)換為所述第二電源后提供給所述信號(hào)控制端。本發(fā)明時(shí)序控制電路可準(zhǔn)確地控制主板的供電時(shí)序。
文檔編號(hào)G06F1/04GK102129268SQ20101030031
公開日2011年7月20日 申請(qǐng)日期2010年1月14日 優(yōu)先權(quán)日2010年1月14日
發(fā)明者李成洋, 潘愛裕, 賴超榮 申請(qǐng)人:鴻富錦精密工業(yè)(深圳)有限公司, 鴻海精密工業(yè)股份有限公司