專利名稱:針對(duì)視頻編解碼器的變換量化電路設(shè)計(jì)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及嵌入式領(lǐng)域,特別是一種針對(duì)視頻編解碼器的變換量化電路設(shè)計(jì)方案。
背景技術(shù):
當(dāng)今的便攜式數(shù)碼設(shè)備如高分辨率數(shù)碼相機(jī)、數(shù)字多媒體廣播、手機(jī)等漸漸融合 到一款設(shè)備中,同時(shí)這樣的設(shè)備支持多種媒體標(biāo)準(zhǔn)。如果為每種標(biāo)準(zhǔn)都準(zhǔn)備各自的視頻編 解碼器芯片的話,成本和硬件開銷會(huì)很大。因此,在一款芯片中集中支持多種媒體將能顯著 的提高數(shù)字設(shè)備的集成度,降低成本和硬件開銷。
發(fā)明內(nèi)容
針對(duì) JPEG、MPEG-1/2/4,H. 264,VC-I 標(biāo)準(zhǔn),對(duì)于 4x4DCT 變換,公式如下
權(quán)利要求
1.一種針對(duì)視頻編解碼器的變換量化電路設(shè)計(jì),其特征在于,包括如下部分1)整體結(jié)構(gòu)設(shè)計(jì)。2)TQE陣列設(shè)計(jì)。
2.如權(quán)利要求1所述的針對(duì)視頻編解碼器的變換量化電路設(shè)計(jì),其特征在于所述步驟1)中整體結(jié)構(gòu)設(shè)計(jì)具體描述為整體結(jié)構(gòu)包括預(yù)重排、TQE陣列、后重排、緩存、控制/內(nèi)存仲裁器。本發(fā)明的1維變換 接受16個(gè)像素的輸入和16個(gè)像素的輸出。預(yù)重排接受每時(shí)鐘周期16個(gè)像素,完成變換,由于只是重排序,電路大小占用可以忽略。TQE陣列完成d^Z· 變換和量化,包括4個(gè)TQE子陣列,每個(gè)TQE子陣列每時(shí)鐘周期4個(gè)像素的處理速度。后重排從TQE陣列中,每時(shí)鐘周期取16個(gè)像素,處理完存入緩存塊中。緩存塊存儲(chǔ)64個(gè)中間結(jié)果ScuZi0,CllZu ,^1Zu,S0Z11。同時(shí)緩存塊也用作轉(zhuǎn)置緩存,存儲(chǔ)第一次1維DCT變換結(jié)果,轉(zhuǎn)置后提供給第二次ι維DCT變換,并在完成2維DCT變換后,調(diào)整輸出數(shù)據(jù)。緩存塊包含4個(gè) 4x48比特的雙通道SRAM??刂?內(nèi)存仲裁器選擇完成變換的類別是虹4的DCT變換還是 8x8的DCT變換。
3.如權(quán)利要求1所述的針對(duì)視頻編解碼器的變換量化電路設(shè)計(jì),其特征在于所述步驟2)中TQE陣列設(shè)計(jì)具體描述為TQE陣列包括4個(gè)并行的TQE子陣列。每個(gè)TQE子陣列包括8個(gè)加法器、7個(gè)乘法器、 7個(gè)符號(hào)轉(zhuǎn)換器和幾個(gè)必要的多路復(fù)用器。由于4x4矩陣可以通過令8x8矩陣中系數(shù)滿足 a = f = g = h,b = e = i,c = d=j來(lái)進(jìn)行轉(zhuǎn)化。所以TQE子陣列能夠完成^4DCT和 8x8DCT 變換。
全文摘要
一種針對(duì)視頻編解碼器的變換量化電路設(shè)計(jì),本電路設(shè)計(jì)同時(shí)支持JPEG、MPEG-1/2/4、H.264、VC-1標(biāo)準(zhǔn);支持4x4DCT變換和8x8DCT變換;而且可以從使用者獲得變換參數(shù),因而可以兼容以后的變換標(biāo)準(zhǔn);對(duì)乘法器的共享機(jī)制可以縮小電路的規(guī)模。經(jīng)試驗(yàn),選取MPEG-4標(biāo)準(zhǔn)測(cè)試8x8DCT變換,處理1080HD圖像的8x8DCT變換的速率為每秒70幀;選取H.264標(biāo)準(zhǔn)測(cè)試4x4DCT變換,處理速率為每秒121幀。
文檔編號(hào)G06F17/14GK102148991SQ20101010583
公開日2011年8月10日 申請(qǐng)日期2010年2月4日 優(yōu)先權(quán)日2010年2月4日
發(fā)明者楊華嵐 申請(qǐng)人:成都市世嘉電子實(shí)業(yè)有限公司