專利名稱:核心邏輯電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明是為一種時(shí)脈信號(hào)偏移調(diào)整方法及應(yīng)用該方法的核心邏輯電路,尤指應(yīng)用于一核心邏輯電路與其所接收的一第一頻率時(shí)脈信號(hào)與一第二頻率時(shí)脈信號(hào)之間的一種時(shí)脈信號(hào)偏移調(diào)整方法。
背景技術(shù):
一般個(gè)人計(jì)算機(jī)或筆記型計(jì)算機(jī)的主機(jī)板,其基本構(gòu)成主要是由中央處理單元(Central Processing Unit以下簡(jiǎn)稱CPU)、控制各種設(shè)備的芯片組(Chipset)以及一些周邊電路所組成,其中央處理單元(CPU)便是整個(gè)計(jì)算機(jī)系統(tǒng)的核心所在,最主要的工作便是處理和控制整個(gè)計(jì)算機(jī)各部分之間彼此的運(yùn)作,以及進(jìn)行邏輯的運(yùn)算;而芯片組(Chipset)則是負(fù)責(zé)聯(lián)系中央處理單元(CPU)與其它周邊設(shè)備之間的運(yùn)作,芯片組(Chipset)的組合也有很多不同的方式,目前主機(jī)板制造商通常采用兩個(gè)為一組的方式,用來負(fù)責(zé)主機(jī)板本身大部分的功能,這兩個(gè)主要的芯片(Chip)稱為北橋芯片(North Bridge Chip)與南橋芯片(SouthBridge Chip),其中北橋芯片(North Bridge Chip)負(fù)責(zé)聯(lián)系主機(jī)板上所有的高速的總線(bus),其總線(bus)的效能多為2GBps到5GBps,而南橋芯片(South Bridge Chip)負(fù)責(zé)I/O總線之間的通信,負(fù)責(zé)聯(lián)系系統(tǒng)中較慢速的部分,并與基本輸入輸出系統(tǒng)(BIOS)溝通,其總線的效能多為10MBps到1GBps之間。
請(qǐng)參見圖1,其是為一主機(jī)板1上各元件配置方塊圖。由此方塊圖所示,我們可以清楚的看出主機(jī)板1是以一中央處理單元(CPU)11作為系統(tǒng)的架構(gòu),中央處理單元11信號(hào)連接于由一北橋芯片(North Bridge Chip)121與一南橋芯片(South BridgeChip)122所組成的芯片組(Chipset)12,其中北橋芯片121以一前置總線(Front Side Bus,F(xiàn)SB)101與中央處理單元11相互聯(lián)系;以一存儲(chǔ)器總線102與一主存儲(chǔ)器(Main Memory)13相互聯(lián)系以及以一AGP總線103與一圖形加速端口(AcceleratedGraphics Port,AGP)14溝通,而南橋芯片(South Bridge Chip)122以一PCI總線104與一外圍設(shè)備互連(Peripheral ComponentInterconnect,PCI)接口15相互連接,另外與南橋芯片連接的還有一ISA(Industry Standard Architecture)接口16、一通用串行總線(Universal Serial Bus,以下簡(jiǎn)稱USB)接口17、一IDE(Integrated Drive Electronics)接口18、一鼠標(biāo)19與一鍵盤20,而目前市面上較新型的主機(jī)板,南橋芯片上更連接有一串行式高等連接技術(shù)接口(Serial Advanced Technology Attachment,SATA)21。
經(jīng)由上述我們可以得知,中央處理單元(CPU)必須和北橋芯片與南橋芯片所構(gòu)成的芯片組相互的配合才能使整個(gè)計(jì)算機(jī)系統(tǒng)正常的運(yùn)作,并使得透過各種接口外接于計(jì)算機(jī)系統(tǒng)上的各種電子裝置能夠受到中央處理單元(CPU)的控制,例如液晶顯示器、光盤機(jī)、硬盤機(jī)、軟盤機(jī)、鍵盤與鼠標(biāo)等的周邊設(shè)備,因此,中央處理單元(CPU)在整個(gè)計(jì)算機(jī)系統(tǒng)中扮演著相當(dāng)重要的角色,而用來衡量中央處理單元(CPU)功能的指標(biāo)主要有MIPS(Million Instruction Per Second)以及MHz(Mega Herz),前者指的是中央處理單元(CPU)每秒可執(zhí)行多少百萬個(gè)指令,后者指的是中央處理單元(CPU)每秒鐘可以振蕩幾百萬次。當(dāng)中央處理單元在針對(duì)每一個(gè)指令開始進(jìn)行運(yùn)算時(shí),便是靠著設(shè)置在主機(jī)板上的一時(shí)脈產(chǎn)生器(例如可以是石英振蕩器,在圖1中未示出)的振蕩來產(chǎn)生連續(xù)的時(shí)脈信號(hào),使得中央處理單元能夠利的處理每秒鐘所要處理運(yùn)算的上百萬個(gè)指令。然而,該時(shí)脈產(chǎn)生器所產(chǎn)生的時(shí)脈信號(hào)會(huì)受到電容效應(yīng)(capacitance loading)、溫度或是電路布局(Layout)等因素的影響而造成時(shí)脈信號(hào)偏移(Clock skew)的問題。
通常該芯片組12在接收來自時(shí)脈產(chǎn)生器所產(chǎn)生不同頻率的時(shí)脈信號(hào)后,便開始執(zhí)行該芯片組12所具有的功能,此時(shí),在該芯片組12接收來自時(shí)脈產(chǎn)生器所產(chǎn)生不同頻率的時(shí)脈信號(hào)時(shí),若產(chǎn)生的時(shí)脈信號(hào)偏移(Clock skew)的程度過大,也就是說時(shí)脈信號(hào)受到上述電容效應(yīng)(capacitance loading)、溫度或是電路布局(Layout)等因素的影響,造成不同頻率時(shí)脈信號(hào)之間的相位差太大,如此便會(huì)使得計(jì)算機(jī)系統(tǒng)產(chǎn)生無法正常運(yùn)作的情況,例如完全不能開機(jī)或者是當(dāng)操作系統(tǒng)在執(zhí)行應(yīng)用程序時(shí)無預(yù)警的死機(jī)等。因此,時(shí)脈信號(hào)偏移(Clock skew)程度的大小與計(jì)算機(jī)系統(tǒng)是否能夠正常運(yùn)作,有著相當(dāng)密切的關(guān)系,而如何解決上述因?yàn)闀r(shí)脈信號(hào)偏移(Clock skew)所產(chǎn)生計(jì)算機(jī)系統(tǒng)無法正常運(yùn)作的問題,是為發(fā)展本發(fā)明的最主要的目的。
發(fā)明內(nèi)容
為實(shí)現(xiàn)上述目的,本發(fā)明揭露一種核心邏輯電路,應(yīng)用于一第一頻率時(shí)脈信號(hào)與一第二頻率時(shí)脈信號(hào)之間,該核心邏輯電路包含一第一芯片,其是可接收該第一頻率時(shí)脈信號(hào);一第二芯片,信號(hào)連接于該第一芯片,其是可接收該第二頻率時(shí)脈信號(hào);以及一時(shí)脈信號(hào)調(diào)整單元,信號(hào)連接于該第一芯片與該第二芯片,其是可接收該第一頻率時(shí)脈信號(hào)與該第二頻率時(shí)脈信號(hào),并于一單位時(shí)間內(nèi)利用該第一頻率時(shí)脈信號(hào)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣而產(chǎn)生一數(shù)據(jù),其中當(dāng)該數(shù)據(jù)為一第一數(shù)據(jù)時(shí)而使該時(shí)脈信號(hào)調(diào)整單元進(jìn)入一時(shí)脈信號(hào)調(diào)整狀態(tài),以進(jìn)行調(diào)整該第一頻率時(shí)脈信號(hào)與該第二頻率時(shí)脈信號(hào)之間所產(chǎn)生的一相位差值。
本發(fā)明所述的核心邏輯電路,于該單位時(shí)間內(nèi)利用該第一頻率時(shí)脈信號(hào)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣是可為于一第一長(zhǎng)度時(shí)間內(nèi)利用該第一頻率時(shí)脈信號(hào)周期的一上升沿或一下降沿在不同的時(shí)間點(diǎn)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣而產(chǎn)生出該數(shù)據(jù),其中該數(shù)據(jù)是為一第一采樣碼。
本發(fā)明所述的核心邏輯電路,該第一長(zhǎng)度時(shí)間大于該第二頻率時(shí)脈信號(hào)周期的一半。
本發(fā)明所述的核心邏輯電路,于該單位時(shí)間內(nèi)利用該第一頻率時(shí)脈信號(hào)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣是可為于一第二長(zhǎng)度時(shí)間內(nèi)利用該第一頻率時(shí)脈信號(hào)周期的一上升沿或一下降沿在不同的時(shí)間點(diǎn)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣而產(chǎn)生出該數(shù)據(jù),其中該數(shù)據(jù)是為一第二采樣碼。
本發(fā)明所述的核心邏輯電路,該單位時(shí)間是依據(jù)一采樣致能信號(hào)所決定。
本發(fā)明所述的核心邏輯電路,該采樣致能信號(hào)具有一周期為該第一頻率時(shí)脈信號(hào)的周期的倍數(shù)。
本發(fā)明所述的核心邏輯電路,該采樣致能信號(hào)的該周期為該第二頻率時(shí)脈信號(hào)的周期的倍數(shù)。
本發(fā)明所述的核心邏輯電路,所應(yīng)用的該第一頻率時(shí)脈信號(hào)的頻率大于該第二頻率時(shí)脈信號(hào)的頻率。
本發(fā)明所述的核心邏輯電路,當(dāng)該數(shù)據(jù)為一第二數(shù)據(jù)時(shí)而使該時(shí)脈信號(hào)調(diào)整單元進(jìn)入一運(yùn)作偵測(cè)狀態(tài),使得該第一芯片與該第二芯片的功能得以運(yùn)作且該時(shí)脈信號(hào)調(diào)整單元持續(xù)偵測(cè)該第一頻率時(shí)脈信號(hào)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣所產(chǎn)生的該數(shù)據(jù)。
本發(fā)明所述的核心邏輯電路,該時(shí)脈信號(hào)調(diào)整單元是可調(diào)整該第一頻率時(shí)脈信號(hào)的周期符合一特定條件并利用調(diào)整過后的該第一頻率時(shí)脈信號(hào)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣而產(chǎn)生該第一數(shù)據(jù)或該第二數(shù)據(jù)。
本發(fā)明所述的核心邏輯電路,該特定條件是可為該第一頻率時(shí)脈信號(hào)的周期大于該第二頻率時(shí)脈信號(hào)的周期的二分之一。
本發(fā)明所述的核心邏輯電路,解決了因?yàn)闀r(shí)脈信號(hào)偏移所產(chǎn)生計(jì)算機(jī)系統(tǒng)無法正常運(yùn)作的問題。
圖1,其是為一主機(jī)板上各元件配置方塊圖。
圖2,其是為本發(fā)明為改善已知技術(shù)的缺失所發(fā)展出一核心邏輯電路方塊示意圖。
圖3,其是為應(yīng)用于上述該核心邏輯電路中的一時(shí)脈信號(hào)偏移調(diào)整方法流程示意圖。
圖4A,其是為本發(fā)明為改善已知技術(shù)手段的缺失所發(fā)展出一時(shí)脈信號(hào)偏移調(diào)整方法的一第一較佳實(shí)施例流程示意圖。
圖4B、圖4C及圖4D,其是本發(fā)明第一較佳實(shí)施例的時(shí)脈信號(hào)圖。
圖5A,其是為本發(fā)明為改善已知技術(shù)手段的缺失所發(fā)展出一時(shí)脈信號(hào)偏移調(diào)整方法的一第二較佳實(shí)施例流程示意圖。
圖5B、圖5C及圖5D,其是本發(fā)明第二較佳實(shí)施例的時(shí)脈信號(hào)圖。
具體實(shí)施例方式
本發(fā)明得通過下列圖式及說明,可得一更深入的了解。
請(qǐng)參見圖2,其是為本發(fā)明為改善已知技術(shù)手段的缺失所發(fā)展出一核心邏輯電路功能方塊示意圖,而本發(fā)明所述的核心邏輯電路20主要是應(yīng)用在一主機(jī)板2上所發(fā)出的一第一頻率時(shí)脈信號(hào)21與一第二頻率時(shí)脈信號(hào)22之間,其中該第一頻率時(shí)脈信號(hào)21的頻率大于該第二頻率時(shí)脈信號(hào)22。從圖2中我們可以清楚的看出該核心邏輯電路20主要包含有一北橋芯片201、一南橋芯片202以及一時(shí)脈信號(hào)調(diào)整單元203,而本發(fā)明最大的特征就是在該核心邏輯電路20當(dāng)中增設(shè)有該時(shí)脈信號(hào)調(diào)整單元203,從先前技術(shù)中我們可以得知在已知的技術(shù)手段中,當(dāng)不同頻率的時(shí)脈信號(hào)輸入到該核心邏輯電路20后,便直接由該北橋芯片201或該南橋芯片202所接收,進(jìn)而使該核心邏輯電路20得以運(yùn)作其功能,倘若于其間所產(chǎn)生的時(shí)脈信號(hào)偏移(Clock skew)程度過大,也就是兩個(gè)不同頻率時(shí)脈信號(hào)間的相位差值超過了可容許的范圍時(shí),便會(huì)使該核心邏輯電路20在毫無預(yù)警的情況下停止其功能的運(yùn)作造成整個(gè)計(jì)算機(jī)系統(tǒng)的異常(例如是死機(jī)),因此,本發(fā)明特別在該核心邏輯電路20中提供了該時(shí)脈信號(hào)調(diào)整單元203,其是可先行的接收該第一頻率時(shí)脈信號(hào)21與該第二頻率時(shí)脈信號(hào)22,并在一單位時(shí)間內(nèi)利用頻率較快的該第一頻率時(shí)脈信號(hào)21對(duì)該第二頻率時(shí)脈信號(hào)22進(jìn)行采樣而產(chǎn)生出一數(shù)據(jù),其中當(dāng)該數(shù)據(jù)為一第一數(shù)據(jù)時(shí)而使該時(shí)脈信號(hào)調(diào)整單元203進(jìn)入一時(shí)脈信號(hào)調(diào)整狀態(tài),以進(jìn)行調(diào)整該第一頻率時(shí)脈信號(hào)21與該第二頻率時(shí)脈信號(hào)22之間所產(chǎn)生的一相位差值,而當(dāng)該數(shù)據(jù)為一第二數(shù)據(jù)時(shí)則使該時(shí)脈信號(hào)調(diào)整單元203進(jìn)入一運(yùn)作偵測(cè)狀態(tài),使得該北橋芯片201與該南橋芯片202的功能得以運(yùn)作且該時(shí)脈信號(hào)調(diào)整單元203持續(xù)偵測(cè)該第一頻率時(shí)脈信號(hào)21對(duì)該第二頻率時(shí)脈信號(hào)22進(jìn)行采樣所產(chǎn)生的該數(shù)據(jù)。如此一來,本發(fā)明技術(shù)手段便可針對(duì)兩不同頻率時(shí)脈信號(hào)間所產(chǎn)生時(shí)脈信號(hào)偏移(Clock skew)的問題進(jìn)行改善。以下再就本發(fā)明的技術(shù)特征以方法流程說明的方式作進(jìn)一步的描述。
請(qǐng)參見圖3,其是為應(yīng)用于上述該核心邏輯電路中的一時(shí)脈信號(hào)偏移調(diào)整方法流程示意圖。從圖中我們可以清楚的看出,首先,由該核心邏輯電路接收該第一頻率時(shí)脈信號(hào)與該第二頻率時(shí)脈信號(hào);該時(shí)脈信號(hào)調(diào)整單元于一單位時(shí)間內(nèi)利用該第一頻率時(shí)脈信號(hào)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣而產(chǎn)生出該數(shù)據(jù);該時(shí)脈信號(hào)調(diào)整單元判斷該第一頻率時(shí)脈信號(hào)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣所產(chǎn)生的該數(shù)據(jù)是為該第一數(shù)據(jù)或該第二數(shù)據(jù);倘若該第一頻率時(shí)脈信號(hào)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣所產(chǎn)生的數(shù)據(jù)為該第一數(shù)據(jù),則該時(shí)脈信號(hào)調(diào)整單元進(jìn)入該時(shí)脈信號(hào)調(diào)整狀態(tài);倘若該第一頻率時(shí)脈信號(hào)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣所產(chǎn)生的數(shù)據(jù)為該第二數(shù)據(jù),則該時(shí)脈信號(hào)調(diào)整單元進(jìn)入該運(yùn)作偵測(cè)狀態(tài)。
經(jīng)由上述的技術(shù)說明我們可以清楚的得知,本發(fā)明主要的技術(shù)特征在于當(dāng)有不同頻率的時(shí)脈信號(hào)(如上述的該第一頻率時(shí)脈信號(hào)與該第二頻率時(shí)脈信號(hào))輸入到該核心邏輯電路時(shí),該核心邏輯電路會(huì)利用頻率較快的時(shí)脈信號(hào)來對(duì)頻率較慢的時(shí)脈信號(hào)進(jìn)行采樣的動(dòng)作,而該核心邏輯電路便會(huì)根據(jù)進(jìn)行采樣之后所得到的數(shù)據(jù)來判斷所輸入不同頻率時(shí)脈信號(hào)之間的相位差是否達(dá)到了會(huì)使整個(gè)操作系統(tǒng)無法正常運(yùn)作的標(biāo)準(zhǔn),倘若在不同頻率時(shí)脈信號(hào)之間的相位差達(dá)到了會(huì)使整個(gè)操作系統(tǒng)無法正常運(yùn)作的標(biāo)準(zhǔn)時(shí),則本發(fā)明所提供的技術(shù)手段便會(huì)針對(duì)此一情況調(diào)整縮短不同頻率時(shí)脈信號(hào)之間的相位差,而當(dāng)不同頻率時(shí)脈信號(hào)之間的相位差在正常的范圍內(nèi)時(shí),本發(fā)明所提供的技術(shù)手段也會(huì)持續(xù)的對(duì)不同頻率時(shí)脈信號(hào)之間的相位差進(jìn)行偵測(cè)與監(jiān)控,如此一來,確實(shí)解決了在先前技術(shù)中所產(chǎn)生的缺失,進(jìn)而完成發(fā)展本發(fā)明的最主要的目的。
請(qǐng)參見圖4A、圖4B、圖4C及圖4D,其是為本發(fā)明為改善已知技術(shù)手段的缺失所發(fā)展出一時(shí)脈信號(hào)偏移調(diào)整方法的一第一較佳實(shí)施例流程示意圖及時(shí)脈信號(hào)圖,本實(shí)施例所述的時(shí)脈信號(hào)調(diào)整方法是應(yīng)用于上述的該核心邏輯電路中。本發(fā)明的技術(shù)特征即是在于當(dāng)不同頻率的時(shí)脈信號(hào)輸入至該核心邏輯電路中時(shí),該核心邏輯電路便會(huì)先利用頻率較快的時(shí)脈信號(hào)來對(duì)頻率較慢的時(shí)脈信號(hào)進(jìn)行采樣來產(chǎn)生數(shù)據(jù),進(jìn)而利用該數(shù)據(jù)來判斷時(shí)脈信號(hào)之間是否有時(shí)脈信號(hào)偏移程度過大的情形發(fā)生,而在采樣的過程中,頻率較快的時(shí)脈信號(hào)的周期長(zhǎng)度必須要與被采樣的時(shí)脈信號(hào)的周期之間符合一第一特定條件,而該第一特定條件為該第一頻率時(shí)脈信號(hào)的周期大于該第二頻率時(shí)脈信號(hào)的周期的二分之一,如此才能夠于單位時(shí)間內(nèi)利用該第一頻率時(shí)脈信號(hào)周期的上升沿或下降沿在不同的時(shí)間點(diǎn)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣。如圖4A所示的流程圖我們可以清楚的看出,首先,該核心邏輯電路接收該第一頻率時(shí)脈信號(hào)(頻率較快)與該第二頻率時(shí)脈信號(hào)(頻率較慢);該時(shí)脈信號(hào)調(diào)整單元判斷該第一頻率時(shí)脈信號(hào)與該第二頻率時(shí)脈信號(hào)的周期是否符合該第一特定條件,倘若該第一頻率時(shí)脈信號(hào)不符合該第一特定條件,則該時(shí)脈信號(hào)調(diào)整單元對(duì)該第一頻率時(shí)脈信號(hào)進(jìn)行周期長(zhǎng)度的調(diào)整,使得該第一頻率時(shí)脈信號(hào)能夠符合該第一特定條件;倘若該第一頻率時(shí)脈信號(hào)與該第二頻率時(shí)脈信號(hào)的周期符合該第一特定條件,則該時(shí)脈信號(hào)調(diào)整單元利用該第一頻率時(shí)脈信號(hào)開始對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣而產(chǎn)生該數(shù)據(jù);該時(shí)脈信號(hào)調(diào)整單元判斷該第一頻率時(shí)脈信號(hào)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣所產(chǎn)生的該數(shù)據(jù)是為該第一數(shù)據(jù)或該第二數(shù)據(jù);倘若該第一頻率時(shí)脈信號(hào)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣所產(chǎn)生的數(shù)據(jù)為該第一數(shù)據(jù),則該時(shí)脈信號(hào)調(diào)整單元進(jìn)入該時(shí)脈信號(hào)調(diào)整狀態(tài);倘若該第一頻率時(shí)脈信號(hào)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣所產(chǎn)生的數(shù)據(jù)為該第二數(shù)據(jù),則該時(shí)脈信號(hào)調(diào)整單元進(jìn)入該運(yùn)作偵測(cè)狀態(tài)。如圖4B所示,當(dāng)該第一頻率時(shí)脈信號(hào)31與該第二頻率時(shí)脈信號(hào)32的周期符合該第一特定條件時(shí),該第一頻率時(shí)脈信號(hào)31便可于一第一長(zhǎng)度時(shí)間30內(nèi)根據(jù)該第一頻率時(shí)脈信號(hào)周期的上升沿與下降沿在不同的時(shí)間點(diǎn)來對(duì)該第二頻率時(shí)脈信號(hào)32進(jìn)行采樣而產(chǎn)生一采樣碼301,并根據(jù)所采樣出來的該采樣碼301來判斷該第一頻率時(shí)脈信號(hào)31與該第二頻率時(shí)脈信號(hào)32之間的時(shí)脈信號(hào)偏移程度是否過大,又如圖4B所示,當(dāng)該第一頻率時(shí)脈信號(hào)31在對(duì)該第二頻率時(shí)脈信號(hào)32采樣出下一個(gè)采樣碼時(shí),必須要間隔一采樣周期長(zhǎng)度,而該采樣周期長(zhǎng)度是可經(jīng)由該第一頻率時(shí)脈信號(hào)31與該第二頻率時(shí)脈信號(hào)32的周期的公倍數(shù)來決定。另外,上述該第一長(zhǎng)度時(shí)間30是根據(jù)一采樣致能信號(hào)(samplingenable signal)33來決定。并且,該第一長(zhǎng)度時(shí)間30是大于該第二頻率時(shí)脈信號(hào)32周期的一半。此外,該采樣致能信號(hào)33的周期為該第一頻率時(shí)脈信號(hào)31與該第二頻率時(shí)脈信號(hào)32的周期的公倍數(shù)。在此實(shí)施例中,該采樣致能信號(hào)33的周期是該第一頻率時(shí)脈信號(hào)31的周期的六倍,亦是該第二頻率時(shí)脈信號(hào)32的周期的四倍。如圖4B與圖4C所示,該第一頻率時(shí)脈信號(hào)31對(duì)該第二頻率時(shí)脈信號(hào)32所采樣出來的該采樣碼301為(0,1,0)與(0,1,1),則該時(shí)脈信號(hào)調(diào)整單元便可依據(jù)上述的該采樣碼301判斷該第一頻率時(shí)脈信號(hào)31與該第二頻率時(shí)脈信號(hào)32之間的時(shí)脈信號(hào)偏移程度落在合理的范圍內(nèi),意即該第一頻率時(shí)脈信號(hào)31與該第二頻率時(shí)脈信號(hào)32之間的相位差不會(huì)造成系統(tǒng)的異常。而如圖4D所示,該第一頻率時(shí)脈信號(hào)對(duì)該第二頻率時(shí)脈信號(hào)所采樣出來的該采樣碼301為(0,0,1),則該時(shí)脈信號(hào)調(diào)整單元判斷該第一頻率時(shí)脈信號(hào)與該第二頻率時(shí)脈信號(hào)之間的時(shí)脈信號(hào)偏移程度過大,需要對(duì)該第一頻率時(shí)脈信號(hào)與該第二頻率時(shí)脈信號(hào)之間的相位差進(jìn)行調(diào)整。
請(qǐng)參見圖5A、圖5 B、圖5 C及圖5D,其是為本發(fā)明為改善已知技術(shù)手段的缺失所發(fā)展出一時(shí)脈信號(hào)偏移調(diào)整方法的一第二較佳實(shí)施例流程示意圖及時(shí)脈信號(hào)圖,本實(shí)施例所述的時(shí)脈信號(hào)調(diào)整方法是應(yīng)用于上述的該核心邏輯電路中。從圖中我們可以清楚的看出本實(shí)施例與第一較佳實(shí)施例不同的地方在于該第一頻率時(shí)脈信號(hào)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣的過程中,該第一頻率時(shí)脈信號(hào)與該第二頻率時(shí)脈信號(hào)的周期間必須要符合一第二特定條件,而該第二特定條件在本例中是以調(diào)整成兩倍的該第一頻率時(shí)脈信號(hào)的周期等于三倍的該第二頻率時(shí)脈信號(hào)的周期為例進(jìn)行說明,另外,該第一頻率時(shí)脈信號(hào)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣的單位時(shí)間更改為時(shí)間長(zhǎng)度較長(zhǎng)的一第二長(zhǎng)度時(shí)間40,如此一來,便可如圖5B所示,該第一頻率時(shí)脈信號(hào)41便可于該第二長(zhǎng)度時(shí)間40內(nèi)根據(jù)該第一頻率時(shí)脈信號(hào)周期的一上升沿與一下降沿在不同的時(shí)間點(diǎn)來對(duì)該第二頻率時(shí)脈信號(hào)42進(jìn)行采樣而產(chǎn)生一采樣碼401,并根據(jù)所采樣出來的該采樣碼401來判斷該第一頻率時(shí)脈信號(hào)41與該第二頻率時(shí)脈信號(hào)42之間的時(shí)脈信號(hào)偏移程度是否過大。上述該第二長(zhǎng)度時(shí)間40是根據(jù)一采樣致能信號(hào)(samplingenable signal)43所決定,且該第二長(zhǎng)度時(shí)間40亦大于該第二頻率時(shí)脈信號(hào)42周期的一半。而該第一頻率時(shí)脈信號(hào)41與該第二頻率時(shí)脈信號(hào)42的周期的公倍數(shù)是可決定一采樣周期長(zhǎng)度。如圖5B與圖5C所示,該第一頻率時(shí)脈信號(hào)41對(duì)該第二頻率時(shí)脈信號(hào)42所采樣出來的該采樣碼401為(0,1,0,0)與(0,1,1,0),則該時(shí)脈信號(hào)調(diào)整單元便可依據(jù)上述的該采樣碼401判斷該第一頻率時(shí)脈信號(hào)41與該第二頻率時(shí)脈信號(hào)42之間的時(shí)脈信號(hào)偏移程度在本實(shí)施中是落在合理的范圍內(nèi),意即該第一頻率時(shí)脈信號(hào)41與該第二頻率時(shí)脈信號(hào)42之間的相位差不會(huì)造成系統(tǒng)的異常。而如5D所示,該第一頻率時(shí)脈信號(hào)41對(duì)該第二頻率時(shí)脈信號(hào)42所采樣出來的該采樣碼401為(0,0,1,0),則該時(shí)脈信號(hào)調(diào)整單元判斷該第一頻率時(shí)脈信號(hào)41與該第二頻率時(shí)脈信號(hào)42之間的時(shí)脈信號(hào)偏移程度過大,需要對(duì)該第一頻率時(shí)脈信號(hào)41與該第二頻率時(shí)脈信號(hào)42之間的相位差進(jìn)行調(diào)整,而在本實(shí)施例中有部分技術(shù)說明與第一較佳實(shí)施例相同,故在本實(shí)施例中不再加以贅述。
綜合以上技術(shù)說明,本發(fā)明所述的應(yīng)用于核心邏輯電路中的時(shí)脈信號(hào)偏移調(diào)整方法,其主要的技術(shù)特征就是在于針對(duì)輸入到核心邏輯電路中不同頻率的時(shí)脈信號(hào)先進(jìn)行時(shí)脈信號(hào)偏移的調(diào)整,以避免程度過大的時(shí)脈信號(hào)偏移對(duì)整個(gè)核心邏輯電路的運(yùn)作造成影響,如此一來,便能夠解決已知技術(shù)手段所產(chǎn)生的缺失,進(jìn)而完成發(fā)展本發(fā)明的最主要的目的。
以上所述僅為本發(fā)明較佳實(shí)施例,然其并非用以限定本發(fā)明的范圍,任何熟悉本項(xiàng)技術(shù)的人員,在不脫離本發(fā)明的精神和范圍內(nèi),可在此基礎(chǔ)上做進(jìn)一步的改進(jìn)和變化,因此本發(fā)明的保護(hù)范圍當(dāng)以本申請(qǐng)的權(quán)利要求書所界定的范圍為準(zhǔn)。
附圖中符號(hào)的簡(jiǎn)單說明如下主機(jī)板1中央處理單元11北橋芯片121南橋芯片122芯片組12前置總線101存儲(chǔ)器總線102主存儲(chǔ)器13AGP總線103圖形加速端口14PCI總線104外圍設(shè)備互連接口15ISA接口16通用串行總線接口17IDE接口18
鼠標(biāo)19鍵盤20串行式高等連接技術(shù)接口21主機(jī)板2第一頻率時(shí)脈信號(hào)21第二頻率時(shí)脈信號(hào)22核心邏輯電路20北橋芯片201南橋芯片202時(shí)脈信號(hào)調(diào)整電路203第一長(zhǎng)度時(shí)間30第一頻率時(shí)脈信號(hào)31第二頻率時(shí)脈信號(hào)32采樣致能信號(hào)33采樣碼301第二長(zhǎng)度時(shí)間40第一頻率時(shí)脈信號(hào)41第二頻率時(shí)脈信號(hào)42采樣致能信號(hào)43采樣碼40權(quán)利要求
1.一種核心邏輯電路,其特征在于,應(yīng)用于一第一頻率時(shí)脈信號(hào)與一第二頻率時(shí)脈信號(hào)之間,該核心邏輯電路包含一第一芯片,其是可接收該第一頻率時(shí)脈信號(hào);一第二芯片,信號(hào)連接于該第一芯片,其是可接收該第二頻率時(shí)脈信號(hào);以及一時(shí)脈信號(hào)調(diào)整單元,信號(hào)連接于該第一芯片與該第二芯片,其是可接收該第一頻率時(shí)脈信號(hào)與該第二頻率時(shí)脈信號(hào),并于一單位時(shí)間內(nèi)利用該第一頻率時(shí)脈信號(hào)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣而產(chǎn)生一數(shù)據(jù),其中當(dāng)該數(shù)據(jù)為一第一數(shù)據(jù)時(shí)而使該時(shí)脈信號(hào)調(diào)整單元進(jìn)入一時(shí)脈信號(hào)調(diào)整狀態(tài),以進(jìn)行調(diào)整該第一頻率時(shí)脈信號(hào)與該第二頻率時(shí)脈信號(hào)之間所產(chǎn)生的一相位差值。
2.根據(jù)權(quán)利要求1所述的核心邏輯電路,其特征在于,于該單位時(shí)間內(nèi)利用該第一頻率時(shí)脈信號(hào)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣是可為于一第一長(zhǎng)度時(shí)間內(nèi)利用該第一頻率時(shí)脈信號(hào)周期的一上升沿或一下降沿在不同的時(shí)間點(diǎn)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣而產(chǎn)生出該數(shù)據(jù),其中該數(shù)據(jù)是為一第一采樣碼。
3.根據(jù)權(quán)利要求2所述的核心邏輯電路,其特征在于,該第一長(zhǎng)度時(shí)間大于該第二頻率時(shí)脈信號(hào)周期的一半。
4.根據(jù)權(quán)利要求1所述的核心邏輯電路,其特征在于,于該單位時(shí)間內(nèi)利用該第一頻率時(shí)脈信號(hào)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣是可為于一第二長(zhǎng)度時(shí)間內(nèi)利用該第一頻率時(shí)脈信號(hào)周期的一上升沿或一下降沿在不同的時(shí)間點(diǎn)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣而產(chǎn)生出該數(shù)據(jù),其中該數(shù)據(jù)是為一第二采樣碼。
5.根據(jù)權(quán)利要求1所述的核心邏輯電路,其特征在于,該單位時(shí)間是依據(jù)一采樣致能信號(hào)所決定。
6.根據(jù)權(quán)利要求5所述的核心邏輯電路,其特征在于,該采樣致能信號(hào)具有一周期為該第一頻率時(shí)脈信號(hào)的周期的倍數(shù)。
7.根據(jù)權(quán)利要求6所述的核心邏輯電路,其特征在于,該采樣致能信號(hào)的該周期為該第二頻率時(shí)脈信號(hào)的周期的倍數(shù)。
8.根據(jù)權(quán)利要求1所述的核心邏輯電路,其特征在于,所應(yīng)用的該第一頻率時(shí)脈信號(hào)的頻率大于該第二頻率時(shí)脈信號(hào)的頻率。
9.根據(jù)權(quán)利要求1所述的核心邏輯電路,其特征在于,當(dāng)該數(shù)據(jù)為一第二數(shù)據(jù)時(shí)而使該時(shí)脈信號(hào)調(diào)整單元進(jìn)入一運(yùn)作偵測(cè)狀態(tài),使得該第一芯片與該第二芯片的功能得以運(yùn)作且該時(shí)脈信號(hào)調(diào)整單元持續(xù)偵測(cè)該第一頻率時(shí)脈信號(hào)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣所產(chǎn)生的該數(shù)據(jù)。
10.根據(jù)權(quán)利要求9所述的核心邏輯電路,其特征在于,該時(shí)脈信號(hào)調(diào)整單元是可調(diào)整該第一頻率時(shí)脈信號(hào)的周期符合一特定條件并利用調(diào)整過后的該第一頻率時(shí)脈信號(hào)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣而產(chǎn)生該第一數(shù)據(jù)或該第二數(shù)據(jù)。
全文摘要
本發(fā)明是為一種核心邏輯電路,具體涉及一種時(shí)脈信號(hào)偏移調(diào)整的核心邏輯電路,尤指應(yīng)用于一核心邏輯電路與其所接收的一第一頻率時(shí)脈信號(hào)與一第二頻率時(shí)脈信號(hào)之間,該時(shí)脈信號(hào)偏移號(hào)調(diào)整方法包含下列步驟于一單位時(shí)間內(nèi)利用該第一頻率時(shí)脈信號(hào)對(duì)該第二頻率時(shí)脈信號(hào)進(jìn)行采樣而產(chǎn)生一數(shù)據(jù);以及當(dāng)該數(shù)據(jù)為一第一數(shù)據(jù)時(shí)而使該核心邏輯電路進(jìn)入一時(shí)脈信號(hào)調(diào)整狀態(tài),以進(jìn)行調(diào)整該第一頻率時(shí)脈信號(hào)與該第二頻率時(shí)脈信號(hào)之間所產(chǎn)生的一相位差值。本發(fā)明所述的核心邏輯電路,解決了因?yàn)闀r(shí)脈信號(hào)偏移所產(chǎn)生計(jì)算機(jī)系統(tǒng)無法正常運(yùn)作的問題。
文檔編號(hào)G06F1/04GK1963721SQ20061016729
公開日2007年5月16日 申請(qǐng)日期2006年12月15日 優(yōu)先權(quán)日2006年12月15日
發(fā)明者蘇家弘 申請(qǐng)人:威盛電子股份有限公司