專利名稱:接口設(shè)備的訊號發(fā)送模塊的制作方法
技術(shù)領(lǐng)域:
本實用新型是一種接口設(shè)備的訊號發(fā)送模塊,尤指一種僅利用單一微處理器即可同時發(fā)送多個接口設(shè)備被輸入的資料(或指令)的結(jié)構(gòu)。
背景技術(shù):
一般常見的計算機接口設(shè)備,例如鍵盤,該鍵盤上設(shè)有多個供輸入資料(或指令)的按鍵、一與該等按鍵相配合的數(shù)組電路及一訊號發(fā)送器,其中該發(fā)送器上設(shè)有一微處理器,而該數(shù)組電路與該發(fā)送器電氣連接,當通過觸壓該等按鍵輸入資料(或指令)時,該數(shù)組電路將產(chǎn)生按鍵被輸入的資料(或指令)的編碼并將該等編碼傳送至該發(fā)送器,令該發(fā)送器的微處理器將該等編碼傳送至與其相聯(lián)機的計算機,使該計算機接收該等編碼后,處理并執(zhí)行該等編碼的資料(或指令)。
然而,現(xiàn)今許多的鍵盤的設(shè)計,為復合式的鍵盤,令使用者可使用鍵盤的按鍵輸入資料(或指令)之外,同時也可使用鍵盤上另一輸入裝置操控該計算機的光標移動點選屏幕上的圖符(icon),因此,此種鍵盤上大都裝設(shè)有一軌跡球及軌跡球電路,令能通過鍵盤進行資料(或指令)的輸入,并能通過此鍵盤上的軌跡球操控該計算機的光標移動、點選屏幕上的圖符(icon)。但是,請參閱圖1所示,該鍵盤10的訊號發(fā)送器11必須設(shè)有二個微處理器12、13,且該訊號發(fā)送器11分別與該鍵盤10的數(shù)組電路14及該軌跡球15的軌跡球電路16電氣連接,令其中一個微處理器12處理該鍵盤1O的數(shù)組電路14所產(chǎn)生的按鍵被輸入的資料(或指令)的編碼(code),另一個微處理器13則處理該軌跡球15的軌跡球電路16被輸入的資料(或指令)的編碼(code),再分別將該等編碼傳送至一與該訊號發(fā)送器11相連接的計算機主機17上,令該計算機主機17依該等編碼的先后順序,處理該等編碼的資料(或指令),如此,將因使用二個微處理器12、13造成微處理器的資源浪費,并使電路復雜,增加電路布局的困難。是以,實有必要開發(fā)設(shè)計出一種僅利用單一微處理器,即可同時發(fā)送多個接口設(shè)備被輸入的資料(或指令)的發(fā)明,以改善上述現(xiàn)有技術(shù)所產(chǎn)生的諸多缺失。
發(fā)明內(nèi)容
有鑒于前述背景技術(shù),必須使用二個微處理器,所造成微處理器的資源浪費、電路復雜、增加電路布局的困難等缺點,設(shè)計人乃依其從事計算機接口設(shè)備的制造經(jīng)驗和技術(shù)累積,針對上述缺失悉心研究各種解決的方法,在經(jīng)過不斷的研究、實驗與改良后,終于開發(fā)設(shè)計出本實用新型的一種接口設(shè)備的訊號發(fā)送模塊,以期能摒除先前技術(shù)的諸多缺失。
本實用新型的主要目的,是提供一種接口設(shè)備的訊號發(fā)送模塊,令以單一微處理器,即可同時發(fā)送多個接口設(shè)備被輸入的資料,而改善上述現(xiàn)有技術(shù)所產(chǎn)生的諸多缺失,該發(fā)送器設(shè)于該接口設(shè)備(如鍵盤)中,該發(fā)送器上設(shè)有一微處理器(MCU),而該接口設(shè)備上至少設(shè)有一另一接口設(shè)備(如軌跡球),該接口設(shè)備、該另一接口設(shè)備的電路與該發(fā)送器電氣連接,該接口設(shè)備、該另一接口設(shè)備的電路通過該發(fā)送器將其被輸入的資料(或指令)發(fā)送出去。
當該發(fā)送器與一主機(如個人計算機主機)達成聯(lián)機時,該發(fā)送器的微處理器將以分時多工處理方式輪流接受該接口設(shè)備、該另一接口設(shè)備的電路被輸入的資料(或指令),再將其所接受的資料(或指令)依序傳送至該主機,令該主機逐一處理該等資料(或指令),因此,該發(fā)送器僅利用單一微處理器,即可同時發(fā)送多個接口設(shè)備被輸入的資料(或指令),達成節(jié)省制造成本及節(jié)省電路設(shè)計的目的。
為便于審查員對本實用新型的目的、形狀、構(gòu)造裝置特征及其功效做更進一步的認識與了解,茲舉實施例配合圖式,詳細說明如下
圖1是已知的電路方塊圖;圖2是本實用新型的電路方塊圖;圖3是本實用新型的另一實施例的電路方塊圖;圖4是本實用新型的另一實施例的電路圖;圖5是本實用新型的再一實施例的電路方塊圖。
主要組件符號說明21訊號發(fā)送器 22接口設(shè)備23微處理器24接口設(shè)備電路25另一接口設(shè)備25另一接口設(shè)備電路27主機31無線訊號發(fā)送器32鍵盤33數(shù)組電路34軌跡球 35軌跡球電路36計算機主機 37微處理器51訊號發(fā)送器 52鍵盤53數(shù)組電路54軌跡球55軌跡球電路 56計算機主機57通用串行總線連接端口59微處理器58另一通用串行總線連接端口主要電子零件表光學88K+S.B TX/BASE GL-3001主機板
光學88K+S.B TX/BASE飛標板
新88K光學軌跡球模塊
具體實施方式
本實用新型是一種接口設(shè)備的訊號發(fā)送模塊,請參閱圖2所示,該訊號發(fā)送模塊設(shè)一有一訊號發(fā)送器21,該訊號發(fā)送器21設(shè)于該接口設(shè)備22中,該訊號發(fā)送器21上僅設(shè)有單一微處理器23(MCU),而該接口設(shè)備22上設(shè)有一供被輸入資料(或指令)的接口設(shè)備電路24,該接口設(shè)備22上至少設(shè)有一另一接口設(shè)備25,該另一接口設(shè)備25上設(shè)有一供被輸入資料(或指令)的另一接口設(shè)備電路26,該接口設(shè)備電路24、該另一接口設(shè)備電路26與該訊號發(fā)送器21電氣連接,令該接口設(shè)備電路24、該另一接口設(shè)備電路26通過該訊號發(fā)送器21將其被輸入的資料(或指令)發(fā)送出去。
當該訊號發(fā)送器21與一主機27(host)達成聯(lián)機時,該訊號發(fā)送器21的微處理器23將以分時多工處理方式,輪流接受該接口設(shè)備電路24、該另一接口設(shè)備電路26被輸入的資料(或指令),再將其所接受的資料(或指令)依序傳送至該主機27,令該主機27逐一處理該等資料(或指令),如此,該訊號發(fā)送器21僅需單一微處理器23即可同時發(fā)送多個接口設(shè)備22被輸入的資料(或指令),達成節(jié)省制造成本及節(jié)省電路設(shè)計的目的及功效。
在本實用新型的另一實施例中,請參閱圖2、3所示,該訊號發(fā)送器21為一無線訊號發(fā)送器31,該接口設(shè)備22為一鍵盤32,請參閱圖3、4所示,該接口設(shè)備電路24為一與該鍵盤32相配合的數(shù)組電路33,該另一接口設(shè)備25為一裝設(shè)于該鍵盤32上的軌跡球34,該另一接口設(shè)備電路26為一軌跡球電路35,該主機27則為一與該鍵盤32相配合的計算機主機36。其中,該無線訊號發(fā)送器31上僅設(shè)有單一微處理器37(MCU),該無線訊號發(fā)送器31分別與該數(shù)組電路33、該軌跡球電路35電氣連接,該計算機主機36可接受該無線訊號發(fā)送器31所發(fā)送的無線訊號。
當該無線訊號發(fā)送器31與該計算機主機36達成聯(lián)機時,該無線訊號發(fā)送器31的微處理器37將以分時多工處理方式,輪流接受該鍵盤32的數(shù)組電路33及該軌跡球電路35被輸入的資料(或指令),再將其所接受的資料(或指令)以無線傳輸方式依序傳送至該計算機主機36,令該計算機主機36逐一處理該等資料(或指令)。如此,該無線訊號發(fā)送器31僅利用單一微處理器37,即可同時發(fā)送多個接口設(shè)備被輸入的資料(或指令),達成節(jié)省制造成本及節(jié)省電路設(shè)計的目的及功效。
在本實用新型的再一實施例中,請參閱圖2、5所示,該訊號發(fā)送器21為一訊號發(fā)送器51,該接口設(shè)備22為一鍵盤52,請參閱圖3、4所示,該接口設(shè)備電路24為一與該鍵盤52相配合的數(shù)組電路53,該另一接口設(shè)備25為一裝設(shè)于該鍵盤52上的軌跡球54,該另一接口設(shè)備電路26為一軌跡球電路55,該主機27則為一與該鍵盤52相配合的計算機主機56,其中,該鍵盤52上設(shè)有一通用串行總線(USB)連接端口57,令該鍵盤52可通過其通用串行總線連接端口57與該計算機主機56的另一通用串行總線(USB)連接端口58相接,而與該計算機主機56相連接,該訊號發(fā)送器51上僅設(shè)有單一微處理器59(MCU),該訊號發(fā)送器51分別與該通用串行總線連接端口57、該數(shù)組電路53、該軌跡球電路55電氣連接。
當該訊號發(fā)送器51的微處理器59接收到該計算機主機56的輸入命令時,該微處理器59將以分時多工處理方式,輪流接受該鍵盤52的數(shù)組電路53及該軌跡球電路55被輸入的資料(或指令),再將其所接受的資料(或指令)經(jīng)該通用串行總線連接端口57、該另一通用串行總線連接端口58,依序傳送至該計算機主機56,令該計算機主機56逐一處理該等資料(或指令),如此,該訊號發(fā)送器51僅利用單一微處理器59即可同時發(fā)送多個接口設(shè)備被輸入的資料(或指令),達成節(jié)省制造成本及節(jié)省電路設(shè)計的目的及功效。
據(jù)上述可知,本實用新型的訊號發(fā)送器21僅利用單一微處理器23,即可同時發(fā)送多個接口設(shè)備被輸入的資料(或指令),故改善了先前技術(shù)必須使用二個微處理器,所造成微處理器的資源浪費、電路復雜、增加電路布局的困難等缺點,達成節(jié)省制造成本及節(jié)省電路設(shè)計的目的及功效。
以上所述,僅為本實用新型最佳具體實施例,惟本實用新型的構(gòu)造特征并不局限于此。任何熟悉該項技藝者在本實用新型領(lǐng)域內(nèi),可輕易思及的變化或修飾,皆可涵蓋在本案的專利范圍。
權(quán)利要求1.一種接口設(shè)備的訊號發(fā)送模塊,其特征在于包括一訊號發(fā)送器,設(shè)于一接口設(shè)備中;一微處理器,設(shè)于該訊號發(fā)送器上,而該接口設(shè)備上設(shè)有一供被輸入資料或指令的接口設(shè)備電路,該接口設(shè)備上至少設(shè)有一另一接口設(shè)備,該另一接口設(shè)備上設(shè)有一供被輸入資料或指令的另一接口設(shè)備電路,該接口設(shè)備電路、該另一接口設(shè)備電路與該訊號發(fā)送器電氣連接,令該接口設(shè)備電路、該另一接口設(shè)備電路通過該訊號發(fā)送器將其被輸入的資料或指令發(fā)送出去;當該訊號發(fā)送器與一主機達成聯(lián)機時,該訊號發(fā)送器的微處理器將以分時多工處理方式,輪流接受該接口設(shè)備電路、該另一接口設(shè)備電路被輸入的資料或指令,再將其所接受的資料或指令依序傳送至該主機。
2.如權(quán)利要求1所述的接口設(shè)備的訊號發(fā)送模塊,其特征在于,其中該訊號發(fā)送器為一無線訊號發(fā)送器,該接口設(shè)備為一鍵盤,該接口設(shè)備電路為一與該鍵盤相配合的數(shù)組電路,該另一接口設(shè)備為一裝設(shè)于該鍵盤上的軌跡球,該另一接口設(shè)備電路為一軌跡球電路,該主機則為一與該鍵盤相配合的計算機主機,該無線訊號發(fā)送器上設(shè)有單一微處理器,該無線訊號發(fā)送器分別與該數(shù)組電路、該軌跡球電路電氣連接,該計算機主機可接受該無線訊號發(fā)送器所發(fā)送的無線訊號。
3.如權(quán)利要求1所述的接口設(shè)備的訊號發(fā)送模塊,其特征在于,其中該訊號發(fā)送器為一訊號發(fā)送器,該接口設(shè)備為一鍵盤,該接口設(shè)備電路為一與該鍵盤相配合的數(shù)組電路,該另一接口設(shè)備為一裝設(shè)于該鍵盤上的軌跡球,該另一接口設(shè)備電路為一軌跡球電路,該主機則為一與該鍵盤相配合的計算機主機,該鍵盤上設(shè)有一通用串行總線連接端口,令該鍵盤可透過其通用串行總線連接端口與該計算機主機的另一通用串行總線連接端口相接,而與該計算機主機相連接,該訊號發(fā)送器上設(shè)有單一微處理器,該訊號發(fā)送器分別與該通用串行,總線連接端口、該數(shù)組電路、該軌跡球電路電氣連接。
專利摘要本實用新型是有關(guān)一種接口設(shè)備的訊號發(fā)送模塊,是設(shè)有一訊號發(fā)送器,該發(fā)送器設(shè)于該接口設(shè)備中,該發(fā)送器上設(shè)有一微處理器,而該接口設(shè)備上至少設(shè)有一另一接口設(shè)備,該接口設(shè)備、該另一接口設(shè)備的電路與該發(fā)送器電氣連接,該接口設(shè)備、該另一接口設(shè)備的電路通過該發(fā)送器將其被輸入的資料或指令發(fā)送出去,當該發(fā)送器與一主機達成聯(lián)機時,該發(fā)送器的微處理器將以分時多工處理方式輪流接受該接口設(shè)備、該另一接口設(shè)備的電路被輸入的資料或指令,再將其所接受的資料或指令依序傳送至該主機,令該主機逐一處理該等資料或指令。如此,該發(fā)送器僅需單一微處理器即可同時發(fā)送多個接口設(shè)備被輸入的資料或指令,達成節(jié)省制造成本及節(jié)省電路設(shè)計的目的。
文檔編號G06F3/023GK2765245SQ20042012046
公開日2006年3月15日 申請日期2004年12月22日 優(yōu)先權(quán)日2004年12月22日
發(fā)明者劉靜江 申請人:海歐科技股份有限公司