專利名稱:一種平方根計算電路的制作方法
【專利摘要】本專利公開了一種平方根計算電路,其由減法器、移位寄存器、計數(shù)器、比較器、鎖存器及其它一些電路組成。
【專利說明】-種平方根計算電路
【技術(shù)領(lǐng)域】
[0001] 本專利設(shè)及一種數(shù)字攝像機。
【背景技術(shù)】
[0002] 通常監(jiān)控攝像機為了監(jiān)視到較大的視野而采用廣角鏡頭,使得攝像機拍攝到的畫 面出現(xiàn)不同程度的桶形失真。對于高清攝像機而言,因圖像數(shù)據(jù)量增大,相應(yīng)校正桶形失真 的處理運算量也大大增加。一種校正桶形失真的計算方法如下式
【權(quán)利要求】
1. 一種平方根計算電路,其特征在于,包括: 輸入鎖存:所述輸入鎖存用于緩存待開平方二進制數(shù); 輸出鎖存;所述輸出鎖存用于緩存平方根; 第一移位寄存器;所述第一移位寄存器用于在計數(shù)器控制下將待開平方二進制數(shù)每次 左移兩位到第一數(shù)據(jù)合成器; 第二移位寄存器;所述第二移位寄存器用于將輸出鎖存中的數(shù)左移指定位數(shù)提供給比 較器及第二數(shù)據(jù)合成器; 計數(shù)器:所述計數(shù)器I、計數(shù)器II及計數(shù)器III分別用于控制第一移位寄存器、0/1掩 碼電路及第二移位寄存器的操作; 減法器;所述減法器用于將合成數(shù)鎖存器中的數(shù)與第二數(shù)據(jù)合成器送來的數(shù)進行減法 運算; 余數(shù)鎖存器;所述余數(shù)鎖存器用于緩存減法器運算的結(jié)果; 比較器;所述比較器用于對合成數(shù)鎖存器中的數(shù)據(jù)與第二移位寄存器輸出的數(shù)據(jù)進行 比較運算; 0/1掩膜電路;所述0/1掩碼電路根據(jù)比較器的輸出生成0或1作為每次產(chǎn)生的平方 根的位; 第一數(shù)據(jù)合成器;所述第一數(shù)據(jù)合成器用于將余數(shù)鎖存器中的數(shù)據(jù)與第一移位寄存器 輸出的結(jié)果進行合成; 第二數(shù)據(jù)合成器;所述第二數(shù)據(jù)合成器用于將第二移位寄存器輸出的結(jié)果的末位前插 入一位0 ; 合成數(shù)鎖存器:所述合成數(shù)鎖存器用于緩存第一數(shù)據(jù)合成器的運算結(jié)果; 計數(shù)控制器;所述計數(shù)控制器用于根據(jù)所需要計算的位數(shù)控制各計數(shù)器。2. 如權(quán)利要求1所述的一種平方根計算電路的輸入鎖存,其特征還在于,其緩存的待 開平方二進制數(shù)為奇數(shù)位數(shù)時,在其最高位前添加X2W位并將其置0。3. 如權(quán)利要求1所述的一種平方根計算電路的輸出鎖存,其特征還在于,其緩存的平 方根為在計算過程中逐位形成。4. 如權(quán)利要求1所述的一種平方根計算電路的合成數(shù)鎖存器,其特征還在于,其緩存 的數(shù)據(jù)分別提供給減法器及比較器。5. 如權(quán)利要求1所述的一種平方根計算電路的計數(shù)控制器,其特征還在于,其在每次 計算出根的一位后,其計數(shù)值減一。6. 如權(quán)利要求1所述的一種平方根計算電路的計數(shù)控制器,其特征還在于,其計數(shù)值 為0時,平方根計算完成。
【文檔編號】G06F7-552GK204288202SQ201420438128
【發(fā)明者】李文忠 [申請人]李文忠